

Analog Design - Note

Made With Love by AH

# Analog Design - Note

## Made With Love by AH

# last edited July 9, 2023

# Contents

| 1 | Cor | nparator [Frederick]                                 | 2 |
|---|-----|------------------------------------------------------|---|
|   | 1.1 | komparator sederhana / voltage level detector        | 2 |
|   | 1.2 | zero crossing comparator                             | 2 |
|   | 1.3 | Voltage level detector with histerisis               | Ę |
|   |     | 1.3.1 non inverting voltage detector with hysterisis | Ę |
|   |     | 1.3.2 inverting voltage detector with hysterisis     | 6 |

## 1 Comparator [Frederick]

komparator adalah device yang membandingkan(compare) dua buah tegangan atau arus, output dari komparator akan mengindikasikan input mana yang lebih besar.

### 1.1 komparator sederhana / voltage level detector



Figure 1: non histerisis comparator

komparator dapat dirangkai menggunakan opamp, input negatif dan positif opamp diberi 2 buah tengangan yang berbeda. ketika input tegangan positif lebih besar dari input tengangan negatif, output komparator akan akan sama dengan VCC atau tegangan supply positif dari opamp, dan jika input tegangan positif lebih kecil dari input tegangan negatif, maka output komparator akan sama dengan -VCC atau supply negatif dari opamp.

secara sederhana kompartor dengan konfigurasi seperti gambar diatas dapat dituliskan sebagai berikut (ingat terniary operator)

$$V_{OUT} = V_{IN} > V_{REF} ? + V_{CC} : -V_{CC}$$
 (1)

#### 1.2 zero crossing comparator

comparator jenis ini memiliki titik tengah di tegangan referensi (gnd). dengan nilai histerisis dapat dihitung dengan persamaan dibawah ini(histerisis adalah standard untuk menunjukan performa dari komparator).

$$V_H = V_{UT} - V_{LT} \tag{2}$$

$$V_{UT} = \frac{R2}{R1 + R2} (+V_{SAT}) \tag{3}$$

$$V_{LT} = \frac{R2}{R1 + R2} (-V_{SAT}) \tag{4}$$



Figure 2: Zero Crossing Comparator With 741

dimana:

 $V_H$  = tegangan histerisi

 $V_{LT} = \text{Low Threshold Voltage}$ 

 $V_{UT}$  = Upper Threshold Voltage

**penalaran:** jika komparator dengan tegangan supply + 5V, dan R1 = R2 = 1K. ketika E1 < 2.5V output  $V_{OUT} = +V_{SAT}$ , namun jika E1 > 2.5V output akan switch menjadi  $V_{OUT} = -V_{SAT}$ ,  $V_{OUT}$  akan kembali ke  $+V_{SAT}$  ketika E1 < -2.5V. +2.5V dan -2.5V disebut  $V_{UT}$  dan  $V_{LT}$  (hal ini terjadi jika komparatornya inverting).



Figure 3: grafik VOut terhadap E1

#### 1.3 Voltage level detector with histerisis

terkadang tegangan tengah yang diinginkan saat melakukan komparasi tidaklah 0V, melainkan nilai tegangan melebihi 0V. rangkaian komparator yang telah diberikan pada gambar diatas memiliki tegangan tengah di 0V, namun dengan memberikan offset tegangan baik pada positif feedback maupun pada kaki negatif, dapat memberikan offset pada tegangan tengah sesuai dengan keingi-

terdapat 2 buah jenis voltage level detector with hysterisis, yaitu non-inverting dan inverting voltage level detector with hysiterisis.

#### non inverting voltage detector with hysterisis 1.3.1



Figure 4: non inverting voltage level detector with hysterisis

rasio nR, R menentukan nilai  $V_{UT}, V_{LT}, V_{CTR}$ , untuk menurunkan rumus gunakan nodal analysis. rumus akhir adalah sebagai berikut.

$$V_{UT} = V_{Ref}(1 + \frac{1}{n}) - \frac{-V_{SAT}}{n}$$

$$V_{LT} = V_{Ref}(1 + \frac{1}{n}) - \frac{+V_{SAT}}{n}$$
(6)

$$V_{LT} = V_{Ref}(1 + \frac{1}{n}) - \frac{+V_{SAT}}{n} \tag{6}$$

$$V_{CTR} = \frac{V_{UT} + V_{LT}}{2} = V_{ref}(1 + \frac{1}{n}) \tag{7}$$

untuk menuruntkan rumus  $V_{UT}, V_{LT}$  dapat digunakan nodal analysis dan mensamadengankan 0, karena untuk menganalisis opamp ideal, dianggap tidak ada arus yang masuk ke kaki positif maupun negatif.

 $E1=V_{UT}=V_{LT}$ dan  $Vo=+V_{sat}=-V_{sat}$ tegantung dengan keadaan komparator pada saat itu.



Figure 5: contoh Histerisis dari non-inverting voltage level detector

### 1.3.2 inverting voltage detector with hysterisis

untuk menurunkan rumus inverting voltage level detector with hysterisis hampir sama dengan non-inverting, yaitu menggunakan analisis nodal. dalam hal rangkaian perbedaan inverting dengan non-inverting yaitu, inverting memasukan tegangan input(E1) ke kaki negatif, dan tegangan  $V_{Ref}$  ke kaki feedback.



Figure 6: inverting voltage level detector with 741

$$\frac{V_{Ref} - E1}{R} = \frac{E1 - Vo}{nR} \tag{8}$$

$$E1 = \frac{Vo}{n} + V_{Ref}$$

$$E1 = \frac{\frac{Vo}{n} + V_{ref}}{1 + \frac{1}{n}}$$

$$E1 = \frac{Vo + nV_{ref}}{n + 1}$$

$$(10)$$

$$E1 = \frac{\frac{Vo}{n} + Vref}{1 + \frac{1}{n}} \tag{10}$$

$$E1 = \frac{Vo + nV_{ref}}{n+1} \tag{11}$$

$$E1 = V_{Ref} \frac{n}{n+1} + \frac{Vo}{n+1}$$
 (12)

berikut adalah contoh histerisis inverting voltage level detector with hysterisis, dan rumus finalnya.  $E1 = V_{UT} = V_{LT}$  dan  $Vo = +V_{sat} = -V_{sat}$  tegantung dengan keadaan komparator pada saat itu.



Figure 7: contoh Histerisis dari inverting voltage level detector

$$E1 = V_{Ref} \frac{n}{n+1} + \frac{Vo}{n+1}$$
 (13)

$$E1 = V_{Ref} \frac{n}{n+1} + \frac{Vo}{n+1}$$

$$V_{UT} = V_{Ref} \frac{n}{n+1} + \frac{+V_{sat}}{n+1}$$

$$V_{LT} = V_{Ref} \frac{n}{n+1} + \frac{-V_{sat}}{n+1}$$
(13)
$$(14)$$

$$V_{LT} = V_{Ref} \frac{n}{n+1} + \frac{-V_{sat}}{n+1} \tag{15}$$