# 中国科学院大学《计算机体系结构基础(研讨课)》实验报告

姓名 艾华春,李霄宇,王敬华

| 学号       | 2022K8009 | 916011,2022K8009929029,2022K8009925009 |
|----------|-----------|----------------------------------------|
| 实验项目编号7_ | _实验名称     | 高速缓存设计                                 |

### 一、 逻辑电路结构与仿真波形的截图及说明

#### • Cache 模块设计。

#### 1. Cache 的逻辑组织结构

Cache 采用两路组相连的方式,每一路包含相同的 tag,v 表,d 表,4 个  $data\_bank$  表。所有的表同一时间只能接受一个读或写操作。

如下图所示:



图 1: Cache 逻辑组织结构

#### (a) data\_bank 表

一个 Cache 行有 16 个字节,分为 4 个 data\_bank 表。 每一路的 data bank 表为一个 RAM 256 \* 32(深度 \* 宽度)。

#### (b) tag,v 表

```
tagv_ram tagv_ram_way0 (
```

```
.clka (clk),
.wea (tagv_way0_wen),
.addra (tagv_way0_index),
.dina ({tagv_way0_wdata}),
.douta ({way0_tag,way0_v})
```

每个 Cache 行有一个 tag 和 v 域,表示该行是否有效和该行的在主存中的地址。

由于所有 Cache 操作对 tag 和 v 的操作是完全一致的,所以,tag 和 v 合并在一起存储,tag 占高位, v 占低位。

每一路的 tagv 表用一个 RAM 256 \* 21(深度 \* 宽度) 存储。

#### (c) d表

每个 Cache 行有一个 d 域,表示该行的脏位,由于每行只有一个脏位,所以用 regfile 存储。每一路的 d 表用 256 个 1 位的寄存器堆存储。

- 2. Cache 的内部的控制逻辑设计
- 3. Cache 的控制包括两个状态机,主状态机和 write buffer 状态机。



图 2: Cache 的状态机

主状态机包括 5 个状态, idle, lookup, miss, replace, refill。

#### (a) idle 状态

在 idle 状态下, Cache 等待外部的请求, 当有请求到来, 且与 Cache 中的 Hit write 不冲突时, 用组合逻辑拉高 addr ok 信号, 并在下一拍 Cache 进入 lookup 状态。

同时,将请求信息中的 index 通过组合逻辑,送到 Cache 进行查询,将两路的对应的 Cache 行的数据 (tag, v, data) 在下一拍读出来。

并且,在 request buffer 中存储请求的相关信息。

```
// requeset buffer, 存储接受到的请求信息
always @(posedge clk)begin
   if(~resetn) begin
       req_buffer_op <=</pre>
                              1'b0;
       req_buffer_index <= 8'b0;</pre>
       req_buffer_tag <= 20'b0;</pre>
       req_buffer_offset <= 4'b0;</pre>
       req_buffer_wstrb <= 4'b0;</pre>
       req_buffer_wdata <= 32'b0;</pre>
       req_buffer_type = 1'b0;
   else if(addr_ok & valid)begin // next_state == LOOKUP, 存储请求信息
       req_buffer_op <=</pre>
                              op;
       req_buffer_index <= index;</pre>
       req_buffer_tag <= tag;</pre>
       req_buffer_offset <= offset;</pre>
       req_buffer_wstrb <= wstrb;</pre>
       req_buffer_wdata <= wdata;</pre>
       req_buffer_type <= type;</pre>
   end
end
```

#### (b) lookup 状态

根据 Cache 的读出的两行的 tag 信息,与锁存在 request buffer 中的请求信息进行比较,如果有 Hit, Cache 进入 idle 状态,写操作将数据传给 write buffer,读操作直接返回 Cache 命中的数据。

否则进入 miss 状态。

```
// 请求的tag和Cache返回的tag比较,判断是否命中
assign way0_hit = way0_v && (way0_tag == req_buffer_tag);
assign way1_hit = way1_v && (way1_tag == req_buffer_tag);
assign cache_hit = (way0_hit || way1_hit) && req_buffer_type;
```

为了在连续的 cache 命中时,保证 ipc 为 1,则如果在 lookup 命中,且接受到流水线的有效的访存请求,则直接在当前 lookup 状态下,向 cache 的发起对下一个请求的查询,将对应的 Cache 行的数据 (tag, v, data) 在下一拍读出来,并在下一拍直接进入 lookup 状态,进行比较。



图 3: 连续 cache 命中时的状态机

如图 3 所示, 当连续发生命中的时候, Cache 的状态机不会进入 idle 状态, 而是一直处于 lookup 状态, 在当前的 lookup 状态对 cache 发起对下一个请求的查询。

#### (c) miss 状态

在 miss 状态下,等待 AXI 总线模块返回的 wr\_rdy 信号,当 wr\_rdy 信号为 1 时,Cache 进入 replace 状态。

#### (d) replace 状态

在 replace 状态的第一拍,如果需要,向 AXI 发起写请求,将替换出的 Cache 行写回主存。同时,向 AXI 发起对 Cache 缺失的行的读请求。并且在读请求被接受后,Cache 进入 refill 状态。

```
// 在replace状态的第一拍,向AXI发起写请求
assign wr_req = first_clk_of_replace & replace_d & replace_v;
assign wr_data = replace_data;
assign wr_addr = {replace_tag, req_buffer_index, 4'b0};
assign wr_type = 3'b100;
assign wr_wstrb = 4'b1111;
// 同时,向AXI发起对Cache缺失的行的读请求
assign rd_req = main_current_state == REPLACE; // next_state == replace
assign rd_addr = {req_buffer_tag, req_buffer_index, 4'b0};
assign rd_type = 3'b100;
```

#### (e) refill 状态

接受 AXI 返回的数据,将数据写入 Cache 中,在接受到最后一个数据后, Cache 进入 idle 状态。

```
always @(*) begin
  case (main_current_state)
  REFILL:
```

```
if(ret_valid & ret_last)
    main_next_state = IDLE;
else
    main_next_state = REFILL;
endcase
end
```

如果是读请求,等到返回 cpu 请求的数据时(即 miss\_buffer\_cnt == req\_buffer\_offset[3:2]),即可拉高 data ok 信号,将数据传给 cpu。不必等到 Cache 进入 idle 状态。

```
// 读请求,等到返回cpu请求的数据时,即可向cpu返回data_ok信号,并将数据传给cpu
assign data_ok = (main_current_state == REFILL & ret_valid
& miss_buffer_cnt == req_buffer_offset[3:2] & ~req_buffer_op)
|...;
```

#### • 在 CPU 中集成 ICache。

以 tlb 地址映射为例,如下图所示:



图 4: ICache 集成在 CPU 中示意图

#### 1. ICache 与 CPU 的接口设计

由于 Cache 采用的是"虚 Index 实 Tag"的方式,所以当 cpu 取指的时候,把虚拟地址的 Index 直接传递 给 Cache, Cache 便开始根据虚拟地址的 Index 进行查询,

同时,将虚拟地址传递给虚实地址转换单元,它能通过组合逻辑在同一拍,将虚拟地址转换为物理地址的TAG,并传递给Cache。

上述方式使得 Cache 和 TLB 查询能并行执行,提高了效率。

#### 2. ICache 与转接桥的接口设计

Icache 将访存请求发送到转接桥,转接桥将类 sram 的访存请求转换为 AXI 总线的访存请求,并且如果是 多个字的访存请求,采用突发 burst 的方式。

以写通道的 burst 控制为例,

```
assign awlen = awtype_reg == 3'b100 ? 8'd3 : 8'd0; // 如果是写整个cache行, burst长度为3 assign awsize = 3'b010; // 每拍发送一个字 assign awburst = 2'b01; // 地址增加突发 assign wlast = awtype_reg == 3'b100 ?wdata_cnt == 2'b11 // 最后一个字, 拉高wlast
```

```
:1'b1;
always @(posedge clk)begin
   if(~resetn)begin
      wdata_cnt <= 2'b0;
end
else if(aw_current_state == AW_SEND_DATA && wready)begin
      wdata_cnt <= wdata_cnt + 1;
end
end</pre>
```

#### • 在 CPU 中集成 DCache。

与 ICache 集成在 CPU 中的结构类似,区别主要在于 DCache 与 bridge 之间的写请求和写响应是由意义的,而在 ICache 中因为不会有写操作因此 icache 模块写请求和写响应相关的信号无意义。

#### 1. DCache 与 CPU 的接口设计

Dcache 的接口接法与 Icache 类似,输入信号主要来自于 EX 模块,输出信号中的地址 OK 信号发送给 EX 模块,数据 OK 信号发送给 MEM 模块。Dcache 同样采用"虚 Index 实 Tag"的方式。

#### 2. DCache 与转接桥的接口设计

与 ICache 相比,与转接桥相连的写请求与写响应端口不能再无视了。

从 DCache 中连接至转接桥的 wr\_req, wr\_type, wr\_addr, wr\_data, wr\_wstrb 均在 cache 模块中赋值后发送。

传给 DCache 的 wr\_rdy 和 wr\_bvalid 信号分别连接至转接桥的 data\_sram\_wr\_addr\_ok 和 data\_sram\_wr\_data\_ol

```
assign data_sram_wr_addr_ok = aw_current_state == AW_WAIT;
assign data_sram_wr_data_ok = b_current_state == B_WAIT;
```

#### 3. 非缓存

在 cache 模块中添加一个一位宽的表示是否可缓存的变量 type。

icache 和 dcache 的 type 的值均在 csrfile.v 内做判断。直接地址翻译模式下存储类型由 CRMD 的 DATF 和 DATM 域决定,直接映射地址翻译模式下由命中窗口的 MAT 域决定,页表映射地址翻译模式下由所用 页表项的 MAT 域决定。

```
assign inst_type = (~csr_crmd_pg) ? (csr_crmd_datf==2'b01) :
    hit_dmw0 ? (csr_dmw0_mat==2'b01) :
    hit_dmw1 ? (csr_dmw1_mat==2'b01) :
    s0_mat;
```

之后再根据传进 cache 模块的 type 变量对 cache 模块做修改。确保发生非缓存时不对 cache 缓存做任何修改。

以非缓存的 load 指令为例,确保 LOOKUP 状态不看比较结果直接进入 MISS 状态,且不向 Cache 发送 读操作,也不产生对外的替换写。

#### • cacop 指令的添加。

1. CACOP 指令基本数据通路

首先在 id 级需要添加 cacop 指令的译码信号, 然后在流水线中搭建数据通路

```
assign id_cacop_code = id_inst[4:0];
assign id_cacop_va = rj_value + imm;

assign id_dcacop = inst_cacop & id_cacop_code[2:0] == 3'd1;
assign id_icacop = inst_cacop & id_cacop_code[2:0] == 3'd0;
```

然后将对 icache 操作的相关信息 (va, code),传递给 if 级,将对 dcache 操作的相关信息传递给 ex 级。cacop 指令对 cache 的操作复用流水线中的 if 模块的取指,ex 模块的访存的部分。

以 ex 级对 dcache 操作的 cacop 指令为例:

在访存虚拟地址增加一个选择器,根据当前指令是 load, store 指令还是 dcacop 指令,选择访存地址为 alu 计算结果还是 cacop 指令在 id 级计算出的 va。

在映射翻译使能的部分同样增加一个选择器,如果是 cacop 指令,则根据 cacop\_code 来决定是否进行虚实地址翻译。

其他部分与之前保持不变。

```
wire en_map;
// 在映射翻译使能的部分同样增加一个选择器
assign en_map = ex_dcacop ? ex_cacop_code[4:3] == 2'd2 : csr_crmd_pg;
// 在访存虚拟地址增加一个选择器,根据当前指令是
```

```
assign dsram_va =
                        ex_dcacop ? ex_cacop_va
                        :ex_alu_result;
                        en_map ? sram_addr_map // enable mapping
assign sram_addr_pa =
                        :dsram_va;
                                                  // direct translate
assign hit_dmw0 =
                        csr_dmw0_plv_met & csr_dmw0_vseg == dsram_va[31:29];
assign hit_dmw1 =
                        csr_dmw1_plv_met & csr_dmw1_vseg == dsram_va[31:29];
assign sram_addr_map =
       hit_dmw0 ? {csr_dmw0_pseg, dsram_va[28:0]} // dierct map windows 0
       hit_dmw1? {csr_dmw1_pseg, dsram_va[28:0]} // direct map windows 1
       (s1_ps == 6'b010101) ? \{s1_ppn[19:9], dsram_va[20:0]\} // tlb map: ps 4Mb
       {s1_ppn,dsram_va[11:0]};
                                                     // tlb map : ps 4kb
```

所有对 icache 进行操作的 cacop 指令,在 wb 级发起重取信号,复用 tlbwr 重取指令的数据通路

```
assign wb_refetch_flush = wb_valid &&

(wb_tlb_op[3] // inst_tlbwr

|| wb_tlb_op[2] // inst_tlbfill

|| wb_tlb_op[1] // inst_tlbrd

|| wb_tlb_op[0] // inst_invtlb

|| (wb_csr_we && (wb_csr_num ==14'h18 // ASID

|| wb_csr_num ==14'h0 // CRMD

|| wb_csr_num ==14'h180// DMWO

|| wb_csr_num ==14'h181))

|| wb_icacop); // 增加对icache进行cacop操作的

assign wb_flush_entry = (wb_ex || ertn_flush) ? csr_rvalue
:wb_pc + 32'd4; // cacop指令重取时的pc为当前pc+4
```

#### 2. Cache 模块中对 CACOP 指令的实现

(a) cacop 指令对 tagv 表的修改

该操作复用 cache 中 refill 阶段写 tag 表的数据通路,对 tagv 表的写使能添加 cacop 的情况,且如果是 cacop 指令,则将 tagv 表清 0。

(b) cacop 指令进行 hit 判断

复用 lookup 访问 tag 读出和比较部分,但是与之前不同的是,cacop 指令在不命中的时候就直接结束

执行(与 cache 读写命中的情况类似),只有命中时,会继续沿着状态机继续执行。

(c) cacop 指令读出 cache 行并写回

复用 replace 阶段写回被替换 cache 行的数据通路. cacop 指令中只有 op !=0 时不会发出写回请求。

```
assign wr_req =
   first_clk_of_replace &
      (( ~req_buffer_cacop & (req_buffer_type ? (replace_d & replace_v) :
          req_buffer_op)) // 非cacop的情况
      | (req_buffer_cacop & req_buffer_cacop_code[4:3] != 2'b00));
      // cacop指令中只有 op != 0 时不会发出写回请求。
assign wr_data = req_buffer_type | cacop ? replace_data //
   cacop指令写回命中(指定)行数据
                : {4{req_buffer_wdata}};
// cacop指令写回的为选中cache行的在主存中的地址。
assign wr_addr = req_buffer_type | cacop ? {replace_tag, req_buffer_index, 4'b0}
                            : {req_buffer_tag, req_buffer_index,
                                req_buffer_offset};
assign wr_type = req_buffer_type | cacop ? 3'b100 : 3'b010; // cacop指令写回整个行
assign wr_wstrb = req_buffer_type | cacop ? 4'b1111 : req_buffer_wstrb;//
   cacop指令写回所有字节
```

# 二、 实验过程中遇到的问题、对问题的思考过程及解决方法(比如 RTL 代码中出现的逻辑 bug,逻辑仿真和 FPGA 调试过程中的难点等)

• Cache 模块时向 cpu 的 data\_ok 信号设置。最初,由于下意识认为 cpu 是串行工作,所以不论是读还是写,都等到 Cache 的状态机走完一圈后,返回 idle 状态,再向 cpu 返回 data\_ok 信号。

但是,实际上,流水线和 Cache 是并行工作的,所以只要 Cache 可以返回读数据或者接受了写数据,就可以向 cpu 返回 data ok 信号,让流水线可以继续工作。

至于要保证 Cache 采用阻塞式设计(即一旦发生缺失, Cache 就不再接受新的请求,直到缺失的数据返回), 需要用 addr ok 信号来控制,等到 Cache 的状态机走完一圈后,接受完缺失的数据,再接受新的请求。

• cacop 指令请求不能马上接受时的 bug。因为 cacop 中,对 icache 的操作是在 id 级将相关信息前递到 if 模块,如果 id 前递后就继续执行,不管 if 级中的 cacop 请求是否被接受,就会出现问题,在 cacop 指令到达 wb 级时,发起重取信号时,if 级的 cacop 指令可能还没有被接受,所以导致 cacop 操作被跳过。

解决办法: 在 if 模块将 cacop 操作请求时的与 cache 模块的握手信号后递给 id 模块,只有当 cacop 指令被 icache 接受时,cacop 指令才能进入 ex 级

```
// if模块后递给id级的cacop操作的握手信号
assign cacop_reqed = (icacop | icacop_reg) & inst_sram_req & inst_sram_addr_ok;
```

● 转接桥写请求 last 信号设置。在 debug 时,发现在 cache 发起想要发起写请求,但是转接桥的 wr\_rdy 一直不 拉高,导致 cache 一直阻塞在了 MISS 状态,

接着查看转接桥中相关波形,发现上一次向 AXI 发送了写请求,但是 AXI 总线一直不反回 bvalid。我一度以为是因为我 cacop 指令相关的部分有问题,或者请求的地址不合法(如地址超过了内存的最大值),但反复检查没有发现问题。

最后发现是上个实验的遗留 bug, 在转接桥中写回一整个行时, 需要设置一个计数器来计数已经发送了多少个数据。但是在一次发送后没有对该计数器清 0。

如果连续写整个行,它会正常地在一次发送之后归0。(因为 cnt 只有2 位,每次发送,加4 后归0)。但是如果写整个行和写单个字接替进行时,就会出现问题。

而 wlast 依赖于这个计数器,导致 wlast 可能不会正常拉高,导致 axi 总线写请求一直阻塞。

```
assign wlast = awtype_reg == 3'b100 ?wdata_cnt == 2'b11 // wlast依赖于计数器
:1'b1;

always @(posedge clk)begin
    if(~resetn)begin
        wdata_cnt <= 2'b0;
end
else if(aw_current_state == AW_SEND_DATA && wlast && wready)// 增加了清0逻辑
        wdata_cnt <= 2'b0;
else if(aw_current_state == AW_SEND_DATA && wready)begin
        wdata_cnt <= wdata_cnt + 1;
end
end
```

• **cacop 指令的异常处理问题**。因为 cacop 中,对 icache 的操作是在 id 级将相关信息前递到 if 模块,在 if 模块 复用取指数据通路,对 icache 进行 cacop 操作请求。

这样会导致 cacop 对 icache 的操作请求时,触发的异常(如 tlb 相关例外)的信息在 if 级,而不是 cacop 指令所在的 id 级。

解决办法,在 if 模块和 id 模块新增端口连接,将 if 级中如果时 cacop 指令触发的异常后递给 id 模块。



图 5: cacop 指令的仿真通过

## 三、 小组成员分工合作情况

王敬华负责 cacop 指令的实现。

李霄宇负责集成 dCache 到 cpu 中,非缓存的添加。

艾华春负责 Cache 模块设计,集成 iCache 到 cpu 中, cacop 指令的 debug。

实验报告为根据每人负责代码的部分,写相应部分的报告。