# 中国科学院大学《计算机体系结构基础(研讨课)》实验报告

姓名 艾华春,李霄宇,王敬华

| 学号       | 2022K8009916011, 2022K8009929029, 2022K8009925009 |          |
|----------|---------------------------------------------------|----------|
| 实验项目编号 6 | 实验名称                                              | 存储管理单元设计 |

### 一、 逻辑电路结构与仿真波形的截图及说明

#### ● TLB 模块设计。

#### 1. TLB 总体工作原理

TLB 采用全相联查找表的组织形式。在 TLB 模块中保存了 TLB 页表的内容,共 16 个页表项。并通过 2 个查找端口,1 个读端口,1 个写端口和一个 INVTLB 指令端口与外部交换数据。实现了对 TLB 页表的 4 种操作:

查找:输入虚双页号 vppn、虚地址 12 位 va\_bit12 与地址空间标识 asid,得到对应物理页的内容。

写:输入页表项数 index,并将输入的页表项内容写到对应的页表项里。

读:输入页表项数 index,并得到对应的页表项中的内容。

无效指令 INVTLB: 使满足 opcode 对应条件的页表项无效化。

TLB 页表中每一个页表项为一个双页,包含比较部分和物理转换部分,结构如下图:

| VPPN | PS G ASID |      | SID | Е  |    |
|------|-----------|------|-----|----|----|
|      |           |      |     |    |    |
| PPNO | PLV0      | MATO |     | DO | VO |
|      |           |      |     |    |    |
| PPN1 | PLV1      | M    | AT1 | D1 | V1 |

本次实验中实现的 TLB 页表中包含 16 个页表项,能保存 16 对 32 个页。页大小有 2MB 与 4KB 两种,通过 ps4MB 信号指示。使用 15 组寄存器来保存页表内容:

```
reg tlb_d1 [TLBNUM-1:0];
reg tlb_v1 [TLBNUM-1:0];
```

#### 2. TLB 读写设计

TLB 模块的读写方式与寄存器堆的读写方式十分类似。读 TLB 的方式是根据传入的 index 将对应表项各个域的数据通过组合逻辑读出;写 TLB 的方式是根据传入的 index 和写使能信号,在下一拍将要写的各个域的数据写入对应表项相应位置。

```
//read
assign r_e = tlb_e [r_index];
assign r_vppn = tlb_vppn [r_index];
assign r_ps = tlb_ps4MB[r_index]? 6'b010101 : 6'b001100;
assign r_asid = tlb_asid [r_index];
assign r_g = tlb_g [r_index];
assign r_ppn0 = tlb_ppn0 [r_index];
assign r_ppn1 = tlb_ppn1 [r_index];
assign r_plv0 = tlb_plv0 [r_index];
assign r_plv1 = tlb_plv1 [r_index];
assign r_mat0 = tlb_mat0 [r_index];
assign r_mat1 = tlb_mat1 [r_index];
assign r_d0 = tlb_d0 [r_index];
assign r_d1 = tlb_d1 [r_index];
assign r_v0 = tlb_v0 [r_index];
assign r_v1 = tlb_v1 [r_index];
//write
wire w_ps4MB;
assign w_ps4MB=(w_ps == 6'b010101)?1:0;
always @(posedge clk)
   begin
       if(we)
           begin
              tlb_e[w_index]
                                 <= w_e;
              tlb_vppn[w_index] <= w_vppn;</pre>
              tlb_ps4MB[w_index] <= w_ps4MB;</pre>
              tlb_asid[w_index] <= w_asid;</pre>
              tlb_g[w_index]
                                 <= w_g;
              tlb_ppn0[w_index] <= w_ppn0;</pre>
              tlb_ppn1[w_index] <= w_ppn1;</pre>
              tlb_plv0[w_index] <= w_plv0;</pre>
              tlb_plv1[w_index] <= w_plv1;</pre>
              tlb_mat0[w_index] <= w_mat0;</pre>
              tlb_mat1[w_index] <= w_mat1;</pre>
              tlb_d0[w_index] <= w_d0;</pre>
              tlb_d1[w_index] <= w_d1;</pre>
              tlb_v0[w_index] <= w_v0;</pre>
```

```
tlb_v1[w_index] <= w_v1;
end</pre>
```

但在读写过程中需要注意的是,由于龙芯架构 32 位精简版只支持 4KB 和 4MB 两种页大小,因此尽管 TLB 表项中的 PS 域是 6bit,但其只有 0 和 1 两种取值: 0 表示页大小为 4KB (两个物理页大小均为 4KB),1 表示页大小为 4MB (两个物理页大小均为 2MB)。而 TLB 模块输入和输出中的 PS 端口标记了页的真实大小,取值分别是 6'd21 和 6'd12,因此在对页表项进行读写操作时需要将两者进行转换。

除此之外,TLB 写操作还需要实现 TLB invtlb 指令的 opcode 对应的操作:

| 各 or         | 对应的操作如下表所示, | 未在表中出现的o    | n将鲉发保留指今例外。 |
|--------------|-------------|-------------|-------------|
| <b>11 OU</b> | ) A'  ^^,   | /N_1T_/X_ T |             |

| ор  | 操作                                                 |
|-----|----------------------------------------------------|
| 0x0 | 清除所有页表项。                                           |
| 0x1 | 清除所有页表项。此时操作效果与 op=0 完全一致。                         |
| 0x2 | 清除所有 G=1 的页表项。                                     |
| 0x3 | 清除所有 G=0 的页表项。                                     |
| 0x4 | 清除所有 G=0,且 ASID 等于寄存器指定 ASID 的页表项。                 |
| 0x5 | 清除 G=0,且 ASID 等于寄存器指定 ASID,且 VA 等于寄存器指定 VA 的页表项。   |
| 0x6 | 清除所有 G=1 或 ASID 等于寄存器指定 ASID,且 VA 等于寄存器指定 VA 的页表项。 |

按照讲义上面的提示,可以将各操作的匹配分解成若干"子匹配"的逻辑组合,具体来说,可得到 4 个"子匹配"的判断条件:(1)cond1——G 域是否等于 0;(2)cond2——G 域是否等于 1;(3)cond3——s1\_asid 是否等于 ASID 域;(4)cond4——s1\_vppn 是否匹配 VPPN 和 PS 域

```
generate
for (i = 0; i < TLBNUM; i = i + 1) begin
    assign cond1[i] = ~tlb_g[i];
    assign cond2[i] = tlb_g[i];
    assign cond3[i] = s1_asid == tlb_asid[i];
    assign cond4[i] = (s1_vppn[18:9] == tlb_vppn[i][18:9])&&(tlb_ps4MB[i]||(s1_vppn[8:0] == tlb_vppn[i][8:0]));
    end
endgenerate</pre>
```

那么 invtlb op=0、1 的匹配条件就可以表达为 cond1||cond2,op=4 的匹配条件可以表达为 cond1&&cond3, op=5 的匹配条件可以表达为 cond1&&cond3&&cond4,op=6 的匹配条件可以表达为 (cond2||cond3)&&cond4。根据 cond1 cond4 得到 match 信号如下:

```
assign inv_match = (invtlb_op == 5'h0 || invtlb_op == 5'h1) ? (cond1 | cond2):
invtlb_op == 5'h2 ? cond2:
invtlb_op == 5'h3 ? cond1:
invtlb_op == 5'h4 ? cond1 & cond3:
invtlb_op == 5'h5 ? cond1 & cond3 & cond4:
(cond2 | cond3) & cond4;
```

在 invtlb 指令有效时,根据输入的 opcode 选择 inv\_match,将 inv\_match 对应位为 1 的页表项无效化(e 值清零),为 0 的页表项不变:

```
else if(invtlb_valid && invtlb_op < 5'h7)
begin</pre>
```

```
tlb_e <= ~inv_match & tlb_e;
end</pre>
```

#### 3. TLB 查找设计

TLB 模块提供了两个通道用于查找,一个通道对应取指阶段的查找,另一个通道对应访存阶段的查找。查找的流程是并行化的,即同时对 16 个页表项的奇偶相邻页表的物理转换信息进行比较和查找,并用两个 16 位宽的 match 信号表示查找结果。

```
generate
for (i = 0; i < TLBNUM; i = i + 1) begin
    assign match0[i] = (s0_vppn[18:9]==tlb_vppn[i][18:9]) && (tlb_ps4MB[i] ||
        s0_vppn[8:0]==tlb_vppn[i][8:0]) && ((s0_asid==tlb_asid[i]) || tlb_g[i]);
    assign match1[i] = (s1_vppn[18:9]==tlb_vppn[i][18:9]) && (tlb_ps4MB[i] ||
        s1_vppn[8:0]==tlb_vppn[i][8:0]) && ((s1_asid==tlb_asid[i]) || tlb_g[i]);
    end
endgenerate</pre>
```

匹配的逻辑是:对于每一个页表项,一个是要查看比较部分的全局标志位 G 和地址空间表示位 ASID;除此之外,还需要查看比较部分的页大小 PS 位和虚双页号 VPPN 位,如果 PS 位为 1,表示页大小为 4MB (两个物理页大小均为 2MB),此时只需要比较 VPPN 的高 10 位是否与  $s_vppn$  的高 10 位相等,若相等则查找成功;如果 PS 位为 0,表示页大小为 4KB (两个物理页大小均为 4KB),此时需要比较 VPPN 和  $s_vppn$  的全部位数。如果以上全部满足则查找成功。

然后得到 found, portindex, port, ps 信号(端口 0 为例), 其中含义如下:

found:是否匹配到。

index: 匹配到的页表项的项数。

port: 双页中的哪一页, 页大小为 2MB 时通过 vppn 的第 8 位来判断, 4KB 时通过输入的 va\_bit12 来判断。

ps:页大小,2MB 为 21,4KB 为 12。

```
assign s0_index = match0[0] ? 4'b0000 :...
assign s1_index = match1[0] ? 4'b0000 :...

assign s0_found = |match0[TLBNUM-1:0];
assign s1_found = |match1[TLBNUM-1:0];

assign s0_ps = tlb_ps4MB[s0_index] ? 6'b010101 : 6'b001100;// 21 or 12
assign s1_ps = tlb_ps4MB[s1_index] ? 6'b010101 : 6'b001100;

assign s0_port = tlb_ps4MB[s0_index] ? s0_vppn[8] : s0_va_bit12;
assign s1_port = tlb_ps4MB[s1_index] ? s1_vppn[8] : s1_va_bit12;
```

最后通过 index 和 port 从页表中得到物理转换信息并输出:

```
assign s0_ppn = s0_port ? tlb_ppn1[s0_index] : tlb_ppn0[s0_index];
assign s1_ppn = s1_port ? tlb_ppn1[s1_index] : tlb_ppn0[s1_index];
assign s0_plv = s0_port ? tlb_plv1[s0_index] : tlb_plv0[s0_index];
```

```
assign s1_plv = s1_port ? tlb_plv1[s1_index] : tlb_plv0[s1_index];
assign s0_mat = s0_port ? tlb_mat1[s0_index] : tlb_mat0[s0_index];
assign s1_mat = s1_port ? tlb_mat1[s1_index] : tlb_mat0[s1_index];
assign s0_d = s0_port ? tlb_d1[s0_index] : tlb_d0[s0_index];
assign s1_d = s1_port ? tlb_d1[s1_index] : tlb_d0[s1_index];
assign s0_v = s0_port ? tlb_v1[s0_index] : tlb_v0[s0_index];
assign s1_v = s1_port ? tlb_v1[s1_index] : tlb_v0[s1_index];
```

- 添加 TLB 相关指令和 CSR 寄存器。
  - 1. CSR 寄存器的添加

按照书上的指示添加 TLBIDX、TLBEHI、TLBELO0、TLBELO1、ASID、TLBRENTRY CSR 寄存器即可。

```
/*-----/TLBIDX------/*/
  always @(posedge clk) begin
     if (~resetn)
         csr_tlbidx_index <= {($clog2(TLBNUM)) {1'b0}};</pre>
      else if (tlbsrch_en & tlbsrch_found)
         csr_tlbidx_index <= tlbsrch_idx;</pre>
      else if(csr_we && csr_num == `CSR_TLBIDX)
         csr_tlbidx_index <= csr_wmask[`CSR_TLBIDX_INDEX] & csr_wvalue[`CSR_TLBIDX_INDEX]
                         | ~csr_wmask[`CSR_TLBIDX_INDEX] & csr_tlbidx_index;
   end
  always @(posedge clk)begin
      if(~resetn)
         csr_tlbidx_ps <= 6'b0;
      else if(tlbrd_en)
         csr_tlbidx_ps <= {6{tlbrd_valid}} & tlbrd_ps;</pre>
      else if(csr_we && csr_num == `CSR_TLBIDX)
         csr_tlbidx_ps <= csr_wmask[`CSR_TLBIDX_PS] & csr_wvalue[`CSR_TLBIDX_PS]</pre>
                         | ~csr_wmask[`CSR_TLBIDX_PS] & csr_tlbidx_ps;
   end
  always @(posedge clk) begin
      if(~resetn)
         csr_tlbidx_ne <= 1'b0;</pre>
      else if(tlbsrch_en) // not found
         csr_tlbidx_ne <= ~tlbsrch_found;</pre>
      else if(tlbrd_en)
         csr_tlbidx_ne <= ~tlbrd_valid;</pre>
      else if(csr_we && csr_num == `CSR_TLBIDX)
         csr_tlbidx_ne <= csr_wmask[`CSR_TLBIDX_NE] & csr_wvalue[`CSR_TLBIDX_NE]</pre>
                         | ~csr_wmask[`CSR_TLBIDX_NE] & csr_tlbidx_ne;
   end
   assign tlbrd_idx = csr_tlbidx_index;
/*-----*/
```

```
always @(posedge clk)begin
   if(~resetn)
       csr_tlbehi_vppn <= 19'b0;
   else if(tlbrd_en)
       csr_tlbehi_vppn <= {19{tlbrd_valid}} & tlbrd_vppn;</pre>
   else if( wb ex & (wb_ecode == `ECODE_TLBR || wb_ecode == `ECODE_PIL|| wb_ecode ==
       `ECODE PIS
              || wb_ecode == `ECDOE_PIF || wb_ecode == `ECODE_PME || wb_ecode ==
                  `ECODE_PPI))
       csr_tlbehi_vppn <= wb_badv[31:13];</pre>
   else if(csr_we && csr_num == `CSR_TLBEHI)
       csr_tlbehi_vppn <= csr_wmask[`CSR_TLBEHI_VPPN] & csr_wvalue[`CSR_TLBEHI_VPPN]
                        | ~csr_wmask[`CSR_TLBEHI_VPPN] & csr_tlbehi_vppn;
end
assign wire_csr_tlbehi_vppn = csr_tlbehi_vppn;
    -----TLBELO-----
always @(posedge clk)begin
   if(~resetn)begin
       {csr_tlbelo0_v,csr_tlbelo0_d,csr_tlbelo0_plv,csr_tlbelo0_mat,csr_tlbelo0_g,csr_tlbelo0_ppn}
          <= 27'b0;
   end
   else if(tlbrd_en)begin
       {csr_tlbelo0_v,csr_tlbelo0_d,csr_tlbelo0_plv,csr_tlbelo0_mat,csr_tlbelo0_g,csr_tlbelo0_ppn}
          <= {27{tlbrd_valid}} &
              {tlbrd_v0,tlbrd_d0,tlbrd_plv0,tlbrd_mat0,tlbrd_g,tlbrd_ppn0};
   end
   else if(csr_we && csr_num == `CSR_TLBELOO) begin
       csr_tlbelo0_v <= csr_wmask[`CSR_TLBELO_V] & csr_wvalue[`CSR_TLBELO_V]</pre>
                     | ~csr_wmask[`CSR_TLBELO_V] & csr_tlbeloO_v;
       csr_tlbelo0_d <= csr_wmask[`CSR_TLBEL0_D] & csr_wvalue[`CSR_TLBEL0_D]</pre>
                     | ~csr_wmask[`CSR_TLBELO_D] & csr_tlbeloO_d;
       csr_tlbelo0_plv <= csr_wmask[`CSR_TLBEL0_PLV] & csr_wvalue[`CSR_TLBEL0_PLV]
                     | ~csr_wmask[`CSR_TLBELO_PLV] & csr_tlbelo0_plv;
       csr_tlbelo0_mat <= csr_wmask[`CSR_TLBEL0_MAT] & csr_wvalue[`CSR_TLBEL0_MAT]
                     | ~csr_wmask[`CSR_TLBELO_MAT] & csr_tlbelo0_mat;
       csr_tlbelo0_g <= csr_wmask[`CSR_TLBEL0_G] & csr_wvalue[`CSR_TLBEL0_G]</pre>
                     | ~csr_wmask[`CSR_TLBELO_G] & csr_tlbelo0_g;
       csr_tlbelo0_ppn <= csr_wmask[`CSR_TLBEL0_PPN] & csr_wvalue[`CSR_TLBEL0_PPN]
                     | ~csr_wmask[`CSR_TLBELO_PPN] & csr_tlbeloO_ppn;
   end
end
always @(posedge clk) begin
   if(~resetn)begin
       {csr_tlbelo1_v,csr_tlbelo1_d,csr_tlbelo1_plv,csr_tlbelo1_mat,csr_tlbelo1_g,csr_tlbelo1_ppn}
          <= 27'b0;
   else if(tlbrd_en)begin
```

```
{csr_tlbelo1_v,csr_tlbelo1_d,csr_tlbelo1_plv,csr_tlbelo1_mat,csr_tlbelo1_g,csr_tlbelo1_ppn}
            <= {27{tlbrd_valid}} &
                {tlbrd_v1,tlbrd_d1,tlbrd_plv1,tlbrd_mat1,tlbrd_g,tlbrd_ppn1};
      end
      else if(csr_we && csr_num == `CSR_TLBELO1) begin
         csr_tlbelo1_v <= csr_wmask[`CSR_TLBELO_V] & csr_wvalue[`CSR_TLBELO_V]
                      | ~csr_wmask[`CSR_TLBELO_V] & csr_tlbelo1_v;
         csr_tlbelo1_d <= csr_wmask[`CSR_TLBELO_D] & csr_wvalue[`CSR_TLBELO_D]</pre>
                      | ~csr_wmask[`CSR_TLBELO_D] & csr_tlbelo1_d;
         csr_tlbelo1_plv <= csr_wmask[`CSR_TLBEL0_PLV] & csr_wvalue[`CSR_TLBEL0_PLV]
                      | ~csr_wmask[`CSR_TLBELO_PLV] & csr_tlbelo1_plv;
         csr_tlbelo1_mat <= csr_wmask[`CSR_TLBELO_MAT] & csr_wvalue[`CSR_TLBELO_MAT]
                      | ~csr_wmask[`CSR_TLBELO_MAT] & csr_tlbelo1_mat;
         csr_tlbelo1_g <= csr_wmask[`CSR_TLBELO_G] & csr_wvalue[`CSR_TLBELO_G]</pre>
                      | ~csr_wmask[`CSR_TLBELO_G] & csr_tlbelo1_g;
         csr_tlbelo1_ppn <= csr_wmask[`CSR_TLBELO_PPN] & csr_wvalue[`CSR_TLBELO_PPN]</pre>
                      | ~csr_wmask[`CSR_TLBELO_PPN] & csr_tlbelo1_ppn;
      end
  end
              -----*/
  always @(posedge clk) begin
      if(~resetn)
         csr_asid_asid <= 10'b0;
      else if(tlbrd_en)
         csr_asid_asid <= {10{tlbrd_valid}} & tlbrd_asid;</pre>
      else if(csr_we && csr_num == `CSR_ASID)
         csr_asid_asid <= csr_wmask[`CSR_ASID_ASID] & csr_wvalue[`CSR_ASID_ASID]</pre>
                         | ~csr_wmask[`CSR_ASID_ASID] & csr_asid_asid;
  end
  assign csr_asid_asidbits = 6'h0a; // 10 bit asid
  assign wire_csr_asid =csr_asid_asid;
/*----*/
  always @(posedge clk)begin
      if(~resetn)
         csr_tlbrentry_pa <= 26'b0;</pre>
      else if(csr_we && csr_num == `CSR_TLBRENTRY)
         csr_tlbrentry_pa <= csr_wmask[`CSR_TLBRENTRY_PA] & csr_wvalue[`CSR_TLBRENTRY_PA]
                         | ~csr_wmask[`CSR_TLBRENTRY_PA] & csr_tlbrentry_pa;
  end
  // tlbwr/tlbfill output
  assign csr_tlb_ne = (csr_estat_ecode == 6'h3F) ? 0 : csr_tlbidx_ne;
  assign csr_tlb_index = csr_tlbidx_index;
  assign csr_tlb_asid = csr_asid_asid;
  assign csr_tlb_g = csr_tlbelo0_g & csr_tlbelo1_g; // only if the G bit in both TLBEL00 and
      TLBELO1 is 1
  assign csr_tlb_ps = csr_tlbidx_ps;
  assign csr_tlb_vppn = csr_tlbehi_vppn;
  assign {csr_tlb_v0, csr_tlb_d0, csr_tlb_mat0, csr_tlb_plv0, csr_tlb_ppn0} =
```

```
{csr_tlbelo0_v,csr_tlbelo0_d,csr_tlbelo0_mat,csr_tlbelo0_plv,csr_tlbelo0_ppn};
assign {csr_tlb_v1, csr_tlb_d1, csr_tlb_mat1, csr_tlb_plv1, csr_tlb_ppn1} =
    {csr_tlbelo1_v,csr_tlbelo1_d,csr_tlbelo1_mat,csr_tlbelo1_plv,csr_tlbelo1_ppn};
```

#### 2. TLB 相关指令的实现

需要处理每个指令在对应流水级发出控制信号给 TLB 模块。

与 TLB 相关的指令类型在 ID 级用 id tlb op 的每一位来记录。

```
assign id_tlb_op = {inst_tlbsrch,inst_tlbwr,inst_tlbfill,inst_tlbrd,inst_invtlb};
```

如果 TLBSRCH 指令的执行能够复用其中一套查找逻辑就可以避免新增大量查找逻辑,同时希望能确保 复用的时候不阻塞其他指令访问 TLB 模块;INVTLB 指令的源操作数都来自通用寄存器或立即数,并且 它需要(部分)复用 TLB 模块中已有的查找逻辑。所以在 EX 阶段发送 TLBSRCH 和 INVTLB 指令请求。而 TLBWR、TLBFILL、TLBRD 则考虑到数据冲突的问题选择在 WB 阶段发送指令请求。

然后根据这些发送的指令请求以及 CSRFILE 文件中传出来的部分 CSR 寄存器的值,来对 TLB 模块进行接口连接。

```
tlb u_tlb(
.clk
                  (aclk),
.s0\_vppn
                  (if_s0_vppn),
.s0_va_bit12
                  (if_s0_va_bit12),
.s0_asid
                  (csr_tlb_asid),
.s0_found
                  (s0_found),
.s0_index
                  (s0_index),
.s0_ppn
                  (s0_ppn),
.s0_ps
                  (s0_ps),
.s0_plv
                  (s0_plv),
                  (s0_mat),
.s0_mat
.s0_d
                  (s0_d),
                  (s0_v),
.s0_v
.s1_vppn
                  (ex_s1_vppn),
                  (ex_s1_va_bit12),
.s1_va_bit12
.s1_asid
                  (ex_s1_asid),
.s1_found
                  (s1_found),
.s1_index
                  (s1_index),
.s1_ppn
                  (s1_ppn),
.s1_ps
                  (s1_ps),
.s1_plv
                  (s1_plv),
.s1_mat
                  (s1_mat),
.s1_d
                  (s1_d),
.s1_v
                  (s1_v),
.invtlb_valid
                  (ex_invtlb_valid),
.invtlb_op
                  (ex_invtlb_op),
                  (wb_tlbwr_en || wb_tlbfill_en),
```

```
(csr_tlb_index),
    .w_{index}
    .w_e
                      (~csr_tlb_ne),
                      (csr_tlb_vppn),
    .w_vppn
                      (csr_tlb_ps),
    .w_ps
                      (csr_tlb_asid),
    .w_asid
                      (csr_tlb_g),
   .w_g
                      (csr_tlb_ppn0),
    .w_ppn0
                      (csr_tlb_plv0),
    .w_plv0
    .w_mat0
                      (csr_tlb_mat0),
   .w_d0
                      (csr_tlb_d0),
    .w_v0
                      (csr_tlb_v0),
                      (csr_tlb_ppn1),
   .w_{ppn1}
                      (csr_tlb_plv1),
   .w_plv1
   .w_mat1
                      (csr_tlb_mat1),
   .w_d1
                      (csr_tlb_d1),
                      (csr_tlb_v1),
   .w_v1
   .r_index
                      (csr_tlb_index),
                      (r_e),
    .r_e
                      (r_vppn),
    .r_vppn
                      (r_ps),
   .r_ps
                      (r_asid),
   .r_asid
                      (r_g),
   .r_g
                      (r_ppn0),
   .r_ppn0
                      (r_plv0),
   .r_plv0
   .r_mat0
                      (r_mat0),
                      (r_d0),
   .r_d0
                      (r_v0),
    .r_v0
                      (r_ppn1),
   .r_ppn1
   .r_plv1
                      (r_plv1),
    .r_mat1
                      (r_mat1),
                      (r_d1),
    .r_d1
    .r_v1
                      (r_v1)
);
```

另外,这些新增指令还需要进行冲突处理。

对于 TLBSRCH 引起的冲突,使用阻塞的方法来进行处理。

```
assign ex_ready_go = ~block & alu_complete & (~data_sram_req | data_sram_req & data_sram_addr_ok);//等待alu完成运算
assign block = (ex_tlb_op[4] & mem_srch_conflict) | (ex_tlb_op[4] & wb_srch_conflict);
```

其他指令引起的冲突,则使用重取方式做处理。其中 wb\_refetch\_flush 信号用于刷新流水线,mem\_refetch 记录是否需要重取。

#### ● 添加 TLB 相关例外支持,添加虚实地址映射功能。

#### 1. 为 cpu 增加虚实映射功能

在 if 和 ex 级发出访存请求的虚拟地址,同时送往直接地址翻译,直接窗口映射和 tlb 地址映射翻译三处,同时进行各自的虚实地址转换,然后再根据 CSR 寄存器中的值进行选择。

以 if 级发出指令访存信号为例,通过组合逻辑,在同一个 clk 内生成三种地址翻译的结果,最后通过多路选择器进行选择。

访存物理地址 pre\_pc\_pa 首先根据控制寄存器中的 crmd.pg 中的值选择当前为直接地址地址翻译模式 (物理地址 = 虚拟地址 = pre\_pc),还是映射地址翻译模式 (物理地址 = pre\_pc\_map)。

映射地址翻译(pre pc map)首先判断是否命中直接映射窗口,若不是,则使用 tlb 地址映射结构。

第一行将虚拟地址 pre\_pc [31:12] 发送到 tlb 进行 tlb 地址翻译, tlb 中的组合逻辑查找结果 s0\_ps, s0\_ppn, s0\_found

#### 2. 为 cpu 添加 tlb 相关例外支持

在每个流水级中设置 excep\_en, excep\_ecode, excep\_esubdcode 分别表示当前流水级是否触发异常,和异常的种类。

以在 ex 流水级中为例:

```
assign ex_excep_en =
                       ex_excep_ALE | ex_excep_TLBR|ex_excep_PIL| ex_excep_PIS|
    ex_excep_PPI|ex_excep_PME| id_excep_en;
assign ex_excep_TLBR = //TLB 重填例外
   (ex_res_from_mem | ex_mem_we) &csr_crmd_pg & ~hit_dmw0 & ~hit_dmw1 & ~s1_found;
assign ex_excep_PIL = // load 操作页无效例外
   (ex_res_from_mem) &csr_crmd_pg & ~hit_dmw0 & ~hit_dmw1 & s1_found & ~s1_v;
assign ex_excep_PIS = // store 操作页无效例外
   (ex_mem_we) &csr_crmd_pg & ~hit_dmw0 & ~hit_dmw1 & s1_found & ~s1_v;
assign ex_excep_PPI = // 页特权等级不合规例外
   (ex_res_from_mem | ex_mem_we) & csr_crmd_pg & ~hit_dmw0 & ~hit_dmw1 & s1_found & s1_v &
       (s1_plv < csr_crmd_plv);</pre>
assign ex_excep_PME =
                      //页修改例外
   (ex_res_from_mem | ex_mem_we) & csr_crmd_pg & ~hit_dmw0 & ~hit_dmw1 & s1_found & s1_v &
       (s1_plv >= csr_crmd_plv) & ~s1_d;
                       (id_excep_en) ? id_badv
assign ex_badv =
                       : ex_alu_result;
assign ex_esubcode =
                       (id_excep_en) ? id_esubcode
                       :9'b0;
assign ex_ecode =
                       (id_excep_en) ? id_ecode
                       :ex_excep_ALE ? 6'h9
                       :ex_excep_TLBR ?6'h3f // tlb refill
                       :ex_excep_PIL ?6'h1
                       :ex_excep_PIS ?6'h2
                       :ex_excep_PPI ?6'h7
                       :6'h4; // pme
```

所有 tlb 相关的异常,触发的必要条件都有:当前指令是访存指令(load/store),当前虚拟地址翻译模式不是直接地址翻译模式,且不命中直接映射窗口。

即 (ex\_res\_from\_mem | ex\_mem\_we) &csr\_crmd\_pg & ~hit\_dmw0 & ~hit\_dmw1

(a) TLB 重填例外

在 tlb 没有找到对应的页表项,即s1\_found == 0

- (b) load 操作页无效例外, store 操作页无效例外 在 tlb 中找到对应的页表项,但是页表项的有效位为 0,即s1\_found & ~s1\_v
- (c) 页特权等级不合

在 tlb 中找到对应的页表项,页表项的有效,但当前特权等级为 plv3,但是页表项所需要特权等级为 plv0,即  $s1_found & <math>s1_v$  & ( $s1_plv$  <  $csr_crmd_plv$ )

(d) 页修改例外在 tlb 中找到对应的页表项,页表项的有效,且特权等级满足要求,但是页表项脏位为 0,即 s1\_found & s1\_v & (s1\_plv >= csr\_crmd\_plv) & ~s1\_d

由上面的分析可知,与 tlb 相关的异常触发条件互斥,不用考虑不同异常间的优先级的问题。

# 二、 实验过程中遇到的问题、对问题的思考过程及解决方法(比如 RTL 代码中出现的逻辑 bug,逻辑仿真和 FPGA 调试过程中的难点等)

#### • TLB 搜索 match 出错。

TLB 测试的过程中发现了一个错误: 在 TLB 的 search 测试的第一个节点就卡住了,经过仔细排查发现是 pagesize 出错了,后来经仔细看测试数据发现 pagesize 大页是 2MB(大小是 21),这与讲义上的要求 4MB 不同,我百思不得其解,后来仔细查看指令手册发现了一行小字:

```
1 Linux 内核中 4MB 页大小对应的是透明大页的页表项,其在填入 TLB 过程中等分为 2 个 2MB 大小相同页表属性的表项。
49 龙芯中科技术股份有限公司
```

这下恍然大悟,将 22 改为 21 之后,然而,测试依然出错。仔细追根溯源,发现 s0\_ppn 匹配出错的原因是 s0\_port 的实现出错力,理应是根据 s0\_vppn[8](有效的最后一位) 这一位来判断大页的时候选择的是双页中的哪一页,然而这里写成了 s0\_vppn[9]... 将 9 改为 8 之后,测试通过。

```
assign s0_port = tlb_ps4MB[s0_index] ? s0_vppn[9] : s0_va_bit12;
assign s1_port = tlb_ps4MB[s1_index] ? s1_vppn[9] : s1_va_bit12;
assign s0_ppn = s0_port ? tlb_ppn1[s0_index] : tlb_ppn0[s0_index];
assign s1_ppn = s1_port ? tlb_ppn1[s1_index] : tlb_ppn0[s1_index];
```

之所以这里会出错,是因为电子版的讲义示例代码出现了错误,如下:

```
assign match0[15] = (s0_vppn[18:10]==tlb_vppn[15][18:10])
          && (tlb_ps4MB[15] || s0_vppn[9:0]==tlb_vppn[15][9:0])
          && ((s0_asid==tlb_asid[15]) || tlb_g[15]);
```

这里的匹配就让人误以为是 s0\_vppn[9] 决定了大页的时候选择的是双页中的哪一页,当然,这里的代码也出错了具体的修改如下,修改后通过测试。

#### • if 级错误丢弃异常处理函数的第一条指令。

要求在发生 mmu 相关异常的时候,不能向总线发出请求,所以在  $pre_i$  级中识别到 pc 的虚拟地址发生异常,则将  $inst_i$   $sram_i$  req 拉低。

但是导致了异常传到 wb 级时,发出更新流水线信号 flush 时,将 if 级误判为还在等待指令返回(实际上pre\_if 级没有发出请求),则将 inst\_cancel 信号(表示要丢弃接收到的第一条指令)拉高,导致丢弃了异常处理含数的第一条指令。



图 1: 错误拉高 inst cancel

修改:在 inst\_cancel 拉高的逻辑中,判断 if 级是否有异常,若有,则说明 if 级没有已经发出请求,但是没有接受到的总线事务,不用拉高 inst\_cancel。

## 三、 小组成员分工合作情况

王敬华负责 TLB 模块实现,部分 TLB 指令的添加和冲突的处理。

李霄宇负责 TLB 相关指令的添加,部分冲突的处理,接口连接。

艾华春负责添加 TLB 相关寄存器和 TLB 相关的例外支持,为 cpu 增加虚实映射功能。

实验报告为根据每人负责代码的部分,写相应部分的报告。