

## 计算机组成原理

### 第6章 计算机的运算方法

Ilxx@ustc.edu.cn wjluo@ustc.edu.cn



## 6.4 浮点四则运算

浮点加减运算 浮点乘除法运算

### 浮点数的表示



• 机器中任何一个浮点数可写成

$$x = S_x \cdot r^{j_x}$$

- · *S<sub>x</sub>*为浮点数的尾数,一般为绝对值小于1的规格 化数(补码表示时允许为-1),机器中可用原码或补 码表示。
- · j<sub>x</sub>为浮点数的阶码,一般为整数,机器中大多用补码或移码表示。
- · r为浮点数的基数,常用2、4、8或16表示。以下 以基数为2进行讨论。

## 浮点加减运算



#### · 设两个浮点数

$$x = S_x \cdot r^{j_x}$$
$$y = S_y \cdot r^{j_y}$$

- ① 尾数的加减运算规则与定点数完全相同。
- ② 当两浮点数阶码不等时,因两尾数小数点的实际位置不一样,尾数部分无法直接进行加减运算。

### 浮点加减运算的步骤



- 阶码与尾数都用变形补码表示(双符号位)。
- 1. 对阶:使两数的小数点位置对齐。
  - 求阶差:小向大对齐(增加),尾数右移
- 2. 尾数求和:按定点加减运算规则求和。
  - · 不考虑溢出——溢出由阶码决定
- 3. 规格化:增加有效数字的位数,提高运算精度
  - 补码表示的规格化数形式
- 4. 舍入:要考虑尾数右移时丢失的数值位对精度的影响。
  - · 避免"积累误差":截断、"0舍1入"法、"恒置1" 法
- 5. 溢出判断:双符号位补码
  - 阶码[j]<sub>补</sub>=01,××…×为上溢。
  - 阶码[j] = 10, ××...×为下溢,按机器零处理

- 例:
- 设x=2<sup>-101</sup>×(-0.101000),y=2<sup>-100</sup>×(+0.111011),并假设阶符取2位,阶码取3位,数符取2位,尾数取6位,求x-y。
- 解:由x=2<sup>-101</sup>×(-0.101000), y=2<sup>-100</sup>×(+0.111011) 得[x]<sub>补</sub>=11,011;11.011000, [y]<sub>补</sub>=11,100;00.111011 ①对阶

 $[\Delta_j]_{ih} = [j_x]_{ih} - [j_y]_{ih} = 11,011+00,100=11,111$  即  $\Delta_j = -1$ ,则 x 的尾数向右移一位,阶码相应加1,即  $[x]_{ih}' = 11,100;11.101100$ 

#### ②求和

[S<sub>x</sub>]<sup>\*</sup><sub>\*\*</sub>-[S<sub>y</sub>]<sub>\*\*</sub>+[-S<sub>y</sub>]<sub>\*\*</sub>
=11.101100+11.000101
=10.110001
即 [x-y]<sub>\*\*</sub>=11,100;10.110001
尾数符号位出现"10",需右规。



#### •解(续):

即 [x-y]<sub>补</sub>=11,100;10.110001 , 尾数符号位出现"10", 需右规。

- ③规格化 右规后得 [x-y]<sub>补</sub>=11,101;11.011000<u>1</u>
- ④舍入处理 采用0舍1入法,其尾数右规时末位丢1,则 [x-y]<sub>\*</sub>=11,101;11.011001
- ⑤溢出判断

经舍入处理后阶符为"11",不溢出,故最终结果: x-y= 2<sup>-011</sup>×(-0.100111)

## 浮点数加减 运算流程



## 浮点加减运算电路





### 浮点乘除法运算



· 设两浮点数 
$$x = S_x \cdot r^{j_x}$$
  $y = S_y \cdot r^{j_y}$ 

• 
$$\mathbf{y} = (\mathbf{S}_x \cdot \mathbf{S}_y) \cdot \mathbf{r}^{j_x + j_y} \qquad \frac{\mathbf{x}}{\mathbf{y}} = \frac{\mathbf{S}_x}{\mathbf{S}_y} \cdot \mathbf{r}^{j_x - j_y}$$

- 1. 阶码加减
- 2. 尾数乘除
- 3. 规格化
- 4. 舍入
- 5. 溢出判断

#### 1. 阶码运算



- 若阶码用补码运算,乘积的阶码为 $[j_x]_{i_1}+[j_y]_{i_2}$ ,商的阶码为 $[j_x]_{i_1}-[j_y]_{i_2}$ 。
- 若阶码用移码运算,则

所以[j<sub>x</sub>]<sub>移</sub>+[j<sub>y</sub>]<sub>移</sub>= 2<sup>n</sup>+ j<sub>x</sub> +2<sup>n</sup>+ j<sub>y</sub> = 2<sup>n</sup>+ (2<sup>n</sup> +( j<sub>x</sub> + j<sub>y</sub>))= 2<sup>n</sup>+[j<sub>x</sub> + j<sub>y</sub>]<sub>移</sub>

可见,直接用移码求阶码和时,其最高位多加了一个2<sup>n</sup>,要得到移码形式的结果,必须减去2<sup>n</sup>。

## 1. 阶码运算(续)



由于同一个真值的移码和补码其数值部分完全相同,而符号位正好相反,即 [j<sub>v</sub>]<sub>补</sub>=2<sup>n+1</sup>+ j<sub>v</sub> (mod 2<sup>n+1</sup>)

· 因此如果求阶码和可用下式完成:

$$[j_x]_{8}$$
+ $[j_y]_{4}$ = 2<sup>n</sup>+  $j_x$  +2<sup>n+1</sup>+  $j_y$  = 2<sup>n</sup>+  $[2^n$  +(  $j_x$  +  $j_y$ )] =  $[j_x$  +  $j_y$ ]<sub>8</sub> (mod 2<sup>n+1</sup>) 则直接可得移码形式。

• 同理, 当作除法运算时, 商的阶码用下式完成:

$$[j_x]_{8} + [-j_y]_{1} = [j_x - j_y]_{8}$$

### 阶码运算规则



- 进行移码加减运算:结果为移码
  - 只需将移码表示的加数或减数的符号位取反(即变为补码),然后进行运算,就可得阶和(或阶差)的移码。
  - 双符号位移码
    - 被加数或被减数:双符号位移码,符号位高位为"0"。
    - 加数或减数: 双符号位补码, 两位符号位保持一致。
- 溢出判断: 双符号位移码
  - **第一位指示溢出,第二位指示符号(注意:与变形补码不同!)** 
    - 如果运算结果移码的最高符号位为0, 即表明没溢出。此时:
      - 若低位符号位为1, 表明结果为正;
      - 低位符号位为0,表示结果为负。
    - 如果运算结果移码的最高符号位为1, 出现溢出。此时:
      - 若低位符号位为0,表示上溢:
      - 低位符号位为1,表示下溢。

### 阶码运算 - 溢出判断举例



• 设阶码取三位(不含符号位), 当j<sub>x</sub>=+101 , j<sub>y</sub>=+100时 , 有  $[j_x]_{8}=01,101$ ,  $[j_v]_{4}=00,100$ 则:  $[j_x + j_y]_{8} = [j_x]_{8} + [j_y]_{1} = 01,101+00,100=10,001$  结 果上溢  $[j_x - j_y]_{8} = [j_x]_{8} + [-j_y]_{4} = 01,101+11,100=01,001$ 结果为 "+1"

### 2. 尾数运算



- 浮点乘法尾数运算
  - 预处理:检测乘数或被乘数是否为0
  - 相乘
  - 规格化
    - 溢出处理: 根据阶码
  - 尾数截断:对于双倍字长结果,如只取一字,需截断
    - 舍入处理
- 浮点除法尾数运算
  - 预处理
    - 检测被除数或除数是否为0
    - 比较被除数与除数的绝对值,保证是小数运算
      - 被除数≥除数,被除数右移
        - » 如果操作数是规格化数,则商必然是规格化数
  - 小数除法

## (1) 浮点乘法尾数运算



- · 预处理:检测两个尾数中是否有一个为0,若有一个为0,乘积必为0,不再作其他操作;如果两尾数均不为0,则可进行乘法运算。
- · 相乘:两个浮点数的尾数相乘可以采用定点小数的任何一种乘法运算来完成。
- 规格化:相乘结果可能要进行左规,左规 时调整阶码后如果发生阶下溢,则作机器 零处理;如果发生阶上溢,则作溢出处理。



- · 尾数截断:尾数相乘会得到一个双倍字长的结果,若限定只取1倍字长,则乘积的若干低位将会丢失。
- 如何处理丢失的各位值,有两种办法:
  - 截断处理:无条件的丢掉正常尾数最低位之后的全部数值。
  - 舍入处理:按浮点加减运算讨论的舍入原则进行舍入处理。

## (1) 浮点乘法尾数运算



#### ・舍入处理

- 对于原码,采用0舍1入法时,不论其值是正数或负数, "舍"使数的绝对值变小,"入"使数的绝对值变大。
- 对于补码,采用0舍1入法时,若丢失的位不是全0,对正数来说,"舍"、"入"的结果与原码正好相同;
   对负数来说,"舍"、"入"的结果与原码分析正好相反,即"舍"使绝对值变大,"入"使绝对值变小。
  - 为了使原码、补码舍入处理后的结果相同,对负数的补码可采用如下规则进行舍入处理。
    - ①当丢失的各位均为0时,不必舍入;
    - ②当丢失的各位数中的最高位为0时,且以下各位不全为0;或 丢失的各位数中的最高位为1,且以下各位均为0时,则舍去被 丢失的各位;
    - ③当丢失的各位数中的最高位为1,且以下各位又不全为0时;则在保留尾数的最末位加1修正。

## (1)浮点乘法尾数运算



#### ・舍入操作实例

| [x] <sub>补</sub> 舍入前 | 舍入后          | 对应的真值   |
|----------------------|--------------|---------|
| 1.01110000           | 1.0111(不舍不入) | -0.1001 |
| 1.01111000           | 1.0111 (舍)   | -0.1001 |
| 1.01110101           | 1.0111 (舍)   | -0.1001 |
| 1.01111100           | 1.1000 (入)   | -0.1000 |

| • |   |                                    | <b>一年</b>                                                                              | 对应的真值                 |             |
|---|---|------------------------------------|----------------------------------------------------------------------------------------|-----------------------|-------------|
|   | 1 | 1 <b>0消费休的条位</b> 均为<br>- ②当美失的各位数中 | 19时1000必含木舍不入)<br>的最高位为0时,且以下各位<br>次下 <b>1900均</b> 为0000000000000000000000000000000000 | -0.1001<br>不全为0:或丢失的急 | <b>3</b> 位数 |
|   |   | 1中40最高位20 , 且                      | 以下180位约为0人,)则舍去被是                                                                      | <del>少的</del> 始创建。    | - I>        |
|   | 1 | · 1 <sup>3</sup>                   | 的最高位为(人里以下各位又                                                                          | 不舍为6时1;则在保留           | <b>眉尾数</b>  |
|   |   | 1.10000100                         | 1.1000 (舍)                                                                             | -0.1000               |             |

### 浮点乘法运算举例



- · 例:设机器数阶码取3位(不含阶符),尾数取7位(不舍数符),要求阶码用移码运算,尾数用补码运算,最后结果保留1倍字长。
- ・ 设x=2<sup>-101</sup>×0.0110011), y=2<sup>011</sup>×(-0.1110010) 求: x• y。
- 解:[x]<sub>补</sub>=11,011;00.0110011 [y]<sub>补</sub>=00,011;11.0001110
  - ①阶码运算

## 浮点乘法运算举例(续)



#### · ②尾数相乘(采用Booth算法)其过程如下表所示。

| 部分积                                                                  | 乘数                                                               | y <sub>n+1</sub>     | 说 明                                                     |
|----------------------------------------------------------------------|------------------------------------------------------------------|----------------------|---------------------------------------------------------|
| 00.000000<br>00.0000000<br>+ 11.1001101                              | 1.000111 <u>0</u><br>0 100011 <u>1</u>                           | <u>0</u><br><u>0</u> | →1位<br>+[-S <sub>x</sub> ] <sub>补</sub>                 |
| 11.1001101<br>11.1100110<br>11.1110011<br>11.1111001<br>+ 00.0110011 | 0<br>1010001 <u>1</u><br>0101000 <u>1</u><br>1010100 <u>0</u>    | 1<br>1<br>1          | →1位<br>→1位<br>→1位<br>+[S <sub>x</sub> ] <sub>补</sub>    |
| 00.0101100<br>00.0010110<br>00.0001011<br>00.0000101<br>+ 11.1001101 | 1010<br>0101010 <u>0</u><br>0010101 <u>0</u><br>1001010 <u>1</u> | 0<br>0<br>0          | →1位<br>→1位<br>→1位+<br>+ [-S <sub>x</sub> ] <sub>补</sub> |
| 11.1010010                                                           | 1001010                                                          |                      |                                                         |

• 相乘的结果为:[S<sub>x</sub>•S<sub>v</sub>]<sub>补</sub>=11.10100101001010

## 浮点乘法运算举例(续)



即[ $x \cdot y$ ]<sub>k</sub>=11,110;11.10100101001010

- ③ 规格化。左规后[x•y]<sub>补</sub>=11,101;11.01001010010100
- · ④舍入处理。尾数为负,按负数的补码的舍入规则,取1倍字长,丢失的7位为0010100,应"舍"。

故最终的结果为:[x•y]<sub>补</sub>=11,101;11.0100101

即:xy= 2<sup>-011</sup>×(-0.1011011)

## (2) 浮点除法尾数运算



#### • 步骤:

- ① 检测被除数是否为0,若为0,则商为0;再检测除数是否为0,若为0,则商为无穷大,另作处理。若两数均不为0,则可进行除法运算。
- ② 两浮点数尾数相除同样可采取定点小数的任何一种除法运算来完成。
  - 对已规格化的尾数,为了防止除法结果溢出,可先比较被除数和除数的绝对值,如果被除数的绝对值,对值大于除数的绝对值,则先将被除数右移一位,其阶码加1,再作尾数相除。此时所得结果必然是规格化的定点小数。

### 浮点除法尾数运算—例题



- 例: x=2<sup>101</sup>×0.1001,y=2<sup>011</sup>×(-0.1101),按补码浮点运算 方法求x / y。
- 解:[x]<sub>补</sub>=00,101;00.1001, [y]<sub>补</sub>=00,011;11.0011 , y的尾数 [-S<sub>y</sub>]<sub>补</sub>=00.1101
  - ①阶码相减。

$$[j_x]_{k}$$
- $[j_v]_{k}$ =00,101-00,011=00,101+11,101=00,010

②尾数相除(采用补码除法)。

# 浮点除法尾数运算—例题(续)



#### · ②尾数相除(采用补码除法)。

| 被除数(余数)                         | 商              | 说 明                                                                                                |
|---------------------------------|----------------|----------------------------------------------------------------------------------------------------|
| 00.1001<br>+ 11.0011            |                | [S <sub>x</sub> ] <sub>补</sub> 与[S <sub>y</sub> ] <sub>补</sub> 异号,+[S <sub>y</sub> ] <sub>补</sub>  |
| 11.1100<br>11.1000<br>+ 00.1101 | 1              | [R] <sub>补</sub> 与[S <sub>y</sub> ] <sub>补</sub> 同号,上商1<br>←1位<br>+[-S <sub>y</sub> ] <sub>补</sub> |
| 00.0101<br>00.1010<br>+ 11.0011 | 1 0<br>1 0     | [R] <sub>补</sub> 与[S <sub>y</sub> ] <sub>补</sub> 异号,上商0<br>←1位<br>+[S <sub>y</sub> ] <sub>补</sub>  |
| 11.1101<br>11.1010<br>+ 00.1101 | 1 0 1<br>1 0 1 | [R] <sub>补</sub> 与[S <sub>y</sub> ] <sub>补</sub> 同号,上商1<br>←1位<br>+[-S <sub>y</sub> ] <sub>补</sub> |
| 00.0111<br>+ 00.1110            | 1010<br>10101  | [R] <sub>补</sub> 与[S <sub>y</sub> ] <sub>补</sub> 异号,上商0<br>←1位,末位商恒置1                              |

结果为[S<sub>x</sub> / S<sub>v</sub>]=1.0101

③规格化。尾数相除结果已为规格化数。

所以[x / y]<sub>补</sub>=00,010;11.0101 , 则[x / y]=2<sup>010</sup>×(-0.1011)

### 浮点乘除法运算小结



 两浮点数相乘其乘积的阶码为相乘两数阶码之和,其尾数 应为相乘两数的尾数之积。

$$[j_x + j_y]_{8} = [j_x]_{8} + [j_y]_{1}$$

•

 两个浮点数相除,商的阶码为被除数的阶码减去除数的 阶码得到的差,尾数为被除数的尾数除以除数的尾数所 得的商。

$$[j_x - j_y]_{8} = [j_x]_{8} + [-j_y]_{4}$$

- · 参加运算的两个数都为规格化浮点数,乘除运算都可能出现结果不满足规格化要求的问题,因此也必须进行规格化、舍入和溢出判断等操作。
  - 规格化时要修改阶码。

### 浮点运算所需的硬件配置



- · 浮点运算器主要由两个定点运算部件组成:
  - 一 阶码运算部件:用来完成阶码加、减,以及控制对阶时小阶的尾数右移次数和规格化时对阶码的调整。
  - 尾数运算部件:用来完成尾数的四则运算以及判断尾数是否已规格化。
  - 此外,还需有判断运算结果是否溢出的电路等。
- · 现代计算机可把浮点运算部件做成独立的选件,称为协处 理器。
  - 浮点协处理器Inte I80287可与Intel 80286或80386微处理器配合 处理浮点数的算术运算和多种函数计算。
- · 也可用编程的办法来完成浮点运算,不过这会影响机器的 运算速度。

# 浮点流水线





### 浮点四则运算小结



- 加减运算:阶码与尾数都用变形补码表示
  - 1. 对阶:小阶向大阶对齐
  - 2. 尾数加减
  - 3. 规格化:双符号位补码形式
  - 4. 舍入:截断,0舍1入,恒置1
  - 5. 溢出判断:双符号位补码
- · 乘除运算:阶可补可移(双符号),尾数为变形补码
  - 1. 阶码加减
  - 2. 尾数乘除(补码:Booth法,加减交替法)
  - 3. 规格化:双符号位补码形式
    - 乘法: 左规
    - 除法:无需规格化(商自然是规格化数)
  - 4. 舍入:补码舍入规则与原码不同!
  - 5. 溢出判断:按双符号补码或双符号移码



## 6.5 算术逻辑单元

ALU电路、快速进位链

## 半加器 (half adder)



不考虑低位的进位,将两个一位二进制数A和B相加。

| A | В | S | C |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 1 | 1 | 0 |
| 1 | 0 | 1 | 0 |
| 1 | 1 | 0 | 1 |



$$S = A\overline{B} + \overline{A}B = A \oplus B$$
$$C_O = AB$$

## 全加器 (full adder)



• 两个1位二进制数相加,考虑低位的进位。

$$S = \overline{ABCI} + \overline{ABCI} + \overline{ABCI} + ABCI$$

$$CO = \overline{ABCI} + \overline{ABCI} + \overline{ABCI} + \overline{ABCI}$$

$$= AB + (A + B)CI$$

$$S = A_{i} \oplus B_{i} \oplus C_{i}$$



| A <sub>i</sub> | B <sub>i</sub> | $C_{i}$ | Si | $C_{i+1}$ |
|----------------|----------------|---------|----|-----------|
| 0              | 0              | 0       | 0  | 0         |
| 0              | 0              | 1       | 1  | 0         |
| 0              | 1              | 0       | 1  | 0         |
| 0              | 1              | 1       | 0  | 1         |
| 1              | 0              | 0       | 1  | 0         |
| 1              | 0              | 1       | 0  | 1         |
| 1              | 1              | 0       | 0  | 1         |
| 1              | 1              | 1       | 1  | 1         |



# 算术逻辑运算单元ALU:与/或/非/FA



加法运算完成时间?

## 多位加法器



• n+1个全加器级联,就组成了一个n+1位的 并行加法器。



- 串行进位链—行波进位加法器
  - · 由于每位全加器的进位输出是高一位全加器的进位输入,因此当全加器有进位时,一级一级 传递进位的过程,将会严重影响运算速度。

## 多位加法器



• 分析:由全加器的逻辑表达式可知,

和: 
$$S_i = \overline{A_i}\overline{B_i}C_{i-1} + \overline{A_i}B_i\overline{C}_{i-1} + A_i\overline{B_i}\overline{C}_{i-1} + A_iB_iC_{i-1}$$
  
进位:  $C_i = \overline{A_i}B_iC_{i-1} + A_i\overline{B_i}C_{i-1} + A_i\overline{B_i}\overline{C}_{i-1} + A_iB_i\overline{C}_{i-1}$ 

- C<sub>i</sub>进位由两部分组成: = A<sub>i</sub>B<sub>i</sub> + (A<sub>i</sub> + B<sub>i</sub>) C<sub>i-1</sub>
  - 本地进位:A<sub>i</sub>B<sub>i</sub>,可记作d<sub>i</sub>,与低位无关;
  - 传递进位: (A<sub>i</sub> + B<sub>i</sub>) C<sub>i-1</sub>, 与低位有关, 称(A<sub>i</sub> + B<sub>i</sub>)
     为传递条件,记作t<sub>i</sub>,则:

$$C_i = d_i + t_i C_{i-1}$$

· 由C<sub>i</sub>的组成可以将逐级传递进位的结构转换为以 进位链的方式实现快速进位。

# 串行进位链(行波进位加法器)



- 串行进位链是指并行加法器中的进位信号采用串行传递。
- · 以四位并行加法器为例,每一位的进位表达式可示为:

$$C_0 = d_0 + t_0 C_{-1}$$

$$C_1 = d_1 + t_1 C_0$$

$$C_2 = d_2 + t_2 C_1$$

$$C_3 = d_3 + t_3 C_2$$

· 由上式可见,采用与非逻辑电路可方便地实现进位传递, 如下图。



## 串行进位链延迟时间分析



- · 若设与非门的级延迟时间为 $t_y$ ,那么当 $d_i$ 、 $t_i$ 形成后,共需8 $t_y$ 便可产生最高位的进位。
- · 实际上每增加一位全加器,进位时间就会增加2 $t_y$ 。n位全加器的最长进位时间为2 $nt_y$ 。



## 快速进位链



- 串行进位链——行波进位加法器:慢!
  - 随着操作数位数的增加,产生进位的速度对 运算时间的影响也越大。
- 并行进位链——先行进位加法器:快!
  - **又称"超前进位"、"跳跃进位"** 
    - Carry-lookahead addition
  - 单重分组跳跃进位
    - 即:单级分组
  - **双重分组跳跃进位**

## 并行进位链(超前进位加法器)



并行进位链是指并行加法器中的进位信号 是同时产生的,又称先行进位、跳跃进位 等。

·理想的并行进位链是n位全加器的n位进位 同时产生,但实际实现有困难。

· 通常并行进位链有单重分组和双重分组两 种实现方案。

## 单重分组跳跃进位



- 单重分组跳跃进位:将M位全加器分成若干小组, 小组内的进位同时产生,小组与小组之间采用串 行进位。
  - 又称为"组内并行、组间串行"进位。
- · 以四位并行加法器为例,对其进位表示式稍作变换,便可获得并行进位表达式:

$$C_{0} = d_{0} + t_{0}C_{-1}$$

$$C_{1} = d_{1} + t_{1}C_{0}$$

$$C_{2} = d_{2} + t_{2}C_{1}$$

$$C_{3} = d_{3} + t_{3}C_{2}$$

$$C_{3} = d_{3} + t_{3}C_{2}$$

$$C_{4} = d_{0} + t_{0}C_{-1}$$

$$C_{5} = d_{1} + t_{1}C_{0} = d_{1} + t_{1}d_{0} + t_{1}t_{0}C_{-1}$$

$$C_{7} = d_{1} + t_{1}C_{0} = d_{1} + t_{1}d_{0} + t_{2}t_{1}d_{0} + t_{2}t_{1}t_{0}C_{-1}$$

$$C_{7} = d_{1} + t_{1}C_{0} = d_{1} + t_{1}d_{0} + t_{2}t_{1}d_{0} + t_{2}t_{1}t_{0}C_{-1}$$

$$C_{7} = d_{1} + t_{1}C_{0} = d_{1} + t_{1}d_{0} + t_{1}t_{0}C_{-1}$$

$$C_{7} = d_{1} + t_{1}C_{0} = d_{1} + t_{1}d_{0} + t_{1}t_{0}C_{-1}$$

#### 四位一组并行进位



对应的逻辑图为:



 $C_0 = d_0 + t_0 C_{-1}$ 

• 设 "与或非门" 的级延迟时间为 $1.5t_y$  ,与非门的级延迟时间仍为 $1t_y$  ,则 $d_i$ 、 $t_i$ 形成后,只需 $2.5t_y$ 就可产生全部进位。

## 单重分组跳跃进位



· 如果将16位的全加器按四位一组分组,便可得单重分组跳 跃进位链框图



- ・ 在 $d_1$ 、 $t_1$ 形成后  $t_2$  经2.5 $t_2$  可产生 $C_3$ 、 $C_2$ 、 $C_1$ 、 $C_0$  四个进位信息  $t_2$  经10 $t_2$ 就可产生全部进位。
  - 如前所示, n=16的串行进位链的全部进位时间为32t<sub>y</sub>,则16位全加器的单重分组方案进位时间仅约为串行进位链的三分之一。

## 单重分组跳跃进位



- ·缺点:但随着n的增大,其优势便很快减弱。
  - 例如,n=64,4位分组,共为16组:组间有16 位串行进位,在 $d_i$ 、 $t_i$ 形成后,还需经16×2.5 =  $40t_y$ 才能产生全部进位,显然进位时间太长。
- · 如果能使组间进位也同时产生,必然会更大地提高进位速度,这就是组内、组间均为并行进位的方案。

## 双重分组跳跃进位



• 32位并行加法器双重分组跳跃进位链的框图



· 分两大组,每个大组内包含4个小组,第一大组内的4个小组的最高位进位C<sub>31</sub>、C<sub>27</sub>、C<sub>23</sub>、C<sub>19</sub>是同时产生的;第二大组内4个小组的最高位进位C<sub>15</sub>、C<sub>11</sub>、C<sub>7</sub>、C<sub>3</sub>也是同时产生的,而第二大组向第一大组的进位C<sub>15</sub>采用串行进位方式。

#### 双重分组跳跃进位



• 32位并行加法器双重分组跳跃进位链的框图



- · 从 $D_i$ 、 $T_i$ 、及 $C_1$ (外来进位)形成后开始后,
- ① 经2.5 $T_y$ : 形成 $C_2$ 、 $C_1$ 、 $C_0$ 和全部 $D_i$ 、 $T_i$ ;
- ・ 再经2.5 $T_y$ : 形成第二大组内的四个进位 $C_{15}$ 、 $C_{11}$ 、 $C_{7}$ 、 $C_{3}$ ;
- 再经过2.5 $T_y$ : 形成 $C_{18\sim16}$ 、 $C_{14\sim12}$ 、 $C_{10\sim8}$ 、 $C_{6\sim}$ C<sub>4</sub>、 $C_{31}$ 、 $C_{27}$ 、 $C_{23}$ 、 $C_{19}$ ;
- 再经过2.5 T<sub>v</sub>:形成 C<sub>30~28</sub>、 C<sub>26~24</sub>、 C<sub>22~20</sub>。

#### ALU电路符号





· A<sub>i</sub>和B<sub>i</sub>为输入变量;K<sub>i</sub>为控制信号,K<sub>i</sub>的不同取值可决定该电路作哪一种算术运算或哪一种逻辑运算;F<sub>i</sub>是输出函数。

#### 74181—ALU集成电路芯片



• 74181是能完成四位二进制代码的算逻运算 部件,其外特性如下图所示。



P、G: 先行进位

正逻辑工作方式

M: 算术运算

刚好相反。

•正逻辑与负逻辑的关系为: 逻辑的"与"到负逻辑中变为 "或",即"+"、"·"互换。

#### 74181—ALU集成电路芯片



|                                                                                                      | 功                                     | 能                                                                                                                                              | 表                                            |                                                                                                                    |
|------------------------------------------------------------------------------------------------------|---------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------|--------------------------------------------------------------------------------------------------------------------|
| 工作方式选择<br>输入 S <sub>3</sub> S <sub>2</sub> S <sub>1</sub> S <sub>0</sub>                             | 负逻辑输入或输出                              |                                                                                                                                                | 正逻辑输入或输出                                     |                                                                                                                    |
|                                                                                                      | 逻辑运算<br>(M=1)                         | 算术运算<br>(M=0)(C <sub>-1</sub> =0)                                                                                                              | 逻辑运算<br>(M=1)                                | 算术运算<br>(M=0)(C <sub>.1</sub> =1)                                                                                  |
| 0000<br>0001<br>0010<br>0011<br>0100<br>0101<br>0110<br>0111<br>1000<br>1001<br>1011<br>1110<br>1111 | A   B   B   B   A   B   B   B   B   B | A減1<br>AB減1<br>AB減1<br>減1<br>A加(A+B)<br>A別(A+B)<br>A減B減1<br>A+B<br>A加(A+B)<br>A加B<br>A別(A+B)<br>A別(A+B)<br>A別A<br>AB加(A+B)<br>AB加(A+B)<br>AB加A | -A   A+B   A   B   B   B   B   B   B   B   B | A<br>A+B<br>减1<br>A加AB<br>(A+B)加AB<br>A减B减1<br>A加AB<br>A加B<br>(A+B)加AB<br>(A+B)加A<br>(A+B)加A<br>(A+B)加A<br>(A+B)加A |

注意:ALU为组 合逻辑电路,因 此实际应用ALU 时,其输入端口A 和B必须与锁存器 相连,而且在运 算的过程中锁存 器的内容是不变 的。其输出也必 须送至寄存器中

## 多位运算器



· 74181芯片是4位ALU电路,其四位进位是同时产生的,多片74181级联就犹如本节介绍的单重分组跳跃进位,即组内(74181片内)并行,组间(74181片间)串行。



## 32位ALU电路



- · 74182为先行进位部件,将74181与74182芯片配合,就可组成双重分组跳跃进位链。
  - 两片74182和8片74181组成32位ALU电路。



#### 29C101芯片

・将寄存器和 ALU集成导 一个芯片内。



## 本章小结



- 1. 数据的表示方法和转换
- 2. 无符号数和有符号数
- 3. 数的定点表示和浮点表示
- 4. 定点运算
- 5. 浮点四则运算
- 6. 算术逻辑单元ALU

#### 作业



- 6.6, 6.7, 6.12, 6.14, 6.20 (1),
  6.21 (2), 6.23, 6.29 (1), 6.30 (2)
- ・报告(选):編写一个完成原码、补码四则运 算(定点、浮点)的仿真程序。
  - 输入:x,y
  - 输出:按流程图,演示运算每个步骤的结果。





# 休息是为了走更远的路!