# The MIPS Processor Implementation: Datapath & Control

"Computer Organization & Design " 第四章

#### MIPS Processor

- MIPS: 无互锁流水级的微处理器 (Microprocessor without Interlocked Piped Stages)
  - interlock单元: 检测RAW相关, 推迟后续指令执行(互锁状态)
  - 尽量利用<mark>软件</mark>办法避免流水线中的<mark>数</mark>据依赖问题
    - R4000以后开始使用interlock
  - 设计哲学: MIPS is simple, elegant.
    - Simplicity favors regularity!
- 1983年,John Hennessy在 Stanford大学成功地完成了第一个 采用RISC理念的MIPS微处理器。



Most HP LaserJet workgroup printers are driven by MIPS-based™ 64-bit processors.

# MIPS指令字格式

- 100余条指令(P&H 33条), 32个通用寄存器
- 指令格式: 定长32位
  - R-type: arithmetic instruction
  - I-type: data transfer, arithmetic instruction (如addi)
  - J-type: branch instruction(conditional & unconditional)



# MIPS寻址模式

- 寄存器寻址: R-type
- 基址寻址: I-type
- 立即寻址: I-type
- 相对寻址: J-type
- 伪直接寻址: J-type
  - pseudodirect addressing
  - 26位形式地址左移2位, 与PC的高4位拼接



#### Policy of Use Conventions for registers

| REGISTER  | NAME       | USAGE                                            |  |  |  |  |
|-----------|------------|--------------------------------------------------|--|--|--|--|
| \$0       | \$zero     | 常量0(constant value 0)                            |  |  |  |  |
| \$1       | \$at       | 保留给汇编器(Reserved for assembler)                   |  |  |  |  |
| \$2-\$3   | \$v0-\$v1  | 函数调用返回值(values for results and expression evalua |  |  |  |  |
| \$2-\$3   | \$VU-\$V I | tion)                                            |  |  |  |  |
| \$4-\$7   | \$a0-\$a3  | 函数调用参数(arguments)                                |  |  |  |  |
| \$8-\$15  | \$t0-\$t7  | 暂时的(或随便用的)                                       |  |  |  |  |
| \$16-\$23 | \$s0-\$s7  | 保存的(或如果用,需要SAVE/RESTORE的)(saved)                 |  |  |  |  |
| \$24-\$25 | \$t8-\$t9  | 暂时的(或随便用的)                                       |  |  |  |  |
| \$28      | \$gp       | 全局指针(Global Pointer)                             |  |  |  |  |
| \$29      | \$sp       | 堆栈指针(Stack Pointer)                              |  |  |  |  |
| \$30      | \$fp       | 帧指针(Frame Pointer)                               |  |  |  |  |
| \$31      | \$ra       | 返回地址(return address)                             |  |  |  |  |

• \$26..\$27: ?

#### A subset of core MIPS instruction set

- Arithmetic-logical instruction (R-type): add, sub, and, or
  - add \$t1, \$t2, \$t3; \$t2+\$t3->\$t1
  - slt \$s1, \$s2, \$s3 (if(\$s2<\$s3)then \$s1=1, else \$s1=0 )</p>
  - 注意: 汇编指令中源操作数和目的操作数的排列顺序与机器指令字不同!

R-type op(6 bits) rs(5 bits) rt(5 bits) rd(5 bits) shamt(5 bits) funct(6 bits)

- Memory-reference instruction (I-type): lw, sw
  - lw \$\$1,100(\$\$2); loads words, based \$\$2(rs)
  - sw \$s1,100(\$s2); stores words, based \$s2(rs)

I-type op(6 bits) rs(5 bits) rt(5 bits) addr (16 bits)

#### A conceptual view – computational instructions

 Both source operands and the destination location are in the register file.

add \$t1, \$t2, \$t3; \$t2+\$t3->\$t1

R-type op(6 bits) rs(5 bits) rt(5 bits) rd(5 bits) shamt(5 bits) funct(6 bits)



#### A conceptual view – immediate instructions

 One of the source operands is the immediate value in the IR.

addi \$s3,\$s3,4; \$s3 = \$s3 + 4

I-type op(6 bits) rs(5 bits) rt(5 bits) immediate(16 bits)



#### A subset of core MIPS instruction set(con't)

- Branch instruction (J-type): beq, jump
  - beq为相对寻址:以npc为基准,指令中的target为16位,进行32位有符号扩展后左移两位(补"00",字对准)。
  - jump为pseudodirect:指令中的target为26位,而PC为32位。将target左移2位拼装在PC的低28位上,PC高4位保持不变。

| I-type | op(6 bits) | rs(5 bits)    | rt(5 bits) | addr(16 bits) |  |  |
|--------|------------|---------------|------------|---------------|--|--|
| J-type | op(6 bits) | addr(26 bits) |            |               |  |  |

## MIPS指令数据通路Overview

- 实现不同指令的多数工作都是相同的,与指令类型无关
  - 取指:将PC送往MEM
  - 取数: 根据指令字中的地址域读寄存器
    - 对于Id/st, 只需一个寄存器: 其他指令, 需要两个寄存器
- 执行操作各个指令不同,但同类指令非常类似
  - 不同类型指令也有相同之处,如都要使用ALU
    - 访存指令使用ALU计算地址
    - 算逻指令使用ALU完成计算
    - 分支指令使用ALU进行条件比较
  - 其后,各个指令的工作就不同了
    - 访存指令对存储器进行读写
    - 算逻指令将ALU结果写回寄存器
    - 分支指令将基于比较结果修改下一条指令的地址

# MIPS指令数据通路总图



# Register





D锁存器

一位 D 触发器



带清零和预置的D触发器

一位寄存器

# RegisterFile结构



# RegFile读写操作

- 寄存器文件在一个周期中有两个读和一个写操作。
  - 在一个周期内,某个REG可以同时完成读写操作,但读出的是上一个周期写入的值
- 显然,寄存器文件不能同时进行读和写操作。两种设计方法:
  - 后写(late write): 在前半周期读数据,在后半周期写数据。
  - 先写 (early write): 与后写相反。
  - 写控制信号RegWrite



# bit cell of a register file

- 例: 2R/1W , 4R/2W
  - Register file designs are limited by routing and not by transistor density
  - Read access time of a register file grows approximately linearly with the number of ports



# 时钟周期



# 定时模式

- 单周期实现:
  - All stages of an instruction are completed within one *long* clock cycle.
  - 所需控制信号同时生成



- 多周期实现:
  - Only one stage of instruction per clock cycle
  - 按机器周期生成当前周期所需控制信号



# 单周期实现

数据通路设计 ALU控制 主控制部件

# 单周期

- 定长指令周期
  - 采用时钟边沿触发方式
    - 所有指令在时钟的一个边开始执行,在下一个边结束



## 取指



#### Decode



# R-type指令的执行

寄存器号 Read



R-type rs(5 bits) rt(5 bits) rd(5 bits) shamt(5 bits) funct(6 bits) op(6 bits)

- 寄存器堆操作
  - 读:给出寄存器编号,则寄存器的值自动送到输出端口
  - 写:需要寄存器编号和控制信号RegWrite,时钟边沿触发
  - 在一个周期内,REG可以同时完成读写操作,但读出的是上一个周期写入的值

#### 访存指令的执行

addr (16 bits)

op(6 bits) | rs(5 bits) | rt(5 bits)

I-type

rs: 基址

|rt:ld的目的,sw的源



- Iw \$t1, offset(\$t2); M(\$t2+offset) -> \$t1
- sw \$t1, offset(\$t2); \$t1 -> M(\$t2+offset)
- 需要对指令字中的16位偏移进行32位带符号扩展

#### 访存指令和算逻指令的数据通路综合



# 条件转移beq



# R-/I-/J-type操作数据通路总图



# ALU控制信号

| op(6 bits) | rs(5 bits)    | rt(5 bits) | rd(5 bits) shamt(5 bits) funct |  | funct(6 bits) |  |  |
|------------|---------------|------------|--------------------------------|--|---------------|--|--|
|            |               |            |                                |  |               |  |  |
| op(6 bits) | rs(5 bits)    | rt(5 bits) | addr/immediate(16 bits)        |  |               |  |  |
|            |               |            |                                |  |               |  |  |
| op(6 bits) | addr(26 bits) |            |                                |  |               |  |  |

Example: add \$8, \$17, \$18



# ALU控制信号

| op(6 bits)               | rs(5 bits) | rt(5 bits) | rd(5 bits) shamt(5 bits) funct(6 b |  | funct(6 bits) |  |  |
|--------------------------|------------|------------|------------------------------------|--|---------------|--|--|
| op(6 bits)               | rs(5 bits) | rt(5 bits) | addr/immediate(16 bits)            |  |               |  |  |
| op(6 bits) addr(26 bits) |            |            |                                    |  |               |  |  |

| Instruction | ALUop | Instruction         | Funct  | desired             | ALU ctrl |
|-------------|-------|---------------------|--------|---------------------|----------|
| opcode      |       | operation           | field  | ALU action          | input    |
| LW          | 00    | Load word           | xxxxx  | add                 | 010      |
| sw          | 00    | store word          | xxxxxx | add                 | 010      |
| beq         | 01    | Branch eq           | xxxxxx | subtract            | 110      |
| R-type      | 10    | Add                 | 100000 | Add                 | 010      |
| R-type      | 10    | Substract           | 100010 | Substract           | 110      |
| R-type      | 10    | And                 | 100100 | And                 | 000      |
| R-type      | 10    | Or                  | 100101 | Or                  | 001      |
| R-type      | 10    | Set on less<br>than | 101010 | Set on less<br>than | 111      |

两位ALUop和五位func组合产生ALU\_ctrl\_input(即3位ALU operation)

# ALU控制选择



• 两位ALUop和func组合产生ALU控制选择

# 控制器: 指令译码

| R-type | 0(31-26) | rs(25-21)  | rt(20-16)  | rd(15-11)      | shamt(10-6)   | funct(5-0) |
|--------|----------|------------|------------|----------------|---------------|------------|
|        |          |            |            |                |               |            |
| I-type | 35/31    | rs(25-21)  | rt(20-16)  | addr (16 bits) |               |            |
|        |          |            |            |                |               |            |
| J-type | 4        | rs(5 bits) | rt(5 bits) |                | addr(16 bits) |            |

- 指令格式分析
  - 操作码: 在31-26
  - R-type: 需要参考5-0
  - 目的地址: 需要对目的寄存器进行选择控制
    - 对R-type指令,在rd
    - 对load, 在rt

# 目的地址选择



Ilxx@ustc.edu.cn

# 控制器:控制信号生成

- 所需控制信号: 8个
  - RegDst: 选择rt或rd作为写操作的目的寄存器
    - R-type指令与 load指令二选一
  - RegWrite: 寄存器写操作控制
    - R-type指令与 load指令二选一
  - ALUSrc: ALU的第二个操作数来源
    - R-type指令(含branch指令)与 I-type指令二选一
  - ALUOp: R-type指令
  - MemRead: 存储器读控制, load指令
  - MemWrite: 存储器写控制, store指令
  - MemtoReg: 目的寄存器数据来源
    - R-type指令与load指令二选一
  - PCSrc: nPC控制
    - 顺序执行与分支二选一
- 所有信号(除PCSrc)都可以根据op域译码产生
  - PCSrc依据两个条件
    - 指令是否是beq——增加一个"branch"控制信号指示
    - ALU的Zero状态



# 主控制部件



# 控 部件真值表

|         | Signal name | R-type | lw<br>(21) | SW (25) | beq |
|---------|-------------|--------|------------|---------|-----|
|         |             |        | (31)       | (35)    |     |
| inputs  | op5 (26)    | 0      | 1          | 1       | 0   |
|         | op4         | 0      | 0          | 0       | 0   |
|         | op3         | 0      | 0          | 1       | 0   |
|         | op2         | 0      | 0          | 0       | 1   |
|         | op1         | 0      | 1          | 1       | 0   |
|         | op0 (31)    | 0      | 1          | 1       | 0   |
| outputs | RegDst      | 1      | 0          | X       | X   |
|         | ALUSrc      | 0      | 1          | 1       | 0   |
|         | MemtoReg    | 0      | 1          | X       | X   |
|         | RegWrite    | 1      | 1          | 0       | 0   |
|         | MemRead     | 0      | 1          | 0       | 0   |
|         | MemWrite    | 0      | 0          | 1       | 0   |
|         | Branch      | 0      | 0          | 0       | 1   |
|         | ALUop1      | 1      | 0          | 0       | 0   |
|         | ALUop0      | 0      | 0          | 0       | 1   |

llxx@ustc.edu.cn

# R-type指令的执行过程

- add \$t1, \$t2, \$t3; \$t2+\$t3->\$t1
- 在一个周期内完成如下动作
  - 第一步: 取指和PC+1
  - 第二步: 读两个源操作数寄存器\$t2和\$t3
  - 第三步: ALU操作
  - 第四步: 结果写回目的寄存器\$t1

```
R-type 0(31-26) rs(25-21) rt(20-16) rd(15-11) shamt(10-6) funct(5-0)
```

# R-type指令的执行路径



### lw指令的执行过程

- lw \$t1, offset(\$t2); M(\$t2+offset) -> \$t1
- 第一步: 取指和PC+1
- 第二步: 读寄存器\$t2
- 第三步: ALU操作完成\$t2与符号扩展后的16 位offset加
- 第四步: ALU的结果作为访存地址,送往数据 MEM
- 第五步: 内存中的数据送往\$t1

| I-type | 35/31 | rs(25-21) | rt(20-16) | addr (16 bits) |
|--------|-------|-----------|-----------|----------------|
|        |       | ` '       | ` '       | ` ,            |

# lw指令的执行路径



# beq指令的执行过程

- beq \$t1, \$t2, offset
- 第一步: 取指和PC+1
- 第二步: 读寄存器\$t1,\$t2
- 第三步: ALU将\$t1和\$t2相减; PC+4与被左移两位并进行符号扩展后的16位offset相加,作为分支目标地址
- 第四步: ALU的Zero确定应送往PC的值

| J-type  | 4 | rs(5 bits)  | rt(5 bits) | addr(16 bits)      |
|---------|---|-------------|------------|--------------------|
| 0 17 00 | • | .0(0 10.10) | 15(0 1010) | a didit (10 to to) |

# beq的执行路径



# jump指令的实现

J-type 2(31-26) addr(25-0)

- 无条件转移,关键在于目标地址的拼装
  - PC+4的最高4位
  - -指令字中的26位地址
  - -最低两位补00
- "拼装": 只需合并地址总线
- · 增加一个jump指令识别控制

# jump指令的实现



#### The Critical Path Dictates the Clock Period

| Element             | Delay               |       |  |
|---------------------|---------------------|-------|--|
| Register clk-to-Q   | t <sub>pcq-PC</sub> | 30 ps |  |
| Register setup      | t <sub>setup</sub>  | 20    |  |
| Multiplexer         | $t_{mux}$           | 25    |  |
| ALU                 | t <sub>ALU</sub>    | 200   |  |
| Memory Read         | $t_{mem}$           | 250   |  |
| Register file read  | $t_{RFread}$        | 150   |  |
| Register file setup | $t_{RFsetup}$       | 20    |  |



$$T_C$$
 =  $t_{pcq-PC} + t_{mem-I} + t_{RFread} + t_{ALU} + t_{mem-D} + t_{mux} + t_{RFsetup}$   
=  $(30 + 250 + 150 + 200 + 250 + 25 + 20)$  ps  
= 925 ps  
= 1.08 GHz

### 定长or不定长单周期?

- 设程序中load有24%,store有12%,R-type有44%,beq有18%,jump有2%。试比较时钟定长单周期实现和不定长单周期实现的性能。
  - -程序执行时间=指令数×CPI×时钟宽度
  - 定长单周期的时钟为8ns
  - 不定长单周期的时钟可以是2ns~8ns。其平均指令执行时间=8×24%+7×12%+6×44%+5×18%+2×2%=6.3ns
  - 因此,变长实现较定长实现快8/6.3=1.27倍

#### Clocking: single-cycle vs. multicycle

Single-cycle Implementation



Multicycle Implementation



• Multicycle Implementation:

less waste = higher performance

## 多周期实现

- 根据指令执行所使用的功能部件,将执行过程划分成多个阶段,每个阶段一个周期
  - 在一个周期内的各个部件并行工作
  - 功能部件可以在不同的阶段(周期)复用
    - 有利于降低硬件实现复杂度
- 时钟周期确定
  - 每个周期的工作尽量平衡
  - 假设一个周期内可以完成
    - 一次MEM访问,or
    - 一次寄存器访问(2 reads or one write), or
    - 一次ALU操作



### 指令执行的阶段划分

**Fetch** 

2. Decode/

Read

Register

3. Execute 4. Memory

- 共5个阶段
  - 取指
  - 译码阶段、计算beq目标地址
  - R-type指令执行、访存地址计算,分支完成阶段
  - lw读,store和R-type指令完成阶段
  - lw完成阶段
- 注意
  - 定长机器周期: 每个指令周期含5个机器周期
    - 等于时钟节拍
  - 不定长指令周期: 分别为3、4、5个机器周期
- 控制器根据机器周期标识发出控制信号

5. Reg.

Write

#### Overview



## 多周期数据通路



## 多周期控制信号





### PC的写控制

- 在一个指令周期内,PC不能变,因此需要 写控制信号
- 3种情况
  - ALU: PC+4的输出直接存入PC
  - ALUOut: beq指令的目标地址
  - jump指令
- 需要两个写控制
  - 无条件写PCWrite: PC+4, jump
  - 有条件写PCWriteCond: beq

## 主控制部件



#### 取指阶段

- 取指
  - 根据PC从MEM中取指,IR=MEM[PC]
  - 计算NPC, PC=PC+4
  - 控制信号: MemRead, IRWrite, IorD, ALUSrcA, ALUSrcB, ALUOp, PCWrite



### 译码阶段

- 指令译码和读寄存器
  - 将rs和rt送往A和B: A=Reg[IR[25-21]], B=Reg[IR[20-16]]
- 计算beq目标地址
  - ALUOut=PC+(sign-extend(IR[15-0] <<2)</p>
    - 由于此时尚不知是何指令,所以读寄存器和计算分支地址可能无效,但亦无害,可以节省后面的操作
- 控制信号: ALUSrcA, ALUSrcB, ALUOp



#### R-type执行、访存地址计算、 分支完成阶段

- 依赖于指令类型
  - R-type指令
    - ALUOut= A op B
  - 访存指令: 计算访存地址
    - ALUOut=A+(sign-extend(IR[15-0])
  - beq指令
    - if (A == B) PC=ALUOut; 路径?
  - jump指令
    - PC = PC[31-28] || (IR[25-0] << 2)
- 需要的控制信号



#### R-type和sw完成、Iw读阶段;Iw写阶段

- 第四阶段
  - R-type完成: 结果写回
    - Reg[IR[15-11]] = ALUOut
  - -sw完成:写入MEM
    - MEM[ALUOut] = B
  - lw读:
    - MDR = MEM[ALUOut]
- 第五阶段
  - Iw写回: Reg[IR[15-11]] = MDR
- 所需的控制信号



# Multicycle RTL

| Step | R-Type                                                                        | lw/sw                              | beq/bne                          | j                                    |  |  |  |  |
|------|-------------------------------------------------------------------------------|------------------------------------|----------------------------------|--------------------------------------|--|--|--|--|
| IF   | IR = Mem[PC]<br>PC = PC + 4                                                   |                                    |                                  |                                      |  |  |  |  |
| ID   | A = Reg[IR[25-21]]<br>B = Reg[IR[20-16]]<br>ALUOut = PC + (SE(IR[15-0]) << 2) |                                    |                                  |                                      |  |  |  |  |
| EX   | ALUOut = A op B                                                               | ALUOut =<br>A +SE(IR[15-0])        | If (A==B)<br>then<br>PC = ALUOut | PC = PC[31-28]<br>  <br>(IR[25-0]<<2 |  |  |  |  |
| MEM  | Reg[IR[15-11]] =<br>ALUOut                                                    | MDR=Mem[ALUOut]<br>Mem[ALUOut] = B |                                  |                                      |  |  |  |  |
| WB   |                                                                               | Reg[IR[20-16]] = MDR               | R.                               |                                      |  |  |  |  |

## 控制部件实现



### FSM控制部件实现

- Moore型(Edward Moore),Mealy型(George Mealy)
  - Moore型速度快(输出与输入无关,可以在周期一开始就提供控制信号)。一步延迟。输出与时钟完全同步。
  - Mealy型电路较小。输出与时钟不完全同步(多值,一个tick内随输入而变)。
  - 两种状态机可以相互转换。
- EDA工具可以根据FSM自动综合生成控制器



#### 多周期控制的

#### MooreFSM,

每个状态需要一个

周期。



Instruction fetch

Instruction decode/

register fetch



#### View from 30,000 Feet



What is the role of the Add units?

Explain the inputs to the data memory unit

- Explain the inputs to the ALU
- Explain the inputs to the register unit

Source: H&P textbook

### 小结

- 单周期与多周期
  - 单周期: 在一个周期内完成指令的所有操作
    - 周期宽度如何确定?
  - 多周期: 一个周期完成指令的一步
    - 与单周期的区别: 功能部件复用, 中间结果保存
    - 何时刷新PC: 指令周期中PC保持不变如何实现?
- 作业:
  - 1.4.1, 4.9
  - 2. 分析MIPS三种类型指令的多周期设计方案中每个周期所用到的功能部件。

