

# Etude et implémentation de mécanismes de protection d'exécution de multiples applications embarquées

Abderrahmane Sensaoui









# Systèmes Légers











- Très connectés :
  - Grande surface d'attaque.
- Traitent des données sensibles :
  - Clés cryptographique.
  - Données privées.
- Embarqués dans des systèmes critiques :
  - Dégâts sur un environnement.



# Systèmes Légers











#### Contraintes:

- Faibles ressources mémoire (ex. environ 1MB de flash et 192KB de RAM).
- Temps critique et déterministe.
- Mémoire physique.

#### • Multiples applications :

Différentes applications sont exécutées sur le même système.



#### Défis de Sécurité





# **Objectifs**

#### Etude de l'existant

Mener une étude profonde pour évaluer l'existant et identifier les limitations.

#### Une solution matérielle/logicielle

Proposer une solution co-design matérielle/logicielle.

#### Rentabilité

Trouver un compromis entre le coût, les performances et le niveau de protection garanti.



# **Agenda**

- I. Prérequis
- II. Evaluation des solutions existantes
- III. Toubkal : Architecture hybride d'isolation et d'attestation
- IV. Perspectives et Conclusion



## La Hiérarchie de la Mémoire





## La Hiérarchie de la Mémoire



Accès directs aux mémoires physiques



#### Modes d'exécution



Quatre modes d'exécution



### Modes d'exécution



Quatre modes d'exécution



#### Modes d'exécution



- Quatre modes d'exécution
- Seulement deux modes pour les systèmes légers



"An entity can be trusted if it always behaves in the expected manner for the intended purpose" – *TCG 2004* 





 Trusted Computing Base (TCB)
 Un ensemble de composants matériels et logiciels responsables du renforcement de la sécurité du système.





 Trusted Computing Base (TCB)
 Un ensemble de composants matériels et logiciels responsables du renforcement de la sécurité du système.





- Trusted Computing Base
- Propose des mécanismes de protection





- Trusted Computing Base
- Propose des mécanismes de protection
  - Attestation





- Trusted Computing Base
- Propose des mécanismes de protection
  - Attestation
  - Confidentialité du Code





- Trusted Computing Base
- Propose des mécanismes de protection
  - Attestation
  - Confidentialité du Code
  - Isolation





Non-autorisé



Autorisé



















#### Le modèle de la MPU utilisé dans nos systèmes



Exemple: Armv7 Memory Protection Unit (MPU), Armv8 MPU, Rocket Chip Physical Memory Protection (PMP)





- P1 exécute son code.





- P1 exécute son code.
- Un appel pour une commutation de contexte se déclenche.





- P1 exécute son code.
- Un appel pour une commutation de contexte se déclenche.
- Reconfiguration de la MPU.





- P1 exécute son code.
- Un appel pour une commutation de contexte se déclenche.
- Reconfiguration de la MPU en mode machine.





- P1 exécute son code.
- Un appel pour une commutation de contexte se déclenche.
- Reconfiguration de la MPU en mode machine.
- P2 Commence l'exécution de son code.



- La reconfiguration de la MPU
  - Commutation d'un processus à un autre.
  - Déclenchement d'une interruption.



P2 en cours d'exécution



#### La reconfiguration de la MPU

- Commutation d'un processus à un autre.
- Déclenchement d'une interruption.
- Appel d'un point d'entrée vers une autre application.

#### Communication inter-process

- Mémoires partagées.
- Passerelles sécurisées.



# Modèle d'Attaque

• L'attaquant peut contrôler tous les composants logiciels en dehors du TCB.





# Modèle d'Attaque

• L'attaquant peut contrôler tous les composants logiciels en dehors du TCB.

 L'attaquant peut contrôler un périphérique comme le DMA (Direct Memory Access)





# **Agenda**

- I. Prérequis
- II. Evaluation des solutions existantes
- III. Toubkal: Architecture hybride d'isolation et d'attestation
- IV. Perspectives et Conclusion



## **Architectures**

 Etude de 15 architectures d'isolation et d'attestation.

|             | Isolation    | Inter-Process Communication | Root of Trust | Dynamic loading | Exception Handling | Application reboot | Attestation | Code confidentiality | IO Peripherals protection | Lightweight | Memory Protection Module | Hardware-Only TCB | Software adaptation | Open Source | Academic     | Deployed | ISA           |
|-------------|--------------|-----------------------------|---------------|-----------------|--------------------|--------------------|-------------|----------------------|---------------------------|-------------|--------------------------|-------------------|---------------------|-------------|--------------|----------|---------------|
| Mondrix     | X            | Х                           | О             | О               | х                  | О                  | О           | О                    | О                         | О           | Mondrian                 | О                 | х                   | О           | х            | О        | Multiple      |
| SMART       | O            | O                           | х             | O               | O                  | O                  | Х           | О                    | O                         | X           | -                        | O                 | Х                   | O           | $\mathbf{x}$ | О        | AVR/MSP430    |
| Sancus      | X            | Х                           | х             | х               | О                  | ?                  | Х           | О                    | O                         | X           | -                        | X                 | х                   | X           | X            | О        | MSP430        |
| SGX         | X            | Х                           | х             | Х               | Х                  | Х                  | Х           | X                    | xo                        | О           | MMU                      | О                 | Х                   | О           | О            | х        | x86_64        |
| TyTan       | $\mathbf{x}$ | х                           | х             | х               | х                  | О                  | Х           | О                    | O                         | X           | EA-MPU                   | О                 | х                   | O           | х            | О        | Siskiyou Peak |
| TrustLite   | X            | Х                           | О             | О               | Х                  | О                  | Х           | О                    | О                         | X           | EA-MPU                   | О                 | Х                   | О           | х            | О        | Siskiyou Peak |
| uVisor      | X            | Х                           | О             | О               | Х                  | О                  | О           | О                    | О                         | X           | MPU                      | О                 | Х                   | X           | О            | X        | Arm           |
| TockOS      | X            | О                           | О             | Х               | Х                  | XO                 | О           | О                    | XO                        | X           | MPU                      | О                 | Х                   | X           | х            | х        | Arm           |
| Sanctum     | X            | Х                           | Х             | Х               | Х                  | Х                  | Х           | О                    | xo                        | 0           | MMU                      | 0                 | Х                   | Х           | Х            | О        | RISC-V        |
| TrustZone-M | X            | 0                           | х             | Х               | О                  | О                  | Х           | О                    | X                         | X           | -                        | О                 | Х                   | XO          | О            | х        | Arm           |
| Sopris      | X            | 0                           | х             | О               | О                  | ?                  | Х           | О                    | О                         | X           | MMU                      | О                 | Х                   | О           | О            | О        | Arm           |
| EPOXY       | X            | О                           | О             | О               | О                  | О                  | О           | О                    | О                         | X           | MPU                      | О                 | О                   | X           | х            | О        | Arm           |
| ACES        | X            | О                           | О             | О               | О                  | О                  | О           | О                    | О                         | X           | MPU                      | О                 | О                   | X           | Х            | О        | Arm           |
| MultiZone   | X            | Х                           | х             | О               | ?                  | Х                  | XO          | О                    | X                         | X           | PMP                      | О                 | О                   | 0           | О            | х        | RISC-V        |
| VRASED      | О            | О                           | Х             | 0               | O<br>Voc           | О                  | Х           | О                    | хо                        | Х           | -<br>?• NA _• N          | О                 | х                   | 0<br>vent   | Х            | О        | AVR/MSP430    |

x: Yes, o: No, xo: Partial, ?: NA, -: Non-relevant



#### **Architectures**

- Etude de 15 architectures d'isolation et d'attestation.
- Etude plus étendue des architectures avec une MPU.

|             | Isolation | Inter-Process Communication | Root of Trust | Dynamic loading | Exception Handling | Application reboot | Attestation | Code confidentiality | IO Peripherals protection | Lightweight | Memory Protection Module | Hardware-Only TCB | Software adaptation | Open Source | Academic | Deployed | ISA           |
|-------------|-----------|-----------------------------|---------------|-----------------|--------------------|--------------------|-------------|----------------------|---------------------------|-------------|--------------------------|-------------------|---------------------|-------------|----------|----------|---------------|
| Mondrix     | X         | $\mathbf{x}$                | О             | О               | X                  | О                  | О           | О                    | O                         | О           | Mondrian                 | О                 | x                   | O           | х        | О        | Multiple      |
| SMART       | О         | О                           | х             | О               | О                  | О                  | Х           | О                    | О                         | Х           | -                        | О                 | х                   | О           | х        | О        | AVR/MSP430    |
| Sancus      | X         | х                           | х             | х               | О                  | ?                  | Х           | О                    | О                         | X           | -                        | X                 | X                   | X           | х        | О        | MSP430        |
| SGX         | х         | х                           | х             | х               | х                  | х                  | Х           | x                    | xo                        | О           | MMU                      | О                 | х                   | О           | О        | х        | x86_64        |
| TyTan       | X         | Х                           | х             | х               | Х                  | О                  | Х           | О                    | О                         | X           | EA-MPU                   | О                 | X                   | О           | х        | О        | Siskiyou Peak |
| Tracol      | Х         | Х                           | О             | О               | Х                  | О                  | Х           | О                    | О                         | Х           | EV MBA                   | О                 | х                   | О           | х        | О        | Siskiyou Peak |
| uVisor      | X         | X                           | О             | О               | Х                  | О                  | О           | О                    | О                         | Х           | MPU                      | 0                 | X                   | X           | О        | X        | Arm           |
| TockOS      | X         | О                           | О             | Х               | Х                  | XO                 | О           | О                    | XO                        | х           | MPU                      | 0                 | X                   | X           | х        | Х        | Arm           |
| Sanctum     | Х         | Х                           | х             | Х               | Х                  | Х                  | Х           | О                    | XO                        | О           | MMU                      | О                 | Х                   | X           | х        | О        | RISC-V        |
| TrustZone-M | X         | О                           | х             | Х               | О                  | О                  | Х           | О                    | X                         | X           | -                        | О                 | X                   | XO          | О        | Х        | Arm           |
| Soprie      | Х         | О                           | х             | О               | О                  | ?                  | Х           | О                    | О                         | Х           | MMII                     | 0                 | Х                   | О           | О        | О        | Arm           |
| EPOXY       | k         | 0                           | О             | О               | О                  | О                  | О           | О                    | О                         | Х           | MPU                      | 0                 | 0                   | X           | Х        | О        | Arm           |
| ACES        | х         | О                           | О             | О               | О                  | О                  | О           | О                    | О                         | Х           | MPU                      | 0                 | О                   | X           | Х        | О        | Arm           |
| MuitiZone   | Х         | Х                           | х             | О               | ?                  | Х                  | XO          | О                    | X                         | Х           | PMP                      | О                 | О                   | O           | О        | х        | RISC-V        |
| VRASED      | О         | О                           | х             | О               | О                  | О                  | Х           | О                    | xo                        | X           | -                        | О                 | Х                   | О           | х        | О        | AVR/MSP430    |

x: Yes, o: No, xo: Partial, ?: NA, -: Non-relevant



# Critères de Comparaison

### Equipements de protection

- Communication entre processus
- Protection DMA
- Existence d'un "Root-of-Trust"
- Sûreté de la mémoire

### Evaluation du temps d'exécution

- Création d'un Processus
- Configuration de la MPU
- Changement de contexte
- Gestion des interruptions



# **Etude Expérimentale**

#### Cible:

STM32F429I Discovery Cortex-M4, Armv7 MPU 48MHz, 2MB FLASH, 192KB RAM

### Etapes de l'évaluation

- Portage des différentes architectures.
- Implémentation des différents tests.
- Exécution des différents tests.



# Equipements de protection

|        | Gestion<br>d'interruption | Root-of-<br>Trust | Protection<br>DMA | Sûreté<br>mémoire | Communication inter-process |
|--------|---------------------------|-------------------|-------------------|-------------------|-----------------------------|
| uVisor |                           | *                 | ×                 | ×                 |                             |
| TockOS |                           | ×                 | <b>⋞</b> 🗙        | <b>⋞</b> 💢        |                             |
| ACES   | <b>⋞</b> Х                | ×                 | ×                 | ×                 | ×                           |

- Aucune des solutions propose un Root-of-Trust.
- Protection DMA négligée.
- TockOS utilise le langage Rust mais juste pour certaines parties du TCB.



## Equipements de protection

|        | Gestion d'interruption | Root-of-<br>Trust | Protection DMA | Sûreté<br>mémoire | Communication inter-process |
|--------|------------------------|-------------------|----------------|-------------------|-----------------------------|
| uVisor |                        | ×                 | ×              | ×                 | <b>♂</b>                    |
| TockOS |                        | ×                 | <b>₹</b>       | <b>⋞</b> 🗙        |                             |
| ACES   | <b>₹</b>               | ×                 | <b>×</b> /     | <b>×</b>          | ×                           |
|        |                        |                   |                |                   |                             |

- Aucune des solutions propose un Root-of-Trust.
- Protection DMA négligée.
- TockOS utilise le langage Rust mais juste pour certaines parties du TCB.



## **Performance**

|        | Creation d'un process | Changement de contexte | Accès à un register de ctrl | Gestion<br>d'interruption |
|--------|-----------------------|------------------------|-----------------------------|---------------------------|
| uVisor | 5,500                 | 2,040 –<br>6,100       | 6                           | 290 – 4,740               |
| TockOS | 2,290                 | 810                    | 340                         | 3,160                     |
| ACES   | -                     | 675                    | 6                           |                           |

- ACES est une architecture destinée aux applications bare-metal.
- La reconfiguration de la MPU prend plus de temps sur uVisor.
- TockOS offre des points d'entrée vers le monde privilégié pour accéder aux périphériques.



- Seulement deux modes d'exécution
  - Utilisateur et machine





- Seulement deux modes d'exécution
  - Utilisateur et machine
  - L'OS et le TCB partagent le même privilège.





#### Seulement deux modes d'exécution

- Utilisateur et machine
- L'OS et le TCB partagent le même privilège.
- L'OS augmente la surface d'attaque.





#### Seulement deux modes d'exécution

- Utilisateur et machine
- L'OS et le TCB partagent le même privilège.
- L'OS augmente la surface d'attaque.
- Exemple:





#### Seulement deux modes d'exécution

- Utilisateur et machine
- L'OS et le TCB partagent le même privilège.
- L'OS augmente la surface d'attaque.
- Exemple: mbedOS fait confiance au R12 R12 est accessible depuis le mode utilisateur





#### Seulement deux modes d'exécution

- Utilisateur et machine
- L'OS et le TCB partagent le même privilège.
- L'OS augmente la surface d'attaque.
- Exemple: mbedOS fait confiance au R12 R12 est accessible depuis le mode utilisateur Le handler de l'OS :

•••

BLX R12

•••





#### Seulement deux modes d'exécutions

- Utilisateur et machine
- L'OS et le TCB partagent le même privilège.
- L'OS augmente la surface d'attaque.
- Exemple:
   mbedOS fait confiance au R12
   R12 est accessible depuis le
   mode utilisateur
   Le handler de l'OS :

... BLX R12

•••

L'attaquant:

LDR R12, exploit SVC 0

. . .

=> 'exploit' est éxecuté en mode machine





- Seulement deux modes d'exécution
- Les autres périphériques avec un accès direct à la mémoire ne sont pas contrôlés par la MPU





- Seulement deux modes d'exécution
- Les autres périphériques avec un accès direct à la mémoire ne sont pas contrôlés par la MPU





- Seulement deux modes d'exécution
- Les autres périphériques avec un accès direct à la mémoire ne sont pas contrôlés par la MPU





- Seulement deux modes d'exécution
- Les autres périphériques avec un accès direct à la mémoire ne sont pas contrôlés par la MPU





- Seulement deux modes d'exécution
- Les autres périphériques avec un accès direct à la mémoire ne sont pas contrôlés par la MPU
- Manque d'un Root-of-Trust





## **Bilan**

- Etude de 15 architectures d'isolation et d'attestation
- Etude expérimentale des architectures avec une MPU
  - Portage des architectures
  - Evaluation de l'apport en protection et des performances.
- Identification des limitations des ces architectures
  - 2 modes d'exécution.
  - Aucun contrôle des accès mémoire pour les périphériques.
  - Manque d'un Root-of-Trust.
- Publication dans une revue:

A.Sensaoui, O.Aktouf, D.Hély, S.Di Vito. **An In-depth Study of MPU-based Isolation Architecture**, Journal of Hardware and Systems Security, 2019



# **Agenda**

- I. Prérequis
- II. Evaluation des solutions existantes
- III. Toubkal: Architecture hybride d'isolation et d'attestation
- IV. Perspectives et Conclusion



# Modèle de Programmation

#### Le modèle actuel





# Modèle de Programmation

#### Le modèle actuel

### Utilisateur App App Code Code **Data Data** OS Machine

**TCB** 

### Le modèle proposé





## Contrôle des Accès Mémoires

 Pouvoir contrôler les accès mémoire des différents périphériques.





## **Root-of-Trust**

Avoir un ensemble matériel/logiciel comme base de confiance.





## Toubkal: Vue d'Ensemble



- Co-design matériel/logiciel.
- Composé de deux modules matériel: Execution Aware Protection (EAP), Master Memory Protection (MMP)
- .. Et un TCB logiciel

- Zone TCB
- -- Zone OS
- – D-Zones



## Toubkal: Vue d'Ensemble

 Un premier module matériel EAP, qui permet de contrôler l'exécution au sein du Cœur.

 Un deuxième module matériel MMP qui permet de contrôler tous les accès mémoires (en provenance de tous les périphériques).











 Le module "States Transition": machine à états qui contrôle toutes les valeurs du compteur ordinal.









Empêcher un saut non-autorisé d'une zone à une autre





 Le module "States Transition": machine à états qui contrôle toutes les valeurs du compteur ordinal.

 Le module "Mem. Control" : Contrôle les accès mémoire en fonction de l'état du cœur.





Empêcher un accès non-autorisé aux donnée



# **Délégation MPU**

#### L'EAP peut déléguer le contrôle d'accès mémoire à la MPU





#### L'EAP peut déléguer le contrôle d'accès mémoire à la MPU

Exemple: la séparation entre les tâches de l'OS est gérée par la MPU





En utilisant l'EAP avec la MPU, la mémoire est divisée en quatre niveaux :

niveau 0 contient la zone TCB. niveau 1 contient les D-Zones. niveau 2 contient la zone OS. niveau 3 contient les tâches OS

| From/To | level 0 | level 1 | level 2 | level 3 |
|---------|---------|---------|---------|---------|
| level 0 | rwx     | rw      | rw      | rw      |
| level 1 | -       | rwx     | -       | -       |
| level 2 | -       | -       | rwx     | rw      |
| level 3 | -       | -       | -       | rwx     |



# **Master Memory Protection**

 Contrôler les accès mémoire des différents périphériques.

 Elle se configure de la même façon que la MPU.

Contrairement à la MPU :

 Elle prend en compte l'identifiant du périphérique qui fait l'accès à la mémoire.

 On configure les régions de mémoire interdites aux périphériques.





## **Master Memory Protection**

Composé de :





## **Master Memory Protection**



### Composé de:

 MLB (Master Look-aside Buffer): contient la configuration des permissions des regions mémoire.



# **Master Memory Protection**



### Composé de :

- MLB (Master Look-aside Buffer): contient la configuration des permissions des régions mémoire.
- Lookup&Match: Vérifie les accès mémoire.



 Cible FPGA : Nexys4 DDR.

#### Configuration:

Basé sur un Rocket Chip 32-bit mono-coeur. 64KB de RAM-like, une fréquence d'horloge de 36MHz. Une EAP avec une seule D-zone et une MMP avec 4 configurations. Ces deux modules ont été conçus en CHISEL3/Scala

#### Coût matériel de Toubkal :

|                       | Look-up Tables | Flip-Flops |
|-----------------------|----------------|------------|
| Configuration de base | 23,100         | 8,100      |
| Coût de Toubkal       | 1,200 (5.1%)   | 800 (10%)  |



# TCB Logiciel

- Il offre des mécanismes pour renforcer la sécurité du système.
- Composé de deux parties : le root qui est non-modifiable (root-of-trust) et le monitor .
- La responsabilité du root est la configuration de l'EAP et la verification de l'authenticité du monitor avant son exécution.





## La vérification d'authenticité



- Être capable de vérifier l'authenticité de toute section mémoire.
- La fonction « Verify » récupère le début et la fin de la section, une clé symétrique, et le cash qui a été pré-calculé.
- Cette fonction calcule le hash en utilisant la clé et un algorithme HMAC, et ensuite compare le hash résultant avec celui fourni.



# Démarrage du système



#### Vérification du monitor.

Le root est non-modifiable et il est responsable.

#### Génération des clés symétriques.

Après vérification du hash du monitor, ce dernier est utilisé pour générer deux clés symmétriques.

Configuration de l'Execution Aware Protection.

Configuration du Master Memory Protection.

#### Vérification des autres applications

Les autres applications sont vérifiées avec les clés générées.



Cible FPGA :

Nexys4 DDR.

#### Configuration :

Basé sur un RISC-V, 32-bit mono-coeur. 64KB de RAM-like, fréquence d'horloge de 36MHz.

#### Coût logiciel de Toubkal :

Environ 5kB en ROM

#### Coût démarrage :

Hypothèse : un monitor de 8kB

**Environ 80ms** 



Cible FPGA :

Nexys4 DDR.

Configuration :

Basé sur un RISC-V, 32-bit mono-coeur. 64KB de RAM-like, fréquence d'horloge de 36MHz.

Coût logiciel de Toubkal :

Environ 5kB en ROM



Coût démarrage :

Hypothèse: un monitor de 8kB

**Environ 80ms** 





• Que se passe-t-il si uVisor est utilize comme monitor avec mbedOS?

mbedOS fait confiance au R12 R12 est accessible depuis le mode utilisateur Le handler de l'OS:

•••

BLX R12

• • •

#### L'attaquant :

LDR R12, exploit SVC 0

. . .





• Que se passe-t-il si uVisor est utilise comme monitor avec mbedOS?

mbedOS fait confiance au R12 R12 est accessible depuis le mode utilisateur Le handler de l'OS:

•••

BLX R12

•••

#### L'attaquant :

LDR R12, exploit SVC 0

. . .

=> "exploit" exécuté en mode machine, mais, il reste coincer dans l'OS zone.





Comment être sûr que Toubkal nous garantie le niveau de sécurité souhaité?

La vérification de modèle peut promettre des garanties sur le niveau de sécurité.



#### Vérification de modèle:

- Vérification du logiciel
  - Utilisation d'une librairie vérifiée formellement : Hacl\*.
  - Elle couvre la majorité du root.
- Vérification du matériel.
  - On se concentre sur la vérification de l'EAP.



### La vérification de l'EAP consiste en 3 étapes :

- Modéliser l'EAP en machine à états.
- Spécifier les propriétés de sécurité que l'EAP doit garantir.
- Vérifier que le modèle respecte ces propriétés.



### Notre approche:

- Définir les propriétés de sécurité et les traduire en spécification LTL (Logique Temporelle Linéaire). => ~18 spécifications LTL.
- Utilisation de l'outils NuSMV pour vérifier si notre modèle satisfait ces spécification.



## Logique Temporelle Linéaire (LTL)

Future "F": Fp est vrai, si p est vrai dans un future état.

**Global "G"**: Gp est vrai, si p est toujours vrai.

**neXt "X"**: Xp est vrai, si p est vrai à l'état suivant.











# **Exemple : Vérification des spécifications**

 Le monitor fait partie du TCB et peut proposer différents services (ex. configuration de la MPU).





# **Exemple : Vérification des spécifications**

- Le monitor fait partie du TCB et peut proposer différents services (ex. configuration de la MPU).
- Le monitor ne doit pas être appelé directement en dehors du TCB.





# **Exemple : Vérification des spécifications**

 Le monitor fait partie du TCB et peut proposer différents services (ex. configuration de la MPU).

 Le monitor ne doit pas être appelé directement en dehors du TCB.

 Traduction des propriétés de sécurité en spécification LTL.

LTLSPEC G(oldState=sMonitorIn)&(PC $\notin$ (RC $\cup$ MC)) -> X(newState=sKill) (dVLTLSPEC G(oldState=sMonitorIn)&(PC $\notin$ MEC) -> X(newState=sKill) (e)





## **Bilan**

#### Conception et implémentation de deux modules matériels :

- L'EAP pour créer une forte séparation entre le TCB et le reste.
- La MMP pour contrôler les accès mémoire des différents périphériques.

#### Développement d'un root-of-trust :

 La partie root du TCB logiciel permet de configurer l'EAP et de vérifier l'authenticité du monitor avec un algorithme HMAC.

#### Vérification formelle des propriétés de sécurité :

- Présentation d'une vérification formelle des propriétés de sécurité qui nous garantissent un bon niveau de sécurité.



## **Bilan**

Articles (Conférences et Workshops internationaux, et communications) :

(Conférence) A.Sensaoui, D.Hély, O.Aktouf. **Toubkal: A Flexible and Efficient Hardware Isolation Module for Secure Lightweight Devices.** In 15th European Dependable Computing Conference, Naples, 2019

(Workshop) A.Sensaoui, D.Hély, O.Aktouf. Hardware-Based Isolation and Attestation Architecture for a RISC-V Core. In SiFive Technical Symposium, Grenoble, 2019

(Workshop) A.Sensaoui, O.Aktouf, D.Hély. **SHCoT: Secure (and Verified) Hybrid Chain of Trust to protect from malicious software in lightweight devices.** In The 1st Annual International Workshop on Software Hardware Interaction Faults, co-located with ISSRE, Berlin, 2019

(Communication) A.Sensaoui, D.Hély, O.Aktouf. **Hardware-Based Isolation and Attestation Architecture for a RISC-V Core.** In CySep and EuroS&P, Stockholm, 2019 And In 15th European Dependable Computing Conference, Naples, 2019

Un article de revue est en cours de soumission au journale "IEEE Transactions on Computers"



## **Agenda**

- I. Prérequis
- II. Evaluation des solutions existantes
- III. Toubkal : Architecture hybride d'isolation et d'attestation
- IV. Perspectives et Conclusion



## **Perspectives**

- Gestion sécurisée des interruptions :
  - Introduction des interruptions à Toubkal et contrôler leurs points d'entrée.

- Prendre en considération d'autres chemins d'attaques :
  - Que faut il prendre en considération pour contourner les attaques matérielles?
- Vérification hybride :
  - Être capable de vérifier l'intéraction logicielle matérielle
- Développements d'outils qui vont permettre aux développeurs d'automatiser l'intégration de Toubkal.



## **Bilan**

### 2 contributions majeures :

- Une étude expérimentale de l'existant.
- Implémentation de deux briques matérielles en Chisel3/scala et développement d'une partie logicielle en C/Assembleur.
  - Utilisation d'outils de vérification formelle pour vérifier les propriétés de sécurité de Toubkal.

#### Publications:

- Un article de revue publié, et un autre en cours de soumission.
- Une conférence et deux workshops internationaux.
- Deux communications dans des journées scientifiques.



Merci

Q&R







## **Arm TrustZone for Armv8-M**





# **Memory Protection Units**



Examples: Sancus, Intel Execution Aware-MPU (EA-MPU)



## Protection de la Mémoire

|                |    |              |                       | Read    |
|----------------|----|--------------|-----------------------|---------|
| Memory Address | P1 | Memory Range | Permission Attribute  |         |
|                | P1 | Memory Range | Permission Attribute  | Write   |
|                | P2 | Memory Range | Permission Attribute  | Wille   |
|                | P2 | Memory Range | Permission Attribute  | Execute |
|                |    | M            | emory Protection Unit |         |

Examples: Mondrian



























# Proving the correctness of these security properties

| Notation               | Description                              |  |
|------------------------|------------------------------------------|--|
| PC                     | Program Counter                          |  |
| $\mathbf{RC}$          | Root Code                                |  |
| $\mathbf{REC}$         | Root Entry Code                          |  |
| MC                     | Monitor Code                             |  |
| $\mathbf{MEC}$         | Monitor Entry Code                       |  |
| $\mathbf{DZC}$         | D-zones Code                             |  |
| $\mathbf{DZE}$         | D-zones Entry Code                       |  |
| $\mathbf{SMM}$         | Security Monitor Data Memory             |  |
| $\mathbf{DZM}$         | D-zones Data Memory                      |  |
| $\mathbf{K}\mathbf{M}$ | Memory area for key storage              |  |
| $\mathbf{sRomEnt}$     | State when PC is in the Root code entry  |  |
|                        | point                                    |  |
| $\mathbf{sRomIn}$      | State when PC is legitimately inside the |  |
|                        | root                                     |  |
| ${f sMonitorEnt}$      | State when PC is in the monitor entry    |  |
|                        | points                                   |  |
| ${f sMonitor In}$      | State when PC is legitimately inside the |  |
|                        | monitor                                  |  |
| ${f sDzoneEnt}$        | State when PC is in the D-zones entry    |  |
|                        | points                                   |  |
| ${f sDzoneIn}$         | State when PC is legitimately inside the |  |
|                        | D-zones                                  |  |
| sNone                  | State when PC is in the rest of code     |  |
| ${ m sKill}$           | State when there is a non-authorized     |  |
|                        | access                                   |  |
| oldState               | The state just before we check the new   |  |
|                        | PC                                       |  |
| ${f newState}$         | The state after checking the transition  |  |
|                        | and memory access                        |  |
| Daddr                  | Data address for memory access           |  |
|                        |                                          |  |



# Proving the correctness of these security properties

#### Goal.

Prove that the hard-coded key is only accessible from the root.

- Linear Temporal Logic (LTL).
  - **Future** "F": F p is true if p is true at a future state.
  - Global "G": G p is true if p is always true.
  - neXt "X": X p is true if p is true at the next state.
  - Until "U": p U q is true if q is true and p was true at all the state before.



Translate into LTL SPEC.

```
LTLSPEC G ((newState!=sRomIn)&(Daddr∈MK) -> X reset=true) (f)
```