### RF SWITCH

- Carducci, Nahuel
- Cinetto, Cristian
- Demski, Andrés
- Kukulanski, Ariel
- Paunovic, Iván

# Índice

- Descripción del proyecto.
- Diodos PIN.
- Esquema ideal.
- Bias Tee.
- Esquema final.
- Desarrollo del PCB.
- Sets de medición.
- Mediciones y Simulaciones.
- Conclusiones

### Switch SPDT



# Switch SPDT - Especificaciones

- Funcional hasta 3 GHz
- Ancho de banda de al menos 1 década
- Carga fantasma de 50 ohm en puerto desconectado

# Esquema ideal



### Características del Diodo PIN







# Capacitor de Desacople de CC

• Implementación: Filtro T



## Desacople de AC - Choque

Implementación



### Circuito Final - Schematic



#### Consideraciones



x = length of trace (cm)

w = width of trace (cm)

h = height of trace (cm)

t = thickness of trace (cm)

**e**<sub>r</sub> = PCB Permeability

$$L(nH) \approx 2x \ln\left(\frac{5.98 h}{0.8 w + t}\right)$$

$$C(pF) \approx \frac{0.264x \left(\varepsilon_r + 1.41\right)}{ln\left(\frac{5.98 h}{0.8 w + t}\right)}$$

$$Z_{\theta}(\Omega) = 31.6 \sqrt{\frac{L(nH)}{C(pF)}}$$
  $T_{p}(ps/cm) = 31.6 \sqrt{L(nH)C(pF)}$ 



### Circuito Final



## Placa realizada



### Placa de Polarización



## Medición con AE: Tracking Generator



# Medición con AE: Setup Preliminar



# Medición con AE: Setup Final



# Medición con VNA: Setup



### Medición con AE: Normalizacion



### Parámetros S





### S33 - ambos casos





#### S21 - Ambos casos





# Resultados y Conclusiones

- El rango de trabajo es de 200Mhz a 3Ghz
- S11 máximo= −10dB
- S31 mínimo = -5dB (ON)
- Crosstalk máximo = -22 dB
- El circuito se comportó semejante a lo simulado
- Las alteraciones respecto a lo simulado corresponden a las capacidades parásitas de los componentes (Diodo Pin) y las desadaptaciónes producidas por la placa.

# Posibles mejoras del diseño

- Reducir la frecuencia de corte inferior.
- · Lograr una mejor adaptación.
- Mejorar la placa de polarización.

### **Muchas Gracias**

¿Preguntas?