

# Instituto Politécnico Nacional Escuela Superior de Cómputo



## Arquitectura de Computadoras

## "Diseño de una ALU"

Alumno:

Malagón Baeza Alan Adrian

Profesor: Alemán Arce Miguel Ángel

Grupo: 5CV1

## Introducción

Objetivo: Diseñar una ALU con verilog que realice 6 operaciones en total, 3 aritméticas (deberá incluir una multiplicación) y 3 Lógicas.

Proponga su código de operación por función. Incluya operación de RESET y operación NOP.

Considerar una señal de entrada de start (inicio de operación) y una señal de done (de que se llevó a cabo una operación).



## Desarrollo

## Código Verilog

```
ALU.v
                    × ALU_tb.v × ALU_tb_behav.wcfg ×
 C:/Users/alanm/Documents/GitHub/Arquitectura De Computadoras/Vivado/Diseño ALU.Srcs/sources\_1/new/ALU.vivado/Diseño ALU.Srcs/sources\_1/new/ALU.Srcs/sources\_1/new/ALU.Srcs/sources\_1/new/ALU.Srcs/sources\_1/new/ALU.Srcs/sources\_1/new/ALU.Srcs/sources\_1/new/ALU.Srcs/sources\_1/new/ALU.Srcs/sources\_1/new/ALU.Srcs/sources\_1/new/ALU.Srcs/sources\_1/new/ALU.Srcs/sources\_1/new/ALU.Srcs/sources\_1/new/ALU.Srcs/sources\_1/new/ALU.Srcs/sources\_1/new/ALU.Srcs/sources\_1/new/ALU.Srcs/sources\_1/new/ALU.Srcs/sources\_1/new/ALU.Srcs/sources\_1/new/ALU.Srcs/sources\_1/new/ALU.Srcs/sources\_1/new/ALU.Srcs/sources\_1/new/ALU.Srcs/sources\_1/new/ALU.Srcs/sources\_1/new/ALU.Srcs/sources\_1/new/ALU.Srcs/sources\_1/new/ALU.Srcs/sources\_1/new/ALU.Srcs/sources\_1/new/ALU.Srcs/sources\_1/new/ALU.Srcs/sour
  Q | 🛗 | ♠ | → | ¾ | 🛅 | 🛍 | 🗙 | // | 🖩 | ♀
   1 timescale 1ns / 1ps
   4
                  input [7:0] A,
                   input [7:0] B,
                  input clk,
                   input [2:0] op,
                    input reset,
                  input start,
 10 ¦
                    output reg done,
11 o
                 output reg [15:0] result
 14 🖯 always @ (posedge clk)
 15 begin
 16 🖯 if (reset) begin
 17 |
                      result <= 16'b0;
 18
                       done <= 0;
 19 🖨 end
 20 else if (start) begin
                        case (op)
 22 🖣
                            3'b000: begin // Operación lógica AND
                                result <= A & B;
 23 :
24 🖨
 26 🖯 3'b001: begin // Operación lógica OR
 27
                                  result <= A | B;
28 <del>(</del>)
 30 ₽
                             3'b010: begin // Operación lógica XOR
 31 ¦
                                  result <= A ^ B;
32 <del>|</del> 33 <del>|</del> 34 <del>|</del> <del>|</del>
                              end
                              3'b011: begin // Operación aritmética suma
 35 ¦
                                 result <= A + B;
 36 🖨
37 <del>|</del> 38 <del>|</del>
                              3'b100: begin // Operación aritmética resta
 39 ¦
                                 result <= A - B;
40 🖨
 42 👨
                              3'b101: begin // Operación aritmética multiplicación
43 | 44 |
                                 result <= A * B;
                               end
 45
46 🖯
47 ¦
                            default: begin // Operación NOP
                                 result <= 16'bX;
 48 🖨
                               end
49 A
                         endcase
                        done <= 1;
51 <del>|</del> 52 <del>|</del> 53 <del>|</del>
                   else begin
                        done \leq 0:
 54 🖨
 55 🖨 end
 56 !
57 🖨 endmodule
```

Este código describe un módulo Verilog llamado "ALU" que representa una Unidad Aritmético-Lógica (ALU, por sus siglas en inglés). Una ALU es un componente en un procesador que se encarga de realizar operaciones aritméticas y lógicas en datos.

#### El módulo "ALU" tiene las siguientes entradas:

- `A` y `B`: Son buses de 8 bits que representan los operandos de las operaciones que se realizarán.
- `clk`: Es la señal de reloj utilizada para sincronizar las operaciones en el módulo.
- 'op': Es un bus de 3 bits que indica el tipo de operación que se debe realizar. Los valores posibles están definidos en el código.
- `reset`: Es una señal de reinicio que, cuando se activa, restablece el resultado a cero y establece el indicador de finalización en cero.
- `start`: Es una señal de inicio que, cuando se activa, inicia la operación de la ALU.

#### El módulo tiene dos salidas:

- `done`: Es un indicador de finalización que se establece en 1 cuando la operación ha terminado y se establece en 0 en otros momentos.
- `result`: Es un bus de 16 bits que representa el resultado de la operación realizada por la ALU.

El comportamiento del módulo está definido por un bloque `always` sensibilizado al flanco de subida del reloj (`posedge clk`). Dentro de este bloque, se utilizan declaraciones condicionales (`if-else`) para determinar el comportamiento en diferentes situaciones.

- Si `reset` es activado, se restablece el resultado a cero (`16'b0`) y se establece `done` en cero.
- Si `start` es activado, se realiza una operación dependiendo del valor de `op`. El resultado se asigna a `result` y se establece `done` en 1.

- Si no se cumple ninguna de las condiciones anteriores, se establece `done` en cero.

Las operaciones realizadas en la ALU dependen del valor de 'op'. Los comentarios dentro del código indican qué operación se realiza en cada caso. Por ejemplo, si 'op' es '3'b011', se realiza la operación de suma ('result  $\leftarrow$  A + B').

El caso 'default' se utiliza cuando 'op' no coincide con ninguna de las opciones anteriores, y en ese caso se establece 'result' en '16'bX', lo que indica un valor desconocido.

En resumen, este código describe una ALU en Verilog que realiza operaciones aritméticas y lógicas según las entradas proporcionadas. El resultado de la operación se almacena en 'result' y se indica la finalización de la operación a través de 'done'.

### Código Verilog Testbench

```
ALU.v × ALU_tb.v × ALU_tb_behav.wcfg ×
     C:/Users/alanm/Documents/GitHub/Arquitectura De Computadoras/Vivado/Diseño ALU/Diseño ALU.srcs/sim\_1/new/ALU\_tb.v. All Computadoras and Comp
     Q 💾 ← → 🐰 🖺 🖿 🗙 // 🖩 🖸
               1 |
                                                             `timescale 1ns / 1ps
                                                               module ALU tb;
                                                                  reg [7:0] A;
reg [7:0] B;
reg clk;
                4
                                                                  reg [2:0] op;
                                                       reg [2:0] op;
reg reset;
reg start;
wire done;
wire [15:0] result;
              9 i
        10 !
        11 |
        12
                                                               ALU dut (
        13 !
        14
                                                                           .A(A),
                                                            .R(A),
.B(B),
.clk(clk),
.op(op),
.reset(reset),
.start(start),
.done(done),
.result(result)
        15
       16
      17 !
       18 ¦
       21
       22
```

```
ALU.v × ALU_tb_behav.wcfg ×
 C:/Users/alanm/Documents/GitHub/ArquitecturaDeComputadoras/Vivado/DiseñoALU/DiseñoALU.srcs/sim\_1/new/ALU\_tb.v. Alandor and the computation of th
  Q 🔡 ← → 🐰 🗈 🗈 🗡 // 🞟 🔉
   22
                                );
   23
   24 ⊖
                               initial begin
   25 ¦
               0
                                    $monitor("Time=%t, A=%h, B=%h, op=%b, result=%h, done=%b", $time, A, B, op, result, done);
   26
   27
                                    // Test case 1: Suma
   28 ¦ O
                                  A = 8'hOA;
                0
   29
                                     B = 8'h05;
   30
                                      op = 3'b000; // Suma
                  0
   31
                                      reset = 0;
                 0
   32 ¦
                                      start = 1;
                 0
   33
                                       #10;
                 0
   34
                                      start = 0;
   35
                  0
                                       #20;
   36
                                     // Test case 2: Resta
   37
                0
   38 ¦
                                     A = 8'h0A;
   39
                                      B = 8'h05;
                  0
    40
                                      op = 3'b001; // Resta
                 0
                                      reset = 0;
   41
                 0
                                      start = 1;
                 0
   43
                                       #10;
                  0
   44
                                      start = 0;
                  0
   45
                                       #20;
   46
   47
                                      // Test case 3: Multiplicación
                0
   48 !
                                      A = 8'hOA;
    49
                  0
                                      B = 8'h05;
                 0
   50
                                      op = 3'b010; // Multiplicación
                 0
   51 ¦
                                      reset = 0;
                0
   52 !
                                start = 1;
                 0
   53
                                       #10;
   54
                  0
                                      start = 0;
                 0
   55
                                       #20;
   56
   57
                                     // Test case 4: Operación lógica AND
   58
                 0 :
                                      A = 8'h0A;
                  0
   59
                                      B = 8'h05;
                 0
                                      op = 3'b011; // Operación lógica AND
   60
                 0
   61 ¦
                                      reset = 0;
                 0
   62
                                      start = 1;
  63
                 0
                                       #10;
                0
   64
                                       start = 0;
   65 ¦
                  0
                                       #20;
    66
```

```
ALU.v
                      × ALU_tb.v
                                                              × ALU tb behav.wcfg
 C:/Users/alanm/Documents/GitHub/ArquitecturaDeComputadoras/Vivado/DiseñoALU/DiseñoALU.srcs/sim\_1/new/ALU\_tb.v. Alandoras/Vivado/DiseñoALU/DiseñoALU.srcs/sim\_1/new/ALU\_tb.v. Alandoras/Vivado/DiseñoALU/DiseñoALU.srcs/sim\_1/new/ALU\_tb.v. Alandoras/Vivado/DiseñoALU/DiseñoALU.srcs/sim\_1/new/ALU\_tb.v. Alandoras/Vivado/DiseñoALU/DiseñoALU.srcs/sim\_1/new/ALU\_tb.v. Alandoras/Vivado/DiseñoALU.srcs/sim\_1/new/ALU\_tb.v. Alandoras/Vivado/DiseñoALU.srcs/sim\_1/new/ALU_tb.v. Alandoras/DiseñoALU.s
                          ★ → X ■ ■ X // ■ Q
    66
    67
                                             // Test case 5: Operación lógica OR
                    0
    68
                                             A = 8'h0A;
                    0
    69
                                             B = 8'h05;
                     0
                                             op = 3'b100; // Operación lógica OR
    70
                     0
    71
                                             reset = 0;
                     0
    72
                                             start = 1;
    73
                     0
                                             #10;
                     0
    74
                                             start = 0;
    75
                                             #20;
    76
    77
                                             // Test case 6: Operación lógica XOR
                     0
    78
                                            A = 8'hOA;
                     0
    79
                                            B = 8'h05;
                     0
                                             op = 3'b101; // Operación lógica XOR
    80
                     0
                                             reset = 0;
    81
                     0
    82
                                             start = 1;
                     0
    83
                                             #10;
                     0
    84
                                             start = 0;
    85
                                             #20;
    86
    87
                                             // Test case 7: Operación NOP
    88
                     0
                                             A = 8'hOA;
                    0
    89
                                             B = 8'h05;
                     0
    90
                                             op = 3'b110; // Operación NOP (no existe)
                    0
    91
                                             reset = 0;
                     0
    92
                                             start = 1;
                     0
    93
                                             #10;
                                             start = 0;
    94
                     0
    95
                                             #20;
    96
                                             // Test case 7: Operación NOP
    97
                     0
                                             A = 8'hOA;
    98
                     \circ
    99
                                             B = 8'h05;
                     0
 100
                                             op = 3'b110; // Operación NOP (no existe)
                     0
 101
                                             reset = 1;
 102
                                             start = 1;
                     0
 103
                                             #10;
 104
                     0
                                             start = 0;
                     0
 105
                                             #20;
 106
                     \bigcirc
 107
                                              $finish;
 108 🖨
                                      end
 100 !
```

```
112 🖨
        end
113 ¦
       initial begin
114 🖯
115 | 0
        clk = 0;
116 0
        #5;
117 | 0 |
        forever #10 clk = ~clk;
118 🖒
119 i
120 🖨
       endmodule
121
```

```
Time=
                        0, A=0a, B=05, op=000, result=xxxx, done=x
Time=
                     5000, A=0a, B=05, op=000, result=0000, done=1
                    15000, A=0a, B=05, op=000, result=0000, done=0
Time=
Time=
                    30000, A=0a, B=05, op=001, result=0000, done=0
                    35000, A=0a, B=05, op=001, result=000f, done=1
Time=
Time=
                    40000, A=0a, B=05, op=001, result=000f, done=0
                    60000, A=0a, B=05, op=010, result=000f, done=1
Time=
Time=
                   75000, A=0a, B=05, op=010, result=000f, done=0
                   90000, A=0a, B=05, op=011, result=000f, done=0
Time=
Time=
                   95000, A=0a, B=05, op=011, result=000f, done=1
                   100000, A=0a, B=05, op=011, result=000f, done=0
Time=
                   120000, A=0a, B=05, op=100, result=0005, done=1
Time=
Time=
                   135000, A=0a, B=05, op=100, result=0005, done=0
                   150000, A=0a, B=05, op=101, result=0005, done=0
Time=
                   155000, A=0a, B=05, op=101, result=0032, done=1
Time=
Time=
                   160000, A=0a, B=05, op=101, result=0032, done=0
                   180000, A=0a, B=05, op=110, result=xxxx, done=1
Time=
                   195000, A=0a, B=05, op=110, result=xxxx, done=0
Time=
Time=
                   215000, A=0a, B=05, op=110, result=0000, done=0
```

Este código describe un banco de pruebas (testbench) en Verilog para el módulo 'ALU' que se mencionó anteriormente. Un testbench se utiliza para verificar el comportamiento y la funcionalidad de un módulo.

El testbench tiene las siguientes declaraciones y conexiones:

- Se declaran varias señales 'reg' para representar las entradas del módulo 'ALU', incluyendo 'A', 'B', 'clk', 'op', 'reset' y 'start'.
- Se declaran señales `wire` para representar las salidas `done` y `result` del módulo `ALU`.
- Se instancia el módulo `ALU` con las conexiones adecuadas entre las señales declaradas y los puertos del módulo.

- Se utiliza la directiva `\$monitor` para imprimir los valores de las señales en el tiempo. Esta línea imprimirá el tiempo de simulación, los valores de `A`, `B`, `op`, `result`, y `done` en formato hexadecimal y binario.

A continuación, se definen varios casos de prueba utilizando la sintaxis `initial begin`. Cada caso de prueba se compone de las siguientes acciones:

- Se establecen los valores de 'A', 'B', 'op', 'reset' y 'start' para configurar el caso de prueba.
- Se esperan algunos ciclos de reloj (`#10`) antes de cambiar el valor de `start` para activar la operación en el módulo `ALU`.
- Después de desactivar `start`, se esperan más ciclos de reloj (`#20`) para permitir que la operación se complete en el módulo `ALU`.

Los casos de prueba incluyen diferentes operaciones como suma, resta, multiplicación y operaciones lógicas (AND, OR, XOR). También se incluye un caso de prueba para la operación NOP, que no existe en el módulo `ALU` y se utiliza como un caso de error.

Finalmente, se utiliza la directiva `\$finish` para finalizar la simulación después de que se hayan completado todos los casos de prueba.

Además del bloque `initial` para configurar y ejecutar los casos de prueba, hay otro bloque `always` que genera la señal de reloj `clk`. Esta señal se invierte cada 5 unidades de tiempo, generando un reloj con una frecuencia de 10 unidades de tiempo.

En resumen, este testbench verifica el funcionamiento del módulo `ALU` al simular varios casos de prueba con diferentes operaciones y configuraciones. Los resultados y las señales se imprimen durante la simulación para verificar la correcta operación del módulo. Este testbench es útil para verificar el

comportamiento y la funcionalidad del módulo `ALU` antes de integrarlo en un sistema más grande.

## Implementación RTL en Vivado 2022.2



Podemos observar cómo utilizó una compuerta AND, OR y XOR, operadores de suma, resta y multiplicación, un multiplexor y FlipFlops para la implementación del medio sumador.

#### Resultado de la simulación:



### Conclusión

El código del módulo ALU describe una Unidad Aritmético-Lógica (ALU) que es un componente clave en un procesador. La ALU es responsable de realizar operaciones aritméticas y lógicas en datos. El módulo ALU tiene entradas para los operandos (A y B), la señal de reloj (clk), el tipo de operación (op), así como señales de control como reset y start. Las salidas del módulo son el resultado de la operación (result) y una señal de finalización (done).

El código del testbench proporciona casos de prueba para verificar el funcionamiento del módulo ALU. Cada caso de prueba configura las entradas del módulo y verifica las salidas esperadas. El testbench simula diferentes operaciones aritméticas y lógicas, como suma, resta, multiplicación y operaciones lógicas (AND, OR, XOR). También incluye un caso de prueba para verificar la respuesta cuando se utiliza una operación inexistente (NOP). Durante la simulación, se monitorean las señales de entrada y salida para verificar la correcta operación del módulo ALU.

En conclusión, el código del módulo ALU describe la funcionalidad del componente, mientras que el testbench proporciona casos de prueba para verificar su comportamiento. Estos códigos demuestran la capacidad de realizar operaciones aritméticas y lógicas en Verilog, lo cual es fundamental en el diseño de procesadores y sistemas digitales. Al utilizar un testbench para verificar el módulo, se asegura que la implementación de la ALU sea correcta y se reduce el riesgo de errores en la etapa de diseño.

### Referencia

- **1.** Brock J. LaMeres, Introduction to Logic Circuits & Logic Design with Verilog, Springer, 1st Edition, USA, 2017.
- 2. Harris, D., & Harris, S. (2013). Digital design and computer architecture (2nd ed.). Morgan Kaufmann Publishers.
- 3. Palnitkar, S. (2003). Verilog HDL: A guide to digital design and synthesis (2nd ed.). Prentice Hall.
- 4. Weste, N. H. E., & Harris, D. (2011). CMOS VLSI design: A circuits and systems perspective (4th ed.). Addison-Wesley.