#### I. DASAR RANGKAIAN SEKUENSIAL

## Tujuan:

- 1. Memahami perbedaan antara rangkaian kombinasional dan sekuensial
- 2. Mengerti State Diagram
- 3. Mengerti maksud dan tujuan Elemen Penyimpan Biner
- 4. Dapat membuat SR Flip-flop dari gerbang NOR
- 5. Dapat membuat SR Flip-flop dari gerbang NAND
- 6. Mengerti Elemen Penyimpan dengan Clock
- 7. Dapat melakukan Analisa Rangkaian Sekuensial
- 8. Dapat melakukan Sintesa Rangkaian Sekuensial



a) Blok Diagram Rangkaian Kombinasional



b) Blok Diagram Rangkaian Sekuensial

# Fungsi Delay pada Elemen Penyimpan





$$f(A, B, X) = \overline{\overline{XA}.\overline{AB}.BX}$$





OSILASI DARI 4 BUAH GERBANG NAND







$$Z(t+2\Delta) = X(t+\Delta) + Y(t+\Delta)$$
$$= B(t)[A(t) + Z(t)]$$



RANGKAIAN SEKUENSIAL & TIMING DIAGRAM

### **STATE DIAGRAM**

- Menggambarkan perubahan kondisi sebuah variabel (output) dari kondisi sekarang (Present State) ke kondisi berikutnya (Next State).
- · Kondisi tersebut berubah karena adanya pengaruh input dari luar

## State diagram terdiri dari

- a. Lingkaran (node) yang jumlahnya satu untuk tiap-tiap keadaan.
- b. **Anak panah transisi**, yang meninggalkan tiap-tiap keadaan dan berakhir pada keadaan berikutnya.







Rangkaian sekuensial gerbang NAND

A = Present input B = Present output



State Diagram untuk rangkaian NAND di atas







State diagram utk rangkaian di atas

### **ELEMEN PENYIMPAN BINER**

Bentuk sederhana dari elemen penyimpan biner adalah sebuah rangkaian yang dapat mengingat sebuah sinyal biner sebelumnya, terutama nilai logika.



10

### NOR SR FLIP-FLOP



$$S(t) = 0$$
  
 $Y(t) = 1$   
 $R(t) = 0$   
 $Z(t) = 0, t \le 0$   
 $\tau_1 = \tau_2 = 1$  unit



Persamaan NOR SR F<sub>1</sub>lip-flop



Simbol Logika NOR SR Flip-flop

Tabel Kebenaran NOR SR Flip-Flop

| S | R | <b>Z</b> * | Z  | Kondisi  |  |
|---|---|------------|----|----------|--|
| 0 | 0 | Zn         | Zn | Hold     |  |
| 0 | 1 | 0          | 1  | Reset    |  |
| 1 | 0 | 1          | 0  | Set      |  |
| 1 | 1 | 0          | 0  | Not used |  |

# NAND SR FLIP-FLOP



$$S(t) = 1$$
  
 $R(t) = 1$   
 $Z(t) = 1$   
 $Z(t) = 1$ 





# Simbol Logika NAND SR Flip-flop

Tabel Kebenaran NAND SR Flip-flop

| S | R | <b>Z</b> * | Z  | Kondisi  |  |
|---|---|------------|----|----------|--|
| 0 | 0 | Zn         | Zn | Hold     |  |
| 0 | 1 | 0          | 1  | Reset    |  |
| 1 | 0 | 1          | 0  | Set      |  |
| 1 | 1 | 1          | 1  | Not used |  |

#### ELEMEN PENYIMPAN DENGAN CLOCK

Di dalam sistem digital sering terjadi beberapa buah SR flip flop yang bekerja secara bersamaan (*synchron*). Untuk mengatasi hal itu, maka diperlukan suatu alat pengontrol yang bekerja untuk mengatur proses dari rangkaian tersebut.

Clock SR flip flop yaitu menambahkan sinyal enable pada gerbang SR. Tujuan dari suatu sinyal clock adalah agar user dapat menahan dan mengembalikan SR flip flop untuk berhenti sejenak (rest state) selama perubahan terjadi pada input SR.



# Persamaan output untuk gerbang NOR:

$$Z(t + \Delta) = [\overline{R}(t) + \overline{C}(t)][S(t)C(t) + Z(t)]$$

$$\overline{Z}(t + \Delta) = [\overline{S}(t) + \overline{C}(t)][R(t)C(t) + \overline{Z}(t)]$$

Jika 
$$C(t) = 0$$

$$Z(t + \Delta) = Z(t),$$
  $\overline{Z}^*(t + \Delta) = \overline{Z}^*(t)$ 

Jika 
$$C(t) = 1$$

$$\frac{Z(t + \Delta) = \overline{R}(t)[S(t) + Z(t)],}{Z(t + \Delta) = \overline{S}(t)[R(t) + \overline{Z}^*(t)]}$$

#### ANALISA RANGKAIAN SEKUENSIAL

Digunakan untuk mendapatkan hasil keluaran dari sebuah rangkaian sekuensial yang diketahui

## Langkah-langkah melakukan analisa:

- a. Tentukan persamaan logika kombinasional untuk input S dan R, serta anggap gerbangnya dalam keadaan ideal.
- b. Tentukan apakah S.R = 0Catatan : Jika  $S.R \neq 0$ , prosedur harus dihentikan.
- c. Gunakan persamaan gerbang NAND atau NOR untuk menentukan persamaan next state.

$$Z(t + \Delta) = S(t) + R(t)Z(t)$$
 NAND

$$Z(t + \Delta) = R(t)[S(t) + Z(t)]$$
 NOR

Catatan: Jika S.R = 0, kedua persamaan ini adalah ekivalen.<sup>17</sup>

#### Contoh 1:

Tentukan persamaan next state dan tabel present state/next state untuk clock SR flip flop di bawah ini.



#### Jawab:

1. 
$$S(t) = A(t)$$
,  $R(t) = \overline{A(t) + B(t)} = \overline{A(t)} \cdot \overline{B(t)}$   
2.  $S(t)$ .  $R(t) = A(t)$ .  $\overline{A(t)B(t)} = 0$   
3.  $X(t + \Delta) = S(t)\overline{R}$   $(t)X(t)$   

$$= A(t) + [A(t) + B(t)] X(t)$$

$$= A(t) + B(t)X(t)$$

### Tabel Present State / Next State untuk soal contoh 1:

| Present Input |      | Present<br>State | Next State      |  |
|---------------|------|------------------|-----------------|--|
| A(t)          | B(t) | X(t)             | $X(t + \Delta)$ |  |
| 0             | 0    | 0                | 0               |  |
| 0             | 0    | 1                | 0               |  |
| 0             | 1    | 0                | 0               |  |
| 0             | 1    | 1                | 1               |  |
| 1             | 0    | 0                | 1               |  |
| 1             | 0    | 1                | 1               |  |
| 1             | 1    | 0                | 1               |  |
| 1             | 1    | 1                | 1               |  |

State Diagram untuk soal contoh 1



#### SINTESA RANGKAIAN SEKUENSIAL

Digunakan untuk mendisain sebuah rangkaian logika sekuensial, jika diberikan deskripsi dari fungsi rangkaian tersebut

## Prosedur sintesa dengan menggunakan clock SR flip flop:

- 1. Dengan menggunakan persamaan next state yang diketahui, buatlah tabel present state/next state untuk rangkaian yang akan dibangun.
- 2. Tambahkan kolom pasangan eksitasi  $S_{Xi}(t)$  dan  $R_{Xi}(t)$  untuk setiap variabel keadaan. Masukkan ke dalam kolom ini, dengan menggunakan pasangan :  $[X_i(t), X_i(t + \Delta)]$ 
  - 3. Tuliskan persamaan logika untuk kolom eksitasi  $S_{Qi}(t)$  dan  $R_{Qi}(t)$ .
  - 4. Buatlah tabel eksitasi dan persamaan outputnya.
  - 5. Periksa kembali dan analisa setiap flip flop dengan menggunakan persamaan umum next state, yaitu :

$$Q_{i}(t + \Delta) = S_{0i}(t) + \overline{R}_{0i}(t)Q_{i}(t)$$

Kemudian:  $S_{Oi}(t) = Ratogk$ . Sekuensial

#### Contoh 2:

Rancanglah rangkaian sekuensial dengan menggunakan clock SR flip flop dimana persamaan next statenya adalah :

$$X(t + \Delta) = A(t)X(t) + B(t)$$

#### Jawab:

Dengan menggunakan persamaan next state, maka dapat dibangun tabel present state/next statenya

| <b>Tabel 8-12</b> Tabel present state/next state contoh 8-4 |      |         |                 |                |             |  |
|-------------------------------------------------------------|------|---------|-----------------|----------------|-------------|--|
| Present Input                                               |      | Present | Next            |                | ai eksitasi |  |
|                                                             |      | State   | State           | Tital CKSItasi |             |  |
| A(t)                                                        | B(t) | X(t)    | $X(t + \Delta)$ | $S_{x}(t)$     | $R_x(t)$    |  |
| 0                                                           | 0    | 0       | 0               | 0              | d           |  |
| 0                                                           | 0    | 1       | 0               | 0              | 1           |  |
| 0                                                           | 1    | 0       | 1               | 1              | 0           |  |
| 0                                                           | 1    | 1       | 1               | d              | 0           |  |
| 1                                                           | 0    | 0       | 0               | 0              | d           |  |
| 1                                                           | 0    | 1       | 1               | d              | 0           |  |
| 1                                                           | 1    | 0       | 1               | 1              | 0           |  |
| 1                                                           | 1    | 1       | Rangk. S        | ekuehsial      | 0           |  |

## Mencari persamaan logika menggunakan K-Map:



$$S_{\mathbf{x}}(\mathbf{t}) = \mathbf{B}(\mathbf{t})$$

Untuk R<sub>v</sub>

$$R_x(t) = \overline{A}(t).\overline{B}(t) = \overline{A(t) + B(t)}$$

### Bentuk rangkaian adalah sbb:

