

#### borrador\_correc\_exam\_teoria\_3jul...



**Jeremy** 



**Arquitectura de Computadores** 



2º Grado en Ingeniería Informática



Escuela Técnica Superior de Ingenierías Informática y de Telecomunicación Universidad de Granada





Llévate Un patinete, unos auriculares o una tablet voom tab pro+teclado.

Todos los estudiantes que presenten unos apuntes de **Wuolah** en tienda se les aplicará un **10% de descuento** en la compra de cualquiera de nuestros productos.

www.innjoo.es

ESCANEA Y PARTICIPA EN EL SORTEO DE UN ALIENWARE

A TOTAL



LA PRIMERA RESIDENCIA GAMING EN EL MUNDO ABRE EN MADRID



GR

GAMING RESIDENCES

gamingresidences.com

info@gamingresidences.com

# Fran será lo que quiera.

2º curso / 2º cuatr. Grado en Ing. Informática

#### Arquitectura de Computadores

Nombre y apellidos:

Puntuación: 6 puntos

Duración: 2:30 horas

Grupo:

Cuestiones (1.75 puntos)

Cuestión 1. (0.1 puntos) Dado el bucle "for i=1 to N do a(i)= $k^*(b(i)+c(i))$ ", en el que a(), b(), c(), y k son números en coma flotante, ¿cuántos GFLOPS consigue un computador que lo ejecuta en 2 segundos cuando  $N=10^{11}$ 

Cuestión 2. (0.1 puntos) ¿Qué es NUMA?

Cuestión 3. (0.2 puntos) Si no puede predecir con precisión el volumen de trabajo de las tareas que constituyen un programa paralelo ¿Qué utilizaría, asignación de carga dinámica o estática? ¿Por qué? ¿Cuál de las dos conlleva más overhead o sobrecarga?

Cuestión 4. (0.1 puntos) ¿En qué consiste la comunicación colectiva all-scatter?

Cuestión 5. (0.2 puntos) Si el modelo de consistencia de memoria de un multiprocesador NO respeta los órdenes W $\rightarrow$ R y W->W (SÍ respeta todos los demás), e inicialmente X=Y=Z=x1=0 (donde X, Y y Z son variables en memoria compartida y x=1 es un registro de P1), ¿qué valores podría tener Y al finalizar la ejecución del código paralelo de la derecha? Razonar respuesta.

|   | P1:       |        |   |    | P2: |                      |  |
|---|-----------|--------|---|----|-----|----------------------|--|
|   | (1) while | (Z==0) | { | }; | (a) | X=1;<br>Y=2;<br>Z=1; |  |
|   | (2) r1=X; |        |   |    | (b) | Y=2;                 |  |
|   | (3) Y=r1; |        |   |    | (c) | Z=1;                 |  |
| - |           |        |   |    |     |                      |  |

Cuestión 6. (0.25 puntos) Para que la secuencia de instrucciones de la derecha implemente un cerrojo (lock (k)) en el que k=1 significa que el cerrojo está cerrado y k=0 que está abierto, ¿qué valores deben tener r1, r2, y r3, y qué debe hacer compares swap ()?

do
 b=r1; compare&swap(r2,b,k);
while (b==r3);

Cuestión 7. (0.2 puntos) Sin incluir instrucciones de salto, ¿cómo expresaría el siguiente código utilizando un repertorio típico de instrucciones con predicado en el que TODA instrucción se puede predicar: "if ( $(x^2>0)$  &6 ( $x^2>0$ ) then  $x^2=x^2+x^2+x^2$  el se  $x^2=x^2+x^2$ ;" ¿(suponga que LOS PREDICADOS ESTÁN INICIALIZADOS A 0)

Cuestión 8. (0.2 puntos)¿En qué consiste la técnica de SEGMENTACIÓN SOFTWARE (SOFTWARE PIPELINING)? ¿Para qué se utiliza?

Cuestión 9. (0.2 puntos) En un procesador con registros de 64 bits (8 bytes), direccionamiento a nivel de byte, y modelo de consistencia que no garantiza W->R, ¿se podría adelantar i+1 a i (i precede a i+1 en el código)? ¿por qué?

| (i)   | sw 0(r | 5), r2 | 11 | M(r5) | ← r2    |
|-------|--------|--------|----|-------|---------|
| (i+1) | lw r4, | 4(15)  | 11 | r4 ←  | M(r5+4) |

Cuestión 10. (0.2 puntos) Se quiere implementar un núcleo de procesamiento que sea capaz de emitir 4 instrucciones en paralelo cada ciclo de reloj de un flujo de instrucciones y ejecutar instrucciones que operan con vectores, además debe tener un consumo de potencia bajo. Para reducir el consumo de potencia se ha decidido que el paralelismo entre instrucciones lo detecte el compilador. Indicar qué arquitecturas cree que ha escogido el desarrollador para conseguir ajustarse a estos requisitos. ¿Cuándo (o si lo recuerda, en qué década) se extendieron comercialmente estas arquitecturas?

Ejercicios (4.25 puntos)

#NoTeApuntesAWuolah

Ejercicio 1. (1.25 puntos) Los programas que ejecuta un procesador con una microarquitectura sin segmentación de cauce (pipelining) y una frecuencia de reloj de 2 GHz incluyen, por término medio, un 50% de instrucciones con operaciones con la ALU (de 4 ciclos por instrucción, CPI), un 20% de instrucciones BRANCH (5 CPI), un 20% de instrucciones de carga de datos de memoria, LOADs (4 CPIs), y un 10% de instrucciones de almacenamiento de datos en memoria, STOREs (3 CPIs). (a) ¿Cuántos nanosegundos tardaría en ejecutarse un programa con 2 millones de instrucciones? (b) ¿Es mejor utilizar una microarquitectura alternativa para ese procesador que reduce en uno los CPI de las instrucciones LOAD (3 CPI) y en otro ciclo las instrucciones BRANCH (4 CPI) a costa de aumentar el tiempo de ciclo de reloj un 20%. (c) Calcule los MIPS para la microarquitectura de partida y para la del apartado (b). ¿Cuál de las dos opciones tiene mayor número de MIPS? ¿Coincide con la mejor opción? (d) ¿Cuál es la máxima ganancia de velocidad que puede conseguirse con respecto a la microarquitectura de partida por mejoras en los CPI de las instrucciones BRANCH, sin que haya cambios en el tiempo de ciclo con respecto a la situación de partida? (e) Exprese el cálculo de dicha ganancia en términos de la ley de Amdahl.

Ejercicio 2.(0.75 puntos) Se ha implementado un código paralelo que presenta una estructura de tareas segmentada (o de flujo de datos):

La tarea 1 requiere un tiempo de 1 unidad de tiempo y la 2 de 8 unidades de tiempo. La tarea 2 se puede ejecutar en paralelo a su vez distribuyendo por igual entre los procesadores (hasta un máximo de 8 procesadores) su carga de trabajo. La tarea 2 no se puede paralelizar en más de 8 procesadores.

Suponiendo que se aplica el código a una secuencia de n entradas, conteste a las siguientes preguntas: (a) ¿Cuál es la máxima ganancia que se puede conseguir y para qué número de procesadores se consigue? (b) ¿Cuál sería la eficiencia? (c) ¿Qué ganancia se obtendría con 5 procesadores? (d) ¿Qué requisito debe cumplir una aplicación para que se deba usar una estructura segmentada?

(a) (b):05 (c)-(d):0.25

Ejercicio 3. (1 puntos) La secuencia de instrucciones de la tabla que acompaña a este ejercicio se ha ejecutado en un procesador superescalar de 32 bits con buffer de reordenamiento (ROB) y modelo de consistencia de memoria que relaja todos los órdenes, que dispone de cinco etapas: IF (captar instrucción), ID (decodificar), EX (ejecutar), ROB (escribir resultados en ROB), WB (retirada de instrucciones). Cada una de las etapas IF e ID pueden procesar TRES instrucciones por ciclo, se pueden emitir y retirar DOS instrucciones por ciclo, y almacenar en ROB DOS resultados procedentes de las unidades funcionales por ciclo. El procesador dispone de una unidad funcional de carga de memoria que consume 2 ciclos, una unidad de multiplicación de 3 ciclos, una unidad de suma/resta de 2 ciclos, y una de almacenamiento en memoria de 1 ciclo: (a) Complete la tabla de evolución temporal de las instrucciones. (b) ¿Qué valor promedio de CPI (ciclos por instrucción) se tiene para este código? (c) ¿Para gué se usa ROB en superescalarses?

| superescalares |             |   | - | - | -, | - | - | - | - | _ | 1  |    | 7  |    | -  | 1  | T  |
|----------------|-------------|---|---|---|----|---|---|---|---|---|----|----|----|----|----|----|----|
| Instrucción    | Significado | 1 | 2 | 3 | 4  | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 |
| lw r4,0(r1)    | r4←m(r1+0)  |   |   |   |    |   |   |   |   |   |    |    |    |    |    |    |    |
| mult r3,r4,r2  | r3←r4*r2    |   |   |   |    |   |   |   |   |   |    |    |    |    | ļ  |    | -  |
| add r5,r4,r2   | r5←r4+r2    |   |   |   |    |   |   |   |   |   |    |    |    |    |    | -  |    |
| sw 0(r1),r3    | m(r1+0) ←r3 |   |   |   |    |   |   |   |   |   |    |    |    |    |    | _  |    |
| lw r6,4(r1)    | r6←m(r1+4)  |   |   |   |    |   |   |   |   |   |    |    |    |    |    |    | _  |
| add r3,r6,r5   | r3←r6+r5    |   |   |   |    |   |   |   |   |   |    |    |    |    |    |    |    |
| sw 4(r1),r3    | m(r1+4) ←r3 |   |   |   |    |   |   |   |   |   |    |    |    |    |    |    |    |
| addi r1,r1,#4  | r1←r1+4     |   |   |   |    |   |   |   |   |   |    |    |    |    |    |    |    |

Ejercicio 4. (1.25 puntos) Se dispone de un multiprocesador UMA con 4 procesadores o nodos (P1-P4) y una memoria de 64 GBytes conectada a los nodos a través de un bus. El multiprocesador implementa para mantener la coherencia de cache un protocolo MESI de espionaje. Cada procesador dispone de una cache de datos de último nivel de 4MBytes con marcos de bloque (también llamados líneas) de 32 bytes. En el multiprocesador se están ejecutando en paralelo tres threads que acceden a los elementos de dos vectores x(] e y[] de 8 elementos de 64 bits cada uno. Los vectores se encuentran almacenados en posiciones consecutivas a partir de una dirección que es comienzo de bloque (o línea) en la memoria principal: primero están almacenados los componentes de x[]y, justo a continuación, los elementos de y[]. (a) ¿Cuántos bloques de memoria ocupan los vectores x[] e y[]? (b) Indique los estados de los bloques en las caches y las acciones que se generan para la secuencia de eventos de la tabla (considere que inicialmente los bloques que contienen ambos vectores no están en ninguna cache.

NOTA: Suponga que bloques distintos se almacenan en la cache de cada procesador en marcos de bloque (líneas) diferentes.

| Or-<br>den | Evento                | Bloque al que se accede | Acciones (paquetes generados) | Estado de los bloques en las cachés (después) |
|------------|-----------------------|-------------------------|-------------------------------|-----------------------------------------------|
| 1          | P1 lee<br>X[0]        |                         |                               |                                               |
| 2          | P1<br>escribe<br>X[1] |                         |                               |                                               |
| 3          | P2 lee<br>Y[1]        |                         |                               |                                               |
| 4          | P3<br>escribe<br>X[2] |                         |                               |                                               |
| 5          | P3 lee<br>Y[2]        |                         |                               |                                               |
| 6          | P1<br>escribe<br>Y[0] |                         |                               |                                               |
| 7          | P3 lee<br>Y[3]        |                         |                               |                                               |



# Respuestos a Cuestione, (1:45)

1.- 
$$2 \times 10^{11}$$
 FLOP (operal = come Holenk)

T= 2 s.  $GFLOPS = \frac{FLOP}{T \times 10^9} = \frac{2 \times 10^{11}}{2 \times 10^9} = \frac{100}{100}$ 

- 2- Multiprocessedor en memoric filicemente distribuide (acceso no uniforme a memorir ya que depude de le ubicais en donde se encentre el deto: local o remoto)
- 3 Avignal de carges dinsmice, que hiere mes sobreasja et el coste que hay que pagar pass inseguir una distribució de cargos equilibrad (bad balancy)
- 4.- Todos comunican detos diferentes a todos.

5. - (1) white 
$$(z==0)$$
 } ; (R) (a)  $X=1$ , (W) Preducted by  $(z)$   $Y=2$ , (W) purque no se (3)  $Y=T1$ ; (W) Prique  $(z)$   $(z)$ 

El orden (1)(2)(3) no cembre, pero el orden relativo (a)(b)(c) puede cambier relativo

$$\frac{Y=1}{Y=0} \left( \frac{(a)(b)(c)(1)(2)(3)}{(a)(b)(3)} \right)$$

$$\frac{Y=1}{Y=0} \left( \frac{(a)(b)(c)(1)(2)(a)(b)(3)}{(a)(b)(a)(b)} \right)$$

$$\frac{Y=2}{Y=2} \left( \frac{(a)(b)(c)(1)(2)(3)(a)(b)}{(a)(a)(b)(a)(b)} \right)$$

$$6. - r = 1$$
 $72 = 0$ 
 $13 = 1$ 

9- El prociscos puede disector que el delo en O(15)
esti solepado en d delo en 4(15) ya que los detes
tienen 8 byte (64 bibs). Por la lenta ma permilina
el addentemiento ya que difecte i le dipendoner
RAW (independentemate de que pued permitir la
addentemiento especulativo, es de que no se gerentice W-R

10. - Arquitecture VIIW

Se extendeun como asquitecture i pero la procescolo
de propriorito general en l'alcad d'il 2000 (ausurab se visi
de propriorito general en l'alcad d'il 2000 (ausurab se visi
que intento aprovector mes perdetorno a nivel de instrucci (ILP)
que intento aprovector mes perdetorno a nivel de instrucci (ILP)
en un bebre terricores limitacios y el consmo de onegía crecenia
de menos ineceptable.

# WUOLAH

### Fran será antidisturbios.

| T  | 6         |  |
|----|-----------|--|
| to | 10,(10,0) |  |
| 1  |           |  |

Fil. - f = 2 GHz - Teich = 0.5 mg.

|        | MIHhucin | CPI |
|--------|----------|-----|
| OP ALU | 0.5 NI   | 4   |
| BRANCH | 0.2 NI   | 5   |
| LOAD   | 0.2 NI   | 4   |
| STORE  | 0.1 NI   | \3  |
|        | INI      | 1   |

$$CPJ_{1} = 0.5 \text{ M}_{1,8} 4 + 0.2 \text{ M}_{1,8} + 5 + 0.2 \text{ M}_{1,8} 4 + 0.1 \text{ M}_{1,8} 3 = 2 + 1 + 0.8 + 0.3 = 4.1$$

| (b)    |         |   |
|--------|---------|---|
| OPALU  | 0.5 NI  | 4 |
| BRANCH | 0.2 NI, | 4 |
| LOAD   | 0.2 NI, | 3 |
| STORE  | 0.1 NI, | 3 |
|        | Mfz=NII |   |

CPF2 = 0.5 NT1 x 4 + 0.2 NT, \*4 + 0.2 NT, \*3 + 01 NT, \*3 = 2+0.8 + 0.6 + 0.3 :

34 0.6 222 × 2 = 44

No MEJORA

WUOLAH

Reservados todos los derechos. No se permite la explotación económica ni la transformación de esta obra. Queda permitida la impresión en su totalidad.



(c) MIPS = 
$$\frac{NI_1}{T_{CPU_1}*10^6} = \frac{2*10^6}{4.1*10^{-3}*10^6} = \frac{2000}{4.1}$$

MIPS<sub>2</sub> =  $\frac{NI_2}{T_{CPU_2}*10^6} = \frac{2*10^6}{4.44*10^{-3}*10^6} = \frac{2000}{4.44}$ 

NI<sub>2</sub>=NI<sub>1</sub>

En esk auso mayors MIPS SI significan mejors prushes.

$$(\tau = 1)$$

a) 
$$T_{sec}(n) = M * (t, + t_2) = 9N$$

$$T_{px}(n) = 2 + (M-1)C = 2 + (N-1)$$

$$(t, + t_2/8)$$

$$S(n) = \frac{9n}{2+(n-1)}$$
 Se convigue on  $\frac{9}{2}$ 

b) 
$$E(n) = \frac{qn}{2+(n-1)} = \frac{n}{n+1} = \frac{s(n)}{q}$$

Therefore, and the last etches of 
$$S = \frac{2}{3+2(n-1)}$$

Therefore, and the last etches of  $S = \frac{2}{3+2(n-1)}$ 

Therefore, and the last etches of  $S = \frac{4.5}{3+2(n-1)}$ 

WUOLAH

$$E_{j,3}$$

b) 
$$T = TLI + (M-1) CPI$$
 $13 = 6 + 7 * CPI - CPI - 7 = 1$ 

- Rovenbraciels

By

YITI

- En el procescanto especulatro do seltes....



WUOLAH

# WUOLAH

#NoTeApuntesAWuolah

# Fran será lo que quiera.

Ejercicio 3. (1 puntos) La secuencia de instrucciones de la tabla que acompaña a este ejercicio se ha ejecutado en un procesador superescalar de 32 bits con buffer de reordenamiento (ROB) y modelo de consistencia de memoria que relaja todos los órdenes, que dispone de cinco etapas: IF (captar instrucción), ID (decodificar), EX (ejecutar), ROB (escribir resultados en ROB), WB (retirada de instrucciones). Cada una de las etapas IF e ID pueden procesar TRES instrucciones por ciclo, se pueden emitir y retirar DOS instrucciones por ciclo, y almacenar en ROB DOS resultados procedentes de las unidades funcionales por ciclo. El procesador dispone de una unidad funcional de carga de memoria que consume 2 ciclos, una unidad de multiplicación de 3 ciclos, una unidad de suma/resta de 2 ciclos, y una de almacenamiento en memoria de 1 ciclo: (a) Complete la tabla de evolución temporal de las instrucciones. (b) ¿Qué valor promedio de CPI (ciclos por instrucción) se tiene para este código? (c) ¿Para qué se usa ROB en superescalares?

| Instrucción   | Significado | 1  | 2  | 3  | 4  | 5   | 6  | 7   | 8   | 9   | 10 | 11  | 12   | 13  | 14 | 15 | 16 |
|---------------|-------------|----|----|----|----|-----|----|-----|-----|-----|----|-----|------|-----|----|----|----|
| lw r4,0(r1)   | r4←m(r1+0)  | SF | ענ | EX | EX | ROB | MB |     |     |     |    |     |      | 13  |    | 13 | 10 |
| mult r3,r4,r2 | r3←r4*r2    | IF | ID |    |    | EX  | EX | Ex  | ROB | WB  |    |     |      |     |    | -  | -  |
| add r5,r4,r2  | r5←r4+r2    | IF | ID |    |    | EX  | EX | ROB |     | WB  |    |     | -    |     |    | -  | +  |
| sw 0(r1),r3   | m(r1+0) ←r3 |    | IF | ID |    |     |    |     | EX  |     | WB |     | _    | 1   |    | _  | 1  |
| lw r6,4(r1)   | r6←m(r1+4)  |    | IF | ID | -  |     | EX | EX  |     |     | MB |     |      | · - |    |    |    |
| add r3,r6,r5  | r3←r6+r5    |    | IF | D  |    |     |    |     |     | EX  | EX | ROB | WB   |     |    |    | +  |
| sw 4(r1),r3   | m(r1+4) ←r3 |    |    | JF | ID |     |    |     |     | 6.1 |    |     | WB   |     |    |    |    |
| addi r1,r1,#4 | r1←r1+4     |    |    | ſF | D  |     |    | EX  | EX  | ROD |    | -67 | 17.0 | WB  |    |    |    |

Ejercicio 4. (1.25 puntos) Se dispone de un multiprocesador UMA con 4 procesadores o nodos (P1-P4) y una memoria de 64 GBytes conectada a los nodos a través de un bus. El multiprocesador implementa para mantener la coherencia de cache un protocolo MESI de espionaje. Cada procesador dispone de una cache de datos de último nivel de 4MBytes con marcos de bloque (también llamados líneas) de 32 bytes. En el multiprocesador se están ejecutando en paralelo tres *threads* que acceden a los elementos de dos vectores x[] e y[] de 8 elementos de 64 bits cada uno. Los vectores se encuentran almacenados en posiciones consecutivas a partir de una dirección que es comienzo de bloque (o línea) en la memoria principal: primero están almacenados los componentes de x[]y, justo a continuación, los elementos de y[]. (a) ¿Cuántos bloques de memoria ocupan los vectores x[] e y[]? (b) Indique los estados de los bloques en las caches y las acciones que se generan para la secuencia de eventos de la tabla (considere que inicialmente los bloques que contienen ambos vectores no están en ninguna cache.

NOTA: Suponga que bloques distintos se almacenan en la cache de cada procesador en marcos de bloque (líneas) diferentes

| Or-<br>den | Evento                | Bloque al que se accede |                                                              | sador en marcos de bioque (lineas) diferentes.                                                    |
|------------|-----------------------|-------------------------|--------------------------------------------------------------|---------------------------------------------------------------------------------------------------|
| 1          | P1 lee<br>X[0]        | B                       | Acciones (paquetes generados)  PrLex $(C=0)/P_e$ Lec $(P_A)$ | Estado de los bloques en las cachés (después) $C_{\mathcal{A}}: \mathcal{B}_1 \equiv \mathcal{F}$ |
|            | P1<br>escribe<br>X[1] | B                       | Pr Ex/-                                                      | G: B, = M                                                                                         |
| 3          | P2 lee<br>Y[1]        | B3                      | Prhec (C=0) Phlac (P2)                                       | $C_1 : B_1 = M$<br>$C_2 : B_3 = E$                                                                |
|            | P3<br>escribe<br>X[2] | Bi                      | PrEss/PtlecEx (13) RpBlogee (12)                             | $C_1: B_1 \equiv I$ $C_3: B_1 \equiv M$<br>$C_2: B_3 \equiv E$                                    |
|            | P3 lee<br>Y[2]        | B3                      | Pr Lea (P3)                                                  | $C_1 \cdot B_1 = I$ $C_3 \cdot B_1 = M$<br>$C_2 = B_3 = S$ $C_3 \cdot B_2 = S$                    |
| -          | P1<br>escribe<br>Y[0] | B <sub>3</sub>          | PrEsc/PELOCEX (PA)                                           | $C_1 : B_1 = I$ $C_2 : B_3 = M$<br>$C_1 : B_3 = M$ $C_2 : B_3 = I$ $C_3 : B_3 = I$                |
| - 1        | P3 lee<br>Y[3]        | $\mathcal{B}_3$         | Pr Rec (C=1) / Pt Lec (P3) Rp Bloge (B3)                     | G: B = S C B = T C B = S                                                                          |

