

# PARCIALES-2020.pdf



**PruebaAlien** 



**Arquitectura de Computadores** 



2º Grado en Ingeniería Informática



Escuela Técnica Superior de Ingenierías Informática y de Telecomunicación Universidad de Granada







ASIGNATURAS
DE UNIVERSIDAD:
HACEMOS GRUPOS
PARA CLASES DE APOYO





FORMACIÓN ONLINE Y PRESENCIAL EN GRANADA

# MEJORA TU **INGLÉS**

**PLAZAS DISPONIBLES** 

Clases de Inglés B1, B2, C1 (Centro Preparador Premium)

DELF B1 y DELF B2 de Francés

# ASIGNATURAS DE UNIVERSIDAD:

HACEMOS GRUPOS PARA CLASES DE **APOYO** 





### DIRECCIÓN

C/ Acera del Darro nº 2, 3ª planta 18005 – GRANADA

### **TELÉFONOS DE CONTACTO**

958 26 11 59 1 615 83 43 65

academia-granada.es

### **PARCIAL 1**

1 En la expresión de la ley de Amdahl, Sp ≤ p/(1+f(p-1)) para la ganancia de velocidad de un computador al mejorar uno de sus recursos, p es el factor de incremento de prestaciones del recurso que se V/F mejora
Usuario Profesores v Puntuación: 1,00 2 Los núcleos de la arquitectura Sunday Bridge de Intel pueden terminar hasta 8 operaciones en coma flotante (FLOP) por ciclo. 
¿Cuál es la velocidad pico (en GFLOPS) de un microprocesador con 4 núcleos Sunday Bridge que funciona a una frecuencia de reloj de 2 GHz?

Usuario Profesores Puntuación: 1,00 Cada núcleo tiene una velocidad máxima de 8 (op\_fp/ciclo) \* 2 \* 10^9 (ciclo/s) = 16 \*10^9 op\_fp/s = 16 \*10^9 FLOPS = 16 GFLOPS Como el microporcesador tiene 4 núcleos, la velocidad máxima sería 4\*16=64 GELOPS 3 En la expresión de la ley de Amdahl, Sp < p/(1+f(p-1)) para la ganancia de velocidad de un computador al mejorar uno de sus recursos, f es la fracción del tiempo antes de la mejora en la que se utiliza el recurso mejorado Usuario Profesores F Puntuación: 1,00 4 Un computador NUMA, es un multiprocesador donde la memoria está físicamente distribuida V/F Usuario Profesores Puntuación: 1,00 5 Un multiprocesador puede funcionar como computador MISD con la sincronización adecuada entre sus procesadores V/F Usuario Profesores 6 Si el bucle siguiente: for i=1 to N do a(i)=b(i)\*c; se ejecuta en 2 segundos y N=10^11, siendo c, a(), y b() datos en coma flotante, ¿cuántos GFLOPS alcanza la máquina al ejecutar el código? Nº entero Usuario Profesores 50 Puntuación: 1,00 1\*10^11 (op\_fp)/2s=5\*10^10 FLOPS /10^9 (FLOPS/GFLOPS)=50 GFLOPS 1 En la expresión de la ley de Amdahl, Sp ≤ p/(1+f(p-1)) para la ganancia de velocidad de un computador al mejorar uno de sus recursos, p es el factor de incremento de prestaciones del recurso que se v/F mejora
Usuario Profesores v Puntuación: 1,00 2 Los núcleos de la arquitectura Sunday Bridge de Intel pueden terminar hasta 8 operaciones en coma flotante (FLOP) por ciclo. ¿Cuál es la velocidad pico (en GFLOPS) de un microprocesador con 4 núcleos Sunday Bridge que funciona a una frecuencia de reloj de 2 GHz?

Usuario Profesores Flotantes \* frecuencia de reloj de 2 GHz? N\_operaciones\_Flotantes \* frecuencia \* N\_nucleos \* 10^9 (FLOPS) 64 Puntuación: 1.00 3 En la expresión de la ley de Amdahl, Sp < p/(1+f(p-1)) para la ganancia de velocidad de un computador al mejorar uno de sus recursos, f es la fracción del tiempo antes de la mejora en la que se utiliza V/F el recurso mejorado Usuario Profesores F Puntuación: 1,00

f es la fracción del tiempo antes de la mejora en la que NO se utiliza el recurso mejorado 4 Un computador NUMA, es un multiprocesador donde la memoria está físicamente distribuida V/F Usuario Profesores

5 Un multiprocesador puede funcionar como computador MISD con la sincronización adecuada entre sus procesadores V/F Usuario Profesores

Puntuación: 0,00

6 Si el bucle siguiente: for i=1 to N do a(i)=b(i)\*c; se ejecuta en 2 segundos y N=10^11, siendo c, a(), y b() datos en coma flotante, ¿cuántos GFLOPS alcanza la máquina al ejecutar el código? Usuario Profesores Nº entero N\_operaciones\_flotantes / Tiempo\_ejecución (Tcpu) \* 10^9 (GFLOPS)

1\*10^11 / 2 \* 10^9 = 5 \* 10 = 50 GFLOPS n: **1,00** 



```
7 En la secuencia de instrucciones:

(a) add r1, r2, r3; r1 \leftarrow r2 + r3

(b) sub r1, r1, r4; r1 \leftarrow r1 \leftarrow r4
        Hay dependencia WAW entre las instrucciones debido al registro r1
        Usuario Profesores
           V
       Puntuación: 1,00
  8 En la expresión de la ley de Amdahl, Sp ≤ p/(1+f(p-1)), para la ganancia de velocidad de un computador al mejorar uno de sus recursos p puede ser mayor que 1
       Usuario Profesores
           F
        Puntuación: -1,00
       p es el factor de mejora del recurso
 \begin{array}{lll} \textbf{9} & \text{En la secuencia de instrucciones:} \\ \text{(a)} & \text{add r1, r2, } \text{ r3 } \text{ ; } \text{r1} - \text{r2} + \text{r3} \\ \text{V/F} & \text{(b)} & \text{sub r1, r1, } \text{ r4 } \text{ ; } \text{r1} - \text{r1} - \text{r4} \end{array}
       No hay dependencia WAR entre las instrucciones debido al registro r1
        Usuario Profesores
          V V
       Puntuación: 1,00
10 Un cluster de computadores es un computador NUMA
       Usuario Profesores
           F
                   F
       Puntuación: 1,00
       Un cluster de computadores es un computador NORMA o multicomputador. Un computador NUMA es un multiprocesador.
```

### PARCIAL 2

| <b>1</b><br>V/F | La expresión para la ley de Gustafson es S=f+p*(1-f), donde f es la fracción no paralelizable del tiempo de ejecución paralelo y p es el número de procesadores que intervienen. Usuario Profesores V Puntuación: 1,00                                                                                                                                                                                                                                                                      |
|-----------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| <b>2</b><br>V/F | El tiempo de sobrecarga u overhead es un componente del tiempo de procesamiento paralelo junto con el tiempo de comunicación Usuario Profesores  F  Puntuación: 0,00  El tiempo de comunicación forma parte del tiempo de sobrecarga u overhead                                                                                                                                                                                                                                             |
| 3<br>V/F        | La ganancia de velocidad que consiguen p procesadores en un código secuencial que tarda un tiempo Ts en ejecutarse en un procesador, con una fracción no paralela de Ts igual a 0, un grado de paralelismo ilimitado y un tiempo de overhead igual a p^2 es Ts/((Ts/p)+p^2) Usuario Profesores  V  Puntuación: 0,00  Precisamente Tp=Ts/p+p^2                                                                                                                                               |
| <b>4</b><br>V/F | La ganancia de velocidad que consiguen p procesadores en un código secuencial que tarda un tiempo Ts en ejecutarse en un procesador, con una fracción no paralela de Ts igual a 0, un grado de paralelismo igual a n y un tiempo de overhead igual a 0 es igual a p para p <n (para="" 0="" 1,00="" dado="" el="" es="" f="0" overhead="" p="" p<n="" para="" precisamente="" preutixación:="" profesores="" que="" también="" tp="Ts/p" usuario="" v="" y="">=n Tp=Ts/n) y S=Ts/(Ts/p)</n> |
| 5<br>V/F        | Liguario Profesoros                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 6<br>V/F        | Tanto la difusión (broadcast) como la dispersión (scatter) implican comunicación de un procesador a todos los demás Usuario Profesores  V V  Puntuación: 1,00  En el broadcast se envía el mismo elemento a todos y en el scatter un elemento diferente a cada uno de los demás procesadores                                                                                                                                                                                                |
| <b>7</b><br>V/F | Un programa paralelo tarda 20 ns. Durante 10 ns solo puede ser ejecutado por un procesador y durante los otros 10 ns intervienen 5 procesadores (todos ellos igual de cargados). La sobrecarga se considera despreciable. El valor de la ganancia de velocidad es 3  Usuario Profesores  F V Puntuación: -1.00  T_s=10 ns +5*10 ns = 60 ns; T_P= 20 S=T_s/T_P=60/20=3                                                                                                                       |



| 8<br>V/F         | La ganancia de velocidad que consiguen p procesadores en un código secuencial que tarda un tiempo Ts en ejecutarse en un procesador, con una fracción no paralela de Ts igual a f, un grado de paralelismo ilimitado y un tiempo de overhead igual a 0 es p/(1+f(p-1) Usuario Profesores  V V Puntuación: 1,00 Precisamente corresponde a la cota que establece la ley de Amdahl |
|------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| V/F              | V Puntuación: 0,00 S=Ts/((Ts/p)+p), pero para p=n se tiene Ts/((Ts/n)+n)                                                                                                                                                                                                                                                                                                         |
| <b>10</b><br>V/F | Un programa paralelo tarda 20 ns. Durante 10 ns solo puede ser ejecutado por un procesador y durante los otros 10 ns intervienen 5 procesadores (todos ellos igual de cargados). El valor de la f de la ley de Gustafson es 0.5 Usuario Profesores  V  V                                                                                                                         |

El tiempo paralelo T\_P=20 y el tiempo no paralelizable es 10ns, por lo que el valor de la f de Gustafson es 10/20 = 0.5

PARCIAL 3 En el protocolo MESI, si en la cache de un nodo N1 hay un bloque B en estado S (Compartido), y ese nodo detecta que el nodo N2 intenta leer un dato del mismo bloque B, dicho bloque pasará al estado S (Compartido) en la caché del nodo N2, y se mantendrá en el estado S en la caché del nodo N1 Usuario Profesores F 2 En un multiprocesador, el procesador P1 ejecuta las instrucciones V/F (1) while (Z==0) { }; (2) r1=Y; en paralelo con las instrucciones que ejecuta el procesador P2: (a) X=1; (b) Y=2; Si el modelo de consistencia de memoria de un multiprocesador NO respeta el orden W - R (Sí respeta todos los demás), e inicialmente X=Y=Z=r1=0 (donde X,Y,y Z son variables en memoria compartida y r1 es un registro de P1), al final se podría tener r1=2 Usuario Profesores 3 Cuando se utilizan instrucciones del tipo LL/SC (lectura enlazada/escritura condicional) para implementar un cerrojo, los recursos hardware asociados a dicha técnica permiten detectar si, entre la ejecución de la lectura enlazada (LL) y la ejecución de la escritura condicional (SC) a la dirección de memoria del cerrojo, algún otro procesador ha accedido a dicha dirección Usuario Profesores 4 En un multiprocesador NUMA con 8 nodos, 8 GBytes por nodo, y líneas de cache de 128 Bytes, el directorio de memoria utilizado en cada nodo para mantener la cache en un protocolo MSI sin Usuario Profesores 5 En un microprocesador SMT (multihebra simultánea), se procesan varias hebras concurrentemente y en un instante determinado solo se pueden enviar a ejecutar instrucciones de una misma hebra. Usuario Profesores 6 En un multiprocesador NUMA con protocolo MSI basado en directorios de vector de bits completo NO puede haber una entrada en uno de los directorios con varios bits a uno (hay copias del bloque correspondiente en varias caches de la máquina) y el bit de estado del bloque en memoria igual a 0 (estado No válido en memoria) Usuario Profesores 7 En el protocolo MSI de espionaje para la coherencia, si en la cache de un nodo N1 hay un bloque B en estado M (Modificado) y detecta que el nodo N2 intenta escribir en un dato del mismo bloque B, dicho bloque pasará al estado M (Modificado) en la caché del nodo N2, y al estado I en la caché del nodo N1 tras actualizarse en la memoria principal. Usuario Profesores

8 El código siguiente permite implementar un cerrojo (lock(k)) en el que k=1 significa que el cerrojo está cerrado y k=0 que está abierto: h=0: k=1: while (fetch\_and\_or(k,b)==1) {}; Usuario Profesores 9 En un multiprocesador NUMA con 8 nodos, 8 GBytes por nodo, y líneas de cache de 128 Bytes, el número de bits que tiene cada una de las entradas del directorio que se utiliza para mantener la coherencia de cache en un protocolo MSI con directorio y codificación de bit completo es igual a 5

Usuario Profesores F

10 En un multiprocesador NUMA con protocolo MSI basado en directorios de vector de bits completo puede haber una entrada en uno de los directorios con un único bit a uno (hay una copia del bloque correspondiente en una cache de la máquina) y el bit de estado del bloque en memoria igual a 1 (estado Válido en memoria) Usuario Profesores



# Reservados todos los derechos. No se permite la explotación económica ni la transformación de esta obra. Queda permitida la impresión en su totalidad.

# PARA GANAR PASTA HAY QUE ESTUDIAR ¿VERDADERO O FALSO?

# ENTRA EN 7/1/1/ERSCUBRELO



### PARCIAL 4

Suponga que en un mismo ciclo se decodifican las cuatro instrucciones siguientes 1

V/F add r2, r2, r1 // r2 = r2 + r1(i+1) mul r3, r4, r1 (i+2) add r4, r4, r1 // r3 = r4\*r1 // r4 = r4+r1

> (entre paréntesis se indica el orden en el que están en el código), y pasan a una ventana de instrucciones única desde la que se emiten a las distintas unidades funcionales. El procesador puede emitir (con emisión DESORDENADA) TRES instrucciones por ciclo y tiene DOS unidades de suma/resta (con un retardo de 1 ciclo) y UN multiplicador (con un retardo de 3 ciclos)

Las instrucciones (i) e (i+3) se pueden emitir en el mismo ciclo Usuario Profesores

F

En la predicción dinámica de dos bits, el sentido de la predicción siempre cambia (de saltar a no saltar o de no 2 saltar a saltar) cuando el predictor falla V/F

Usuario Profesores

El procesador PROCEXA de 32 bits, puede captar TRES instrucciones por ciclo, DECODIFICAR TRES 3 instrucciones por ciclo, y dispone de una ventana de instrucciones centralizada desde donde se produce la N.º EMISIÓN DESORDENADA de hasta DOS instrucciones por ciclo. También dispone de un buffer de reordenamiento (ROB) donde implementa el renombramiento y la finalización ordenada, pudiendo retirarse desde el ROB, TRES instrucciones por ciclo para escribir sus resultados en la etapa WB del cauce. El procesador incluye además DOS unidades de Suma/Resta de UN ciclo; UN multiplicador de TRES ciclos, y UNA unidad de Carga/Almacenamiento de memoria de DOS ciclos.

Por tanto, las etapas del cauce del procesador son: IF (captación de instrucciones), ID (Decodificación de instrucciones), EX (ejecución en unidad funcional de la operación codificada por la instrucción), y WB (retirada de la instrucción del ROB y escritura de resultado en los registros del procesador). No se considera etapa ROB explícita en el cauce porque se supone que en el último ciclo de ejecución de las unidades funcionales, el resultado de la operación queda almacenado en el ROB

Para este procesador y la secuencia de instrucciones siguiente

ld r1 0(r3) // r1=M(r3)

ld r2,8(r3) // r2 = M(r3+8)

(3) (4)

¿En qué ciclo se empieza a ejecutar la instrucción (6)? (los ciclos se numeran desde 1)

Usuario Profesores

5







