Curso de Pós-Graduação em Sistemas Mecatrônicos (PPMEC) - FT - Universidade de Brasília

Disciplina: Sistemas Digitais para Automação (período 2020.1).

Professor: Daniel Mauricio Muñoz Arboleda

e-mail: damuz@unb.br



## Folha de Dados Primeira Lista Exercícios Entrega via Aprender3 em formato PDF

Nome: Alceu Bernardes Castanheira de Farias Matrícula: 19/0144670

## Exercício 1. Função que conta número de zeros de uma palavra de 16 bits

- 1) Diagrama esquemático RTL: Como o diagrama RTL 16 bits fica ruim para visualizar na folha de dados, ele foi exportado como um arquivo .pdf e se encontra no diretório SDA-Lista-1-Exercício-1/Ex1\_Schematic\_RTL.pdf.
- 2) Estimação consumo de recursos lógicos após a síntese lógica:

| LUTs         | FFs          | Pinos de IOs | Blocos DSP | Blocos BRAM |
|--------------|--------------|--------------|------------|-------------|
| Total: 20800 | Total: 41800 | Total: 106   | Total: 90  | Total: 50   |
| 17 (0.08%)   | 0 (0%)       | 22 (20.75%)  | 0 (0%)     | 0 (0%)      |

OBS: A estimação de recursos acima leva em consideração somente a UUT. Se analisarmos a síntese do top módulo, são utilizados 6 IOs (5.66 %): a entrada de clk para o VIO Core e a saída com o número de '0's na entrada, de 5 bits, conectados aos LEDs da Basys 3.

3) Gráfico(s) da(s) simulação comportamental mostrando o funcionamento do circuito. Se necessário acrescente sinais intermediários e mais quadros.





4) Esquemático da análise RTL após a inclusão do VIO core.



5) Layout do circuito após a implementação usando VIO core (após processo Place and Route – PAR):



 $OBS: Ciano = zero\_count\_module, \ Vermelho = dgb\_hub, \ magenta = VIO\_IP\_CORE.$ 

Curso de Pós-Graduação em Sistemas Mecatrônicos (PPMEC) - FT - Universidade de Brasília

Disciplina: Sistemas Digitais para Automação (período 2020.1).

Professor: Daniel Mauricio Muñoz Arboleda

e-mail: damuz@unb.br



6) Utilização do consumo de recursos lógicos após a implementação do circuito. Discrimine a utilização de recursos do topmodule e da unidade em teste (UUT).

| Módulo    | LUTs<br>Total: 20800 | FFs<br>Total: 41600 | Pinos de IOs<br>Total: 106 | Blocos DSP<br>Total: 90 | Blocos BRAM<br>Total: 50 |
|-----------|----------------------|---------------------|----------------------------|-------------------------|--------------------------|
| Topmodule | 601 (2.89%)          | 1003 (2.41%)        | 6 (5.66%)                  | 0 (0%)                  | 0 (0%)                   |
| UUT       | 17 (0.08%)           | 0 (0%)              | 0 (0%)                     | 0 (0%)                  | 0 (0%)                   |

7) Estimação do consumo de energia após a implementação do circuito:

Potência total: 87 (mW) Potência estática: 72 (mW) Potência dinâmica: 15 (mW)

## Gráfico de consumo de energia:

