25 de outubro de 2015

# TP1: Máquina Virtual

## 1. Introdução

O trabalho prático propõe a criação de uma máquina virtual básica, que deve ser simulada pela interpretação da Máquina de Khattab. A criação deste emulador tem por objetivo simular o ciclo "Fetch-decode-execute", realizado pelos processadores no nível de arquitetura do conjunto de instruções (ISA) dos computadores.

# 2. Implementação

O conjunto das instruções executadas pela Máquina Virtual está representado na tabela1.

| Cód | Símbolo       | Operandos    | Significado                           | Ação                                                |
|-----|---------------|--------------|---------------------------------------|-----------------------------------------------------|
| 01  | LOAD          | RM           | Carrega Registrador                   | $Reg[R] \leftarrow Mem[M + PC]$                     |
| 02  | $_{ m STORE}$ | RM           | Armazena Registrador                  | $Mem[M+PC] \leftarrow Reg[R]$                       |
| 03  | READ          | $\mathbf{R}$ | Lê valor para registrador             | $Reg[R] \leftarrow$ "valor lido"                    |
| 04  | WRITE         | R            | Escreve conteúdo do registrador       | "Imprime" $Reg[R]$                                  |
| 05  | COPY          | R1 R2        | Copia registrador                     | $Reg[R1] \leftarrow Reg[R2] *$                      |
| 06  | NEG           | R1           | Inverte o sinal do registrador        | $Reg[R1] \leftarrow -Reg[R1] *$                     |
| 07  | SUB           | R1 R2        | Subtrai dois registradores            | $Reg[R1] \leftarrow Reg[R1] - Reg[R2] *$            |
| 08  | ADD           | R1 R2        | Soma dois registradores               | $Reg[R1] \leftarrow Reg[R1] + Reg[R2] *$            |
| 09  | AND           | R1 R2        | AND (bit a bit) de dois registradores | $Reg[R1] \leftarrow Reg[R1] \text{ AND } Reg[R2] *$ |
| 10  | OR            | R1 R2        | OR (bit a bit) de dois registradores  | $Reg[R1] \leftarrow Reg[R1] \text{ OR } Reg[R2] *$  |
| 11  | XOR           | R1 R2        | XOR (bit a bit) de dois registradores | $Reg[R1] \leftarrow Reg[R1] \text{ XOR } Reg[R2] *$ |
| 12  | NOT           | R1           | NOT (bit a bit) de um registrador     | $Reg[R1] \leftarrow \text{NOT } Reg[R1] *$          |
| 13  | JMP           | M            | Desvio incondicional                  | $PC \leftarrow PC + M$                              |
| 14  | JZ            | M            | Desvia se zero                        | Se $PSW[zero], PC \leftarrow PC + M$                |
| 15  | JNZ           | M            | Desvia se não zero                    | Se $!PSW[zero], PC \leftarrow PC + M$               |
| 16  | JN            | M            | Desvia se negativo                    | Se $PSW[negativo], PC \leftarrow PC + M$            |
| 17  | JNN           | M            | Desvia se não negativo                | Se $!PSW[negativo], PC \leftarrow PC + M$           |
| 18  | PUSH          | R            | Empilha valor do registrador          | $SP \leftarrow SP - 1$                              |
|     |               |              |                                       | $Mem[SP] \leftarrow Reg[R]$                         |
| 19  | POP           | R            | Desempilha valor no registrador       | $Reg[R] \leftarrow Mem[SP]$                         |
|     |               |              |                                       | $SP \leftarrow SP + 1$                              |
| 20  | CALL          | M            | Chamada de subrotina                  | $SP \leftarrow SP - 1$                              |
|     |               |              |                                       | $Mem[SP] \leftarrow PC$                             |
|     |               |              |                                       | $PC \leftarrow PC + M$                              |
| 21  | RET           |              | Retorno de subrotina                  | $PC \leftarrow Mem[SP]$                             |
|     |               |              |                                       | $SP \leftarrow SP + 1$                              |
| 22  | HALT          |              | Parada                                |                                                     |

Ao ser executado, é necessário que o emulador receba cinco **argumentos**. São eles, respectivamente: valor inicial do PC, valor inicial do SP, posição inicial do programa na memória, nome do arquivo de texto que contém o programa, e o modo de saída de dados.

O quarto argumento, ou seja, o arquivo que contém o programa a ser executado pela Máquina Virtual, deve conter uma instrução numérica por linha, de acordo com a tabela1. Caso a instrução necessite de operandos, estes estarão presentes nas linhas seguintes, de forma que o acesso à memória seja contínuo.

Ao executar a Máquina Virtual, a memória e os registradores serão inicializados com zero. As instruções e os operandos contidos no arquivo texto serão lidos pelo programa, um a um, e armazenados nas posições de memória, a partir da posição fornecida pelo **terceiro argumento.** Dessa forma, a memória passa a conter as instruções que devem ser realizadas pela Máquina Virtual.

Para a criação da Máquina Virtual, foi implementada no corpo da função principal o comando "switch", que permite ao emulador executar diferentes tarefas, executadas de acordo com a instrução lida pelo programa.

Cada caso presente no "switch" representa uma das 22 instruções presentes no conjunto de instruções da máquina e direciona o emulador para uma função, a qual faz a operação solicitada, seja ela uma adição, uma operação lógica de registradores ou até um desvio na leitura das instruções. Essas funções estão definidas no arquivo cabeçalho "func.h", que contém outros comentários a respeito do objetivo de cada uma delas. A implementação dessas funções foi realizada no arquivo "func.c" Além da criação destes dois arquivos, está presente ainda o arquivo "main.c", no qual está implementada a função principal.

A compilação do programa foi feita por um Makefile. Para gerar o arquivo binário executável, basta entrar no diretório que contem o arquivo Makefile pelo terminal e digitar "make". Assim, um executável chamado "emulador" será criado na pasta *lbin*. Para executálo pelo terminal, é necessário o comando:

./emulador [arg1] [arg2] [arg3] [arg4] [arg5]

### 3. Testes

Quatro testes foram realizados na Máquina Virtual, onde cada um dos casos de teste representam um pequeno programa. Os arquivos de texto que contém os programas-teste estão no diretório *tp1\_alefmonltst* e estão nomeados como teste0.mv, teste1.mv, teste2.mv,

teste3.mv, respectivamente. O objetivo dos testes é verificar o funcionamento das diversas funções presentes no emulador.

## 3.1 Teste 0

O teste 0 foi realizado com o programa contido na especificação do TP.



```
bin — -bash — 105×38
[Alef:bin alefmonteiro$ ./emulador 0 1000 0 teste0.mv v
Instrucao executada: READ
PC-> 0
SP-> 1000
PSW-> (0, 0)
Registradores: R0(0) R1(0) R2(0) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0) R1
4(0) R15(0)
Instrucao executada: LOAD
PC-> 2
SP-> 1000
PSW-> (0, 0)
Registradores: R0(123) R1(0) R2(0) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0)
R14(0) R15(0)
Instrucao executada: ADD
PC-> 5
SP-> 1000
PSW-> (0, 0)
Registradores: R0(123) R1(100) R2(0) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0
) R14(0) R15(0)
Instrucao executada: WRITE
PC-> 8
SP-> 1000
PSW-> (0, 0)
Registradores: R0(223) R1(100) R2(0) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0
) R14(0) R15(0)
SAIDA->-> 223
Instrucao executada: HALT
PC-> 10
SP-> 1000
PSW-> (0, 0)
Registradores: R0(223) R1(100) R2(0) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0
) R14(0) R15(0)
Alef:bin alefmonteiro$
```

#### 3.2 Teste 1

O teste 1 consiste em somar 10 no valor x inserido pelo usuário. Este teste verifica o funcionamento das instruções: READ, LOAD, ADD, WRITE, HALT.

- Etapa 1: O valor x inserido pelo usuário é armazenado no registrador 0.
- Etapa 2: O registrador 1 recebe o valor 10, presente na posição 11 da memória.
- Etapa 3: Os registradores 0 e 1 são somados e o resultado é impresso na tela.
- Etapa 4: A instrução Halt é executada e o programa é finalizado.





```
bin — -bash — 105×38
[Alef:bin alefmonteiro$ ./emulador 0 1000 0 teste1.mv v
Instrucao executada: READ
SP-> 1000
PSW-> (0, 0)
Registradores: R0(0) R1(0) R2(0) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0) R1
4(0) R15(0)
Instrucao executada: LOAD
SP-> 1000
PSW-> (0, 0)
Registradores: R0(37) R1(0) R2(0) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0) R
14(0) R15(0)
Instrucao executada: ADD
PC-> 5
SP-> 1000
PSW-> (0, 0)
Registradores: R0(37) R1(10) R2(0) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0)
R14(0) R15(0)
Instrucao executada: WRITE
SP-> 1000
PSW-> (0, 0)
Registradores: R0(47) R1(10) R2(0) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0)
R14(0) R15(0)
SAIDA->-> 47
Instrucao executada: HALT
SP-> 1000
PSW-> (0, 0)
Registradores: R0(47) R1(10) R2(0) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0)
R14(0) R15(0)
Alef:bin alefmonteiro$
```

#### 3.3 Teste 2

O teste 2, por sua vez, consiste em um programa que calcula o somatório de 0 até n, onde n é fornecido pelo usuário. Este teste verifica o funcionamento das instruções: READ, LOAD, ADD, SUB, JN, JMP, WRITE, HALT.

- Etapa 1: O valor de n é armazenado no registrador 1.
- Etapa 2: O valor contido no registrador 1(no caso, valor é igual a "n") é adicionado ao registrador 0.
- Etapa 3: O registrador 2, que recebe o valor (1), será utilizado para a decrementar o valor de n em (-1).
- Etapa 4: Por fim, um desvio condicional foi implementado. Caso o valor do registrador 1 seja menor que zero, o programa imprime o valor do somatório e é finalizado. Caso contrário, o programa regressa à etapa 1.





```
in — -bash — 131×50
[Alef:bin alefmonteiro$ ./emulador 0 1000 0 teste2.mv v
PC-> 0
SP-> 1000
PSW-> (0, 0)
Registradores: R0(0) R1(0) R2(0) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0) R14(0) R15(0)
Instrucao executada: LOAD
PSW-> (0, 0)
Registradores: R0(0) R1(3) R2(0) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0) R14(0) R15(0) Instrucao executada: ADD
PC-> 5

SP-> 1000

PSW-> (0, 0)

Registradores: R0(0) R1(3) R2(1) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0) R14(0) R15(0)
Instrucao executada: SUB
PSW-> (0. 0)
PSW-> (0, 0)
Registradores: R0(3) R1(3) R2(1) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0) R14(0) R15(0)
Instrucao executada: JN
PC-> 11
SP-> 1000
PSW-> (0, 0)
Registradores: R0(3) R1(2) R2(1) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0) R14(0) R15(0)
Instrucao executada: JMP
PC-> 13
SP-> 1000
PSW-> (0, 0)
Registradores: R0(3) R1(2) R2(1) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0) R14(0) R15(0)
Instrucao executada: ADD
PC-> 5
SP-> 1000
PSW-> (0, 0)
Registradores: R0(3) R1(2) R2(1) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0) R14(0) R15(0)
Instrucao executada: SUB
PC-> 8
SP-> 1000
PSW-> (0, 0)
Registradores: R0(5) R1(2) R2(1) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0) R14(0) R15(0)
Registration es: No(3) Rif(2) R2(1) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0) R14(0) R15(0)

Registradores: R0(5) R1(1) R2(1) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0) R14(0) R15(0)
```

```
bin — -bash — 131×50
PSW-> (0, 0)
Registradores: R0(5) R1(1) R2(1) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0) R14(0) R15(0)
Instrucao executada: JMP
PC-> 13
SP-> 1000
PSW-> (0, 0)
Registradores: R0(5) R1(1) R2(1) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0) R14(0) R15(0)
Instrucao executada: ADD PC-> 5
SP-> 1000
PSW-> (0, 0)
Registradores: R0(5) R1(1) R2(1) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0) R14(0) R15(0)
Instrucao executada: SUB
Instructo executada: Sub PC-> 8 SP-> 1000 PSW-> (0, 0) RS(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0) R14(0) R15(0) R015(0) R01
Registradores: R0(6) R1(1) R2(1) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0) R14(0) R15(0) PC-> 11 SP-> 1000 PSW-> (1, 0) R9(0) R10(0) R10(0) R10(0) R2(1) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0) R14(0) R15(0) R15
Instrucao executada: JMF
Instructo executada: JMP
PC-> 13
SP-> 1000
PSW-> (1, 0)
Registradores: R0(6) R1(0) R2(1) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0) R14(0) R15(0)
Instructo executada: ADD
PC-> 5
SP-> 1000
PSW-> (1, 0)
Registradores: R0(6) R1(0) R2(1) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0) R14(0) R15(0)
Instrucao executada: SUB
PC-> 8
SP-> 1000
PSW-> (0, 0)
PSW-> (0, 0)
Registradores: R0(6) R1(0) R2(1) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0) R14(0) R15(0)
Instrucao executada: JN
PC-> 11
SP-> 1000
PSW-> (0, 1)
Registradores: R0(6) R1(-1) R2(1) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0) R14(0) R15(0)
Instrucao executada: WRITE
PC-> 15
SP-> 1000
PSW-> (0. 1)
Registradores: R0(6) R1(-1) R2(1) R3(0) R4(0) R5(0) R6(0) R7(0) R8(0) R9(0) R10(0) R11(0) R12(0) R13(0) R14(0) R15(0) SAIDA->-> 6
Instrucao executada: HALT
PC-> 17
```

#### 3.4 Teste 3

O teste 3 foi utilizado para efetuar operações lógicas com dois valores, inseridos pelo usuário. Este teste verifica o funcionamento das instruções: READ, COPY, AND, OR, XOR, NOT, WRITE, HALT.

- Etapa 1: O programa pede ao usuário que insira dois valores, armazenados nos registradores 0 e 1, respectivamente.
- Etapa 2: O programa copia o valor do registrador 0 para o registrador 2. Também é feita a cópia do valor presente no registrador 1 para o registrador 3.
  - Etapa 3: A operação AND é feita com os registradores 2 e 3 e o resultado é impresso.
  - Etapa 4: Registrador 2 recebe a cópia do valor do registrador 0 novamente.
  - Etapa 5: A operação OR é feita com os registradores 2 e 3 e o resultado é impresso.
  - Etapa 6: Registrador 2 recebe a cópia do valor do registrador 0 novamente.
  - Etapa 7: A operação XOR é feita com os registradores 2 e 3 e o resultado é impresso.
  - Etapa 8: Registrador 2 recebe a cópia do valor do registrador 0 novamente.
  - Etapa 9: A operação NOT é feita com o registrador 2 e o resultado é impresso.
  - Etapa 10: A instrução Halt é executada e o programa é finalizado.



```
Alefsini alefmonteiros ./emulador @ 1000 @ teste3.mv v
Instrucao executada: READ
PC-> 0
S7-> 1000
S7-> 100
```

```
Registradores: R8(2) R1(4) R2(9) R3(4) R4(8) R5(9) R6(8) R7(8) R8(8) R9(8) R10(8) R11(8) R12(8) R13(8) R14(8) R15(8) R15(8) R5(8) R5
```

## 4. Conclusão

A implementação do trabalho exigiu bastante esforço e dedicação. A tarefa, que no início parecia impossível, mostrou a importância do trabalho prático no aprendizado do aluno, uma vez que ele permite a verificação e a aplicação do conhecimento obtido em sala de aula. A montagem da Máquina Virtual exige que o aluno entenda as diversas instruções executadas e, dessa maneira, compreenda o funcionamento do ciclo de dados feito pelo processador.

A maior dificuldade encontrada foi o entendimento geral da função de cada registrador específico. Outro problema foi a compreensão de como o conteúdo da memória seria buscado pelo programa, mas foi solucionado pelo uso do "switch". Após a verificação de como o programa iria fluir e executar as instruções, o trabalho transcorreu sem maiores problemas.

O resultado, sem dúvidas, foi uma compreensão maior e mais detalhada do conteúdo abordado pelo professor. Além disso, a tarefa mostrou a importância da disciplina Software Básico para a formação acadêmica do estudante de computação.

# 5. Referências

[1] TANENBAUM, Andrew S.; AUSTIN, Todd. Organização Estruturada de Computadores. 6. ed.: Pearson, 2013.