

# Décimo proyecto ADC

# Alejandro Ramírez Jaramillo

Universidad Nacional de Colombia sede Manizales Email: alramirezja@unal.edu.co

#### Introducción

Los ADC (Analog to digital converter) son periféricos del microcontrolador que permiten convertir una señal de voltaje en un pin en un valor numérico, en otras palabras permiten llevar una señal física a un formato digital que puede ser usado/interpretado por el microcontrolador. Por ejemplo en la imagen de abajo se ilustra una señal de voltaje (color negro) que es muestreada por el ADC (puntos rojos) de manera periódica, estos valores muestreados son los que se convierten a un formato digital. Este ejemplo fue diseñado para una tarjeta STM32L476 y se hará en el lenguaje de programación assembler.



Figure 1. Muestreo de una señal de voltaje con el ADC

# Contenido

| 1.Registros                                          | 3 |
|------------------------------------------------------|---|
| 1.1 Inicialización de los relojes de los periféricos |   |
| 1.1.1 RCC_AHB2ENR                                    | 3 |
| 1.1.2 RCC_CCIPR                                      | 3 |
| 1.2 Configuración de entradas y salidas              |   |
| 1.2.1 GPIOx_MODER                                    | 3 |
| 1.2.2 GPIOx_ASCR                                     | 4 |
| 1.3 Configuración del ADC                            |   |
| 1.3.1 ADC1_CR                                        | 4 |
| 1.3.2 ADC1_SQR1                                      | 4 |
| 1.3.3 ADC1_SMPR1                                     | 5 |
| 1.3.4 ADC1_ISR                                       | 5 |
| 1.3.5 ADC1_DR                                        | 5 |
|                                                      |   |
| 2.Código ADC                                         | 7 |
| 2.1 Dirección de registros                           | 7 |
| 2.2 Relojes                                          | 7 |
|                                                      |   |
| 2.3 Configuración GPIOs                              | 7 |
| 2.4 Configuración ADC                                | 8 |
| 2.5 ADC                                              | 8 |
| 5.Referencias                                        | 9 |

# 1 Registros

Address:

+ RCC: 0x40021000 + GPIOA: 0x48000000 + ADC1: 0x0x50040000

# 1.1 Inicialización de los relojes de los periféricos

#### 1.1.1 RCC\_AHB2ENR

+ Offset:0x4C

| 31   | 30         | 29   | 28                | 27         | 26         | 25        | 24               | 23               | 22          | 21          | 20          | 19          | 18          | 17          | 16               |
|------|------------|------|-------------------|------------|------------|-----------|------------------|------------------|-------------|-------------|-------------|-------------|-------------|-------------|------------------|
| Res. | Res.       | Res. | Res.              | Res.       | Res.       | Res.      | Res.             | Res.             | Res.        | Res.        | Res.        | Res.        | RNG<br>EN   | HASHE<br>N  | AESEN<br>(1)     |
|      |            |      |                   |            |            |           |                  |                  |             |             |             |             | rw          | rw          | rw               |
|      |            |      |                   |            |            |           |                  |                  |             |             |             |             |             |             |                  |
| 15   | 14         | 13   | 12                | 11         | 10         | 9         | 8                | 7                | 6           | 5           | 4           | 3           | 2           | 1           | 0                |
| Res. | DCMIE<br>N |      | 12<br>OTGFS<br>EN | 11<br>Res. | 10<br>Res. | 9<br>Res. | 8<br>GPIOIE<br>N | 7<br>GPIOH<br>EN | GPIOG<br>EN | GPIOF<br>EN | GPIOE<br>EN | GPIOD<br>EN | GPIOC<br>EN | GPIOB<br>EN | O<br>GPIOA<br>EN |

Figure 2. Distribución bits AHB2ENR, RM0351 Reference Manual, Pag. 251

Para el ejercicio el usuario usará el pin 1 del puerto A.

#### 1.1.2 RCC\_CCIPR

+ Offset: 0x88

Peripherals independent clock configuration register, se usa para escoger la fuente del reloj del ADC, en otras palabra que reloj va a usarse en el ADC, con los bits 29 y 28.

| 31                | 30              | 29    | 28      | 27    | 26            | 25    | 24           | 23                                      | 22           | 21     | 20           | 19    | 18            | 17    | 16           |
|-------------------|-----------------|-------|---------|-------|---------------|-------|--------------|-----------------------------------------|--------------|--------|--------------|-------|---------------|-------|--------------|
| DFSDM<br>1<br>SEL | MI1 ADCSEL[1:0] |       | EL[1:0] | CLK48 | SEL[1:0]      | SAI2S | EL[1:0]      | SAI1S                                   | EL[1:0]      | LPTIM2 | SEL[1:0]     | LPTIM | 1SEL[1:0      | 12C3S | EL[1:0]      |
| rw                | ΓW              | rw    | rw      | rw    | ΓW            | rw    | rw           | rw                                      | ΓW           | rw     | rw           | rw    | rw            | rw    | rw           |
| 15                | 14              | 13    | 12      | 11    | 10            | 9     | 8            | 7                                       | 6            | 5      | 4            | 3     | 2             | 1     | 0            |
| I2C2SE            | L[1:0]          | I2C1S | EL[1:0] |       | RT1SEL<br>:0] |       | [5SEL<br>:0] | 400000000000000000000000000000000000000 | T4SEL<br>:0] | 1/4/27 | T3SEL<br>:0] |       | T2SEL<br>1:0] |       | T1SEL<br>:0] |
| rw                | ΓW              | rw    | rw      | rw    | rw            | rw    | rw           | rw                                      | ΓW           | rw     | rw           | rw    | rw            | rw    | ΓW           |

Figure 3. Distribución bits CCIPR, RM0351 Reference Manual, Pag. 269

## 1.2 Configuración de entradas y salidas

#### 1.2.1 GPIOx\_MODER

+ Offset:0x00

Con este registro establezca el pin 1 del puerto A como un pin analógico para que funcione como la entrada del ADC.

| 31   | 30      | 29   | 28                      | 27   | 26      | 25          | 24 | 23          | 22     | 21          | 20      | 19   | 18      | 17         | 16    |
|------|---------|------|-------------------------|------|---------|-------------|----|-------------|--------|-------------|---------|------|---------|------------|-------|
| MODE | 15[1:0] | MODE | MODE14[1:0] MODE13[1:0] |      | 13[1:0] | MODE12[1:0] |    | MODE11[1:0] |        | MODE10[1:0] |         | MODE | E9[1:0] | MODE8[1:0] |       |
| rw   | rw      | rw   | rw                      | rw   | rw      | rw          | rw | rw          | rw     | rw          | rw      | rw   | rw      | rw         | rw    |
| 15   | 14      | 13   | 12                      | 11   | 10      | 9           | 8  | 7           | 6      | 5           | 4       | 3    | 2       | 1          | 0     |
| MODE | E7[1:0] | MODE | 6[1:0]                  | MODE | 5[1:0]  | MODE4[1:0]  |    | MODE        | 3[1:0] | MODE        | [2[1:0] | MODE | E1[1:0] | MODE       | [0:1] |
| rw   | rw      | rw   | rw                      | rw   | rw      | rw          | rw | rw          | rw     | rw          | rw      | rw   | rw      | rw         | rw    |

Figure 4. Distribución bits MODER, RM0351 Reference Manual, Pag. 305

#### 1.2.2 GPIOx\_ASCR

+ Offset: 0x2C

GPIO port analog switch control register, conecta el switch analógico a la entrada del ADC.

| 31    | 30    | 29    | 28    | 27    | 26    | 25   | 24   | 23   | 22   | 21   | 20   | 19   | 18   | 17   | 16  |
|-------|-------|-------|-------|-------|-------|------|------|------|------|------|------|------|------|------|-----|
| Res   | Hen.  | Res   | Res   | Res   | Res   | Res. | Res. | Res  | Res  | Re.  | Res  | Res. | Res  | Re.  | Res |
| 15    | 14    | 13    | 12    | 11    | 10    | 9    | 8    | 7    | 6    | 5    | 4    | 3    | 2    | 1    | 0   |
| ASC15 | ASC14 | ASC13 | ASC12 | ASC11 | ASC10 | ASC9 | ASC8 | ASC7 | ASC6 | ASC5 | ASC4 | ASC3 | ASC2 | ASC1 | ASC |
| rw    | rw    | rw    | rw    | rw    | rw    | rw   | rw   | rw   | ΓW   | rw   | rw   | rw   | rw   | rw   | rw  |

Figure 5. Distribución bits ASCR, RM0351 Reference Manual, Pag. 312

# 1.3 Configuración del ADC

#### 1.3.1 ADC1\_CR

+ Offset: 0x08

ADC control register, registro que maneja el ADC, el inicio y el final de las conversiones. Este registro se usará para activar el regulador de voltaje del ADC y habilitar el ADC.

| 31        | 30           | 29   | 28           | 27   | 26   | 25   | 24   | 23   | 22 | 21         | 20     | 19           | 18          | 17    | 16   |
|-----------|--------------|------|--------------|------|------|------|------|------|----|------------|--------|--------------|-------------|-------|------|
| ADCA<br>L | ADCA<br>LDIF | DEEP | ADVREG<br>EN | Res. | Res  | Res. | Ras. | Ras. | Re | Res.       | Fless. | Res          | Res         | Rea   | Res. |
| rs        | rw           | rw   | rw           |      |      |      |      |      |    |            |        | 00 00        |             |       |      |
| 15        | 14           | 13   | 12           | 11   | 10   | 9    | 8    | 7    | 6  | 5          | 4      | 3            | 2           | 1     | 0    |
| Res.      | Res          | Res. | Res.         | Re.  | Res. | Res  | Res  | Res. | Re | JADST<br>P | ADSTP  | JADST<br>ART | ADSTA<br>RT | ADDIS | ADEN |
|           |              |      | e 28         |      | P 23 |      |      |      |    | rs         | rs     | rs           | rs          | rs    | rs   |

Figure 6. Distribución bits ADC\_CR, RM0351 Reference Manual, Pag. 589

#### 1.3.2 ADC1\_SQR1

+ Offset: 0x30

ADC regular sequence register 1, lo primeros 4 bits determinan el número de conversiones que se harán en una secuencia, los bits 6:10 escogen que canal se va a leer en la primera conversión (en este ejercicio se usa el canal 6).

| rw   | rw   | rw    | rw |     | rw      | rw | ΓW       | rw  | ΓW |     |          | rw | rw | ΓW   | rw    |
|------|------|-------|----|-----|---------|----|----------|-----|----|-----|----------|----|----|------|-------|
|      | SQ2  | [3:0] |    | Res |         |    | SQ1[4:0] | 1   |    | Res | Ren      |    | L[ | 3:0] |       |
| 15   | 14   | 13    | 12 | 11  | 10      | 9  | 8        | 7   | 6  | 5   | 4        | 3  | 2  | 1    | 0     |
|      |      | 30    | rw | rw  | ΓW      | rw | ΓW       |     | rw | rw  | rw       | rw | rw |      | rw    |
| les. | Res. | Ras   |    |     | SQ4[4:0 | ]  |          | Res | •  |     | SQ3[4:0] |    |    | Res. | SQ2[4 |
| 31   | 30   | 29    | 28 | 27  | 26      | 25 | 24       | 23  | 22 | 21  | 20       | 19 | 18 | 17   | 16    |

Figure 7. Distribución bits ADC\_SQR1, RM0351 Reference Manual, Pag. 602

#### 1.3.3 ADC\_SMPR1

+ Offset: 0x14

ADC sample time register 1, este registro determina el tiempo de muestreo del ADC para un canal específico, si nos remitimos a la imagen en la introducción seria la distancia en tiempo entre cada punto rojo basándose en el reloj del ADC.

| 31          | 30        | 29        | 28 | 27        | 26       | 25 | 24 | 23       | 22 | 21 | 20          | 19  | 18 | 17        | 16 |
|-------------|-----------|-----------|----|-----------|----------|----|----|----------|----|----|-------------|-----|----|-----------|----|
| SMPPL       | Res       | SMP9[2:0] |    | 1         | SMP8[2:0 |    |    | 0] SMP7[ |    |    | IP7[2:0] SM |     |    | SMP5[2:1] |    |
| rw          |           | rw        | rw | rw        | rw       | rw | rw | rw       | rw | rw | rw          | rw  | rw | rw        | rw |
| 15          | 14        | 13        | 12 | 11        | 10       | 9  | 8  | 7        | 6  | 5  | 4           | 3   | 2  | 1         | 0  |
| SMP5[<br>0] | SMP4[2:0] |           |    | SMP3[2:0] |          |    | 3  | SMP2[2:0 | 1  |    | SMP1[2:0    | ]   |    | SMP0[2:0  | )] |
| rw          | rw        | rw        | rw | ΓW        | rw       | rw | rw | rw       | rw | rw | rw          | rw. | rw | rw        | rw |

Figure 8. Distribución bits ADC\_SMPR1, RM0351 Reference Manual, Pag. 598

#### 1.3.4 ADC1\_ISR

+ Offset: 0x00

ADC interrupt and status register, este registro contiene múltiples banderas del ADC que indican, por ejemplo, el final de una secuencia de conversión. Va a ser usado para identificar cuando se puede leer el valor del ADC en el registro ADC\_DR.



Figure 9. Distribución bits ADC1\_ISR, RM0351 Reference Manual, Pag. 585

#### 1.3.5 ADC1\_DR

+ Offset: 0x40

ADC regular data register, este registro contiene el valor medido por el ADC, solo puede ser leído.

| 31   | 30  | 29  | 28  | 27  | 26  | 25  | 24   | 23      | 22  | 21   | 20  | 19  | 18  | 17   | 16  |
|------|-----|-----|-----|-----|-----|-----|------|---------|-----|------|-----|-----|-----|------|-----|
| Res. | Res | Res | Res | Ros | Res | Res | Res  | Res     | Ros | Fins | Res | Res | Res | Ros. | Ros |
| 15   | 14  | 13  | 12  | 11  | 10  | 9   | 8    | 7       | 6   | 5    | 4   | 3   | 2   | 1    | 0   |
|      |     |     |     |     |     |     | RDAT | A[15:0] |     |      |     |     |     |      |     |
| r    | r   | r:  | r   | r   | r   | r   | r    | r       | r   | r    | r   | r   | r   | r    | r   |

Figure 10. Distribución bits ADC1\_DR, RM0351 Reference Manual, Pag. 606

6

## 2 Código ADC

El código que se utilizará el ADC para medir un valor de voltaje en el pin 1 del puerto A.

Operaciones:

- orr → OR lógico
- and & = → AND lógico

## 2.1 Dirección de registros

Se inicializan los registros usando los valores de offset y direcciones que se encuentran en la sección Registros.

```
RCC base address is 0x40021000
    AHB2ENR register offset is 0x4C
         RCC_AHB2ENR, 0x4002104C // RCC AHB2 peripheral clock reg
. egu
//
         RCC base address is 0x40021000
// CCIPR register offset is 0x88
. equ
         RCC_CCIPR, 0x40021088 // RCC CCIPR peripheral independent clock reg
//
         GPIOA base address is 0x48000000
    MODER register offset is 0x00
//
    ASCR register offset is 0x2C
//
. equ
         GPIOA_MODER, 0x48000000 // GPIOA port mode register
                        0x4800002C // GPIOA analog switch data register
. equ
         GPIOA_ASCR,
        ADC1 base address is 0x50040000
//
   CR register offset is 0x08
//
    SQR1 register offset is 0x30
//
// SMPR1 register offset is 0x14
// ISR register offset is 0x00
// DR
          register offset is 0x40
        ADC1_CR,
. equ
                     0x50040008 // ADC1 control register
        ADC1_SQR1, 0x50040030 // ADC1 regular sequence register
. equ
. equ
        ADC1_SMPR1, 0x50040014 // ADC1 sample time register
        ADC1_ISR, 0x50040000 // ADC1 interrupt and status register ADC1_DR, 0x50040040 // ADC1 regular data register
. eau
. equ
```

# 2.2 Relojes

Como se va a usar el pin 1 del puerto A como la entrada del ADC se activa el reloj para el puerto A:

Después escogemos el reloj del ADC y lo habilitamos:

## 2.3 Configuración GPIOs

Se configura el pin 1 del puerto A en modo análogo.

```
and r5, 0xFFFFFFFF // Write 11 to bits 3, 2 for P1 str r5, [r6] // Store result in GPIOA MODER register
```

Y se conecta el pin 1 al switch análogo:

#### 2.4 Configuración ADC

Comenzamos habilitando el regulador de voltaje del ADC1 usando el registro de control.

Usando el registro SQR1 escogemos el canal usado para la primera secuencia de conversión (Channel 6) y con el registro SMPR1 configuramos la frecuencia de las conversiones para este canal.

```
// Set regular secuence chanel ADC1 (bit 10:6 in SQ1 register)
ldr r6, = ADC1_SQR1 // Load peripheral clock reg address to r6
ldr r5, [r6]
                          // Read its content to r5
orr r5, 0x180
                          // Set bit 8:7 to enable CH6
str r5, [r6]
                          // Store result in peripheral clock register
// Set sample time ADC1 CH6 (bit 20:18 in SMP6 register)
ldr r6, = ADC1_SMPR1 // Load peripheral clock reg address to r6
ldr r5, [r6]
                          // Read its content to r5
orr r5, 0x001C0000
                          // Set 640.5 ADC clock cycles
str r5, [r6]
                          // Store result in peripheral clock register
```

El ADC requiere algo de tiempo para inicializarse, por lo cual sera necesario usar un delay, este cargara una variable DELAY en un registro, a este registro se le restara 1 (comando sub) y cuando llegue a cero (comando cmp para comparar el valor del registro con el número cero) seguira con la medición del ADC, en caso contrario seguirá restando 1 al registro.

#### 2.5 ADC

Para dar inicio a la conversión de ADC se usa el bit 2 del registro de control (CR).

loop:

// ADC START
Idr r6, = ADC1\_CR // Load reg address to r6
Idr r5, [r6] // Read its content to r5
orr r5, 0x4 // Set bit 1 to enable ADSTART
str r5, [r6] // Store result in peripheral clock register

// ADC wait end of conversion

Después de iniciar la conversión es necesario esperar hasta que esta termine para leer el valor medido por el ADC, para identificar cuando termina se acude al registro ISR en donde se encuentra la bandera de final de conversión (EOC). Entonces se hará una comparación entre el valor de este registro y una constante para conocer el estado de la bandera (1 o 0).

Si embargo el registro ISR tiene otras banderas distintas cuyos estados no conocemos y esto afecta la comparación, pues si una sola bandera está en un estado diferente a su bit correspondiente en la constante con la que se esta comparando el registro, la comparación ya no dependerá solamente de la bandera EOC y no necesariamente indicará si ya termino o no la conversión.

Entonces para hacer una comparación adecuada es necesario convertir los valores desconocidos de los otros bits del registro en valores que si conozcamos (obviamente esta operación se aplicará al registro en el que se almacenará el valor de ADC\_ISR, pues no debo modificar el registro original para evitar cambiar el comportamiento del ADC).

```
and r5, 0x4
cmp r5, #4 // Compare data content in r4 is 4
```

Para hacer esto se hace una operación "and" que convertirá todos los demás bits en cero sin importar su valor original mientras el valor del bit EOC permanece igual, entonces se podrá hacer la comparación con la constante. Hasta que la conversión no termine se seguirá haciendo la comparación y cuando se termine se almacenará el valor del registro DR en otro registro.

Aunque la conversión haya terminado, no necesariamente ha terminado la secuencia, por esto se replica lo que se hizo con la bandera EOC pero esta vez usando la bandera EOS (End of regular Sequence flag):

Cuando la secuencia termine es necesario limpiar la bandera EOS poniendo un uno en ella, lo mismo aplicaría para la bandera EOC pero esta se limpia automáticamente cuando se lee el registro CR.

# 3 Referencias

- + PM0214 Programming manual, STM32 Cortex-M4 MCUs and MPUs programming manual.
- + RM0351 Reference manual, STM32L4x5 and STM32L4x6 advanced Arm-based 32-bit MCUs.
- + MB1136 Schematic board.