## Микрорачунарски системи Име и презиме: 31.03.2022. Број индекса: ЗАДАЦИ

- 1. За микропроцесор iAPX8086 пројектовати систем који серијски прима податке, обрађује их, а резултате приказује на два 7s дисплеја. Врши се пријем неозначених осмобитних података, са 2 стоп бита, парним битом парности и 64x baud rate фактором, користећи прекид 123 са линије RxRDY компоненте 8251. Преко компоненте 8255 повезана су два 7s дисплеја, који иницијално приказују 0. За сваки примљени елемент са парним редним бројем (од почетка пријема) се приказују прва два бита најмање тежине, а за непарне од почетка пријема – два бита највише тежине. Два 7s дисплеја освежавати у оквиру интерапта 199, повезивањем генератора клока адекватне фреквенције (на шеми назначити фреквенцију, а затим у коментару и образложити) на одговарајућу прекидну линију. Потребне компоненте поставити произвољно, почевши од адресе 0хА000. Сваки дисплеј је потребно освежити бар 60 пута у секунди. Нацртати детаљну шему повезивања компонената и табелу организације адресног простора. (50р)
- 2. Написати асемблерски програм за PIC16F84A, којим се на пину RA1 генерише поворка правоугаоних импулса. Ови импулси имају једнако трајање, али и паузе између њих, при чему им периода одговара фреквенцији од 50Hz, све док је притиснут тастер повезан на пину RB2. За генерисање импулса задате фреквенције користити прекид тајмера 0 (ТМR0). Максималан број периода које сме узастопно генерисати овај систем (након тога на излазу је само "0") се чита са локације 0х03 у EEPROM меморији. Такт осцилатора је 3.2768 MHz. (50p)

ТЕОРИЈА 1. Уколико се ради о **DMA Write** типу преноса података код компоненте 8237A: IOR 1 IOW 2 IEMR 3 EMW 4 39 A6 а) Колико тактова системског часовника је потребно да би се пренео један 38 A5 37 A4 36 EOP 35 A3 MEMR баіт код нормалног У/И? MEMW 5 NC READY 6 б) Који сигнали (IOR, IOW, MEMR, MEMW, ADSTB, AEN, A0-A7, DB0-34 A2 33 A1 HLDA 7 DB7) су активни у сваком од тактова при нормалном У/И? ADSTB 8 32 A0 31 VCC AEN 9 HRQ 10 CS 11 8237A 30 DB0 CLK 12 29 DB1 28 DB2 27 DB3 RESET 13 14 DACK2 DACK3 15 в) Који сигнали (IOR, IOW, MEMR, MEMW, ADSTB, AEN, A0-A7, DB0-25 DACK0 16 DREQ3 DB7) су активни у сваком од тактова при компресованом У/И? 24 DACI 23 DB5 DREQ2 17 18 DREQ1 DREQ0 19 22 DB6 (GND) VSS 20 21 DB7 2. Приликом серијске комуникације рачунар-модем, коришћењем RS-232 протокола, навести који сигнали треба да се јаве (након укључивања), којим редоследом, и које је њихово значење, да би могао да се пошаље податак од рачунара ка модему.

3. На слици је приказана блок-шема контролера прекида 8259А. Навести све кораке прекидне секвенце, након јављања захтева на линијама IR2 i IR7. Сматрати да је компонента у "single" моду, повезана на У корацима навести конкретне вредности постављене на магистрали и конкретне битове који се сетују или ресетују у одговарајућим регистрима (нпр.  $ISR_0$  је нулти бит у регистру ISR).



| CAS 0 CASCADE CAS 1 CASCADE BUFFER CAS 2 COMPARATOR  SP/EN INTERNAL BUS  a) | REG (ISR)  RESOLVER RESOLVER RESOLVER REG (IRA  REG (IRR)  IRA  IRA  IRA  IRA  IRA  IRA  IRA                                                                                                                                  |
|-----------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| б)                                                                          |                                                                                                                                                                                                                               |
| в)                                                                          |                                                                                                                                                                                                                               |
| r)                                                                          |                                                                                                                                                                                                                               |
| д)                                                                          |                                                                                                                                                                                                                               |
| e)                                                                          |                                                                                                                                                                                                                               |
|                                                                             | а) Ако је С <sub>ЕХТ</sub> = 33pF, одредити R осцилатора, тако да инструкцијски такт буде 250kHz. Сматрати да је ln(10) = 2.3.  R <sub>ЕХТ</sub> =  б) Које је ограничење вредности отпорника у спољашњем ресет-колу и зашто? |
|                                                                             | MHz, одговарајуће кашњење 1µs, а чекање на упис у оограмског кода од 50 линија. Сматрати да се условни                                                                                                                        |
| Унос 50 линија кода траје:                                                  |                                                                                                                                                                                                                               |
| Образложити решење:                                                         |                                                                                                                                                                                                                               |
| 6. Local Interconnection Network је протокол нам                            | лењен за                                                                                                                                                                                                                      |

Омогућује комуникацију \_\_\_\_ мастера и \_\_\_\_ slave уређаја. Колизија се решава \_\_\_\_