## Heuristiken für das TechnologyMapping

Alexander Zorn

Geboren am 26. Mai 1996 in Bonn 29. Mai 2018

Bachelorarbeit Mathematik

Betreuer: Prof. Dr. Stephan Held

Zweitgutachter: YYYY YYYY

FORSCHUNGSINSTITUT FÜR DISKRETE MATHEMATIK

MATHEMATISCH-NATURWISSENSCHAFTLICHE FAKULTÄT DER RHEINISCHEN FRIEDRICH-WILHELMS-UNIVERSITÄT BONN

## Inhaltsverzeichnis

| 1 | Einleitung                                                             | 2                             |  |  |  |
|---|------------------------------------------------------------------------|-------------------------------|--|--|--|
| 2 | Terminologie & grundlegender Algorithmus 2.1 grundlegende Definitionen | 3<br>3<br>5                   |  |  |  |
| 3 | Allgemeiner Algorithmus und Heuristik  3.1 Tradeoffprobleme            | 7<br>8<br>9<br>11<br>12<br>13 |  |  |  |
| 4 | Präprozessing zusätzliche Addons                                       |                               |  |  |  |
| 5 | Weitere Optimierungskriterien 1                                        |                               |  |  |  |
| 6 | Version der Heuristik, welche obige Kriterien beherzigt                |                               |  |  |  |
| 7 | Laufzeitanalyse                                                        |                               |  |  |  |
| 8 | Fazit und Ausblick                                                     |                               |  |  |  |

## 1 Einleitung

Der zunehmende Gebrauch elektronischer Geräte verlangt nach immer leistungsfähigeren Computerchips. Ein solcher wenige Quadratzentimeter große Chip beherbergt bis zu mehreren Milliarden Transistoren, welche, durch Drähte verbunden, gemeinsam eine Logische Funktion errechnen. Das Chipdesign beschreibt die Aufgabe aus einer gegeben Logischen Funktion einen herstellbaren Chip zu entwerfen, welcher diese Funktion realisiert.

Mithilfe von, aus wenigen Transistoren konstruierten, Bauteilen (genannt Gates, z.B.: AND, OR, INV, OAI) lässt sich eine Logische Funktion nachbilden. Abbildung 1 (links) zeigt dies an einem kleinen Beispiel. Die Realisierung einer solchen Funktion ist jedoch nicht eindeutig, wie die in Abbildung 1 (links und rechts) gezeigte Nachbildung, beweist.

Die Größe der Menge aller möglicher Baupläne (später Circuit) für eine Logische Funktion hängt maßgeblich von



Abbildung 1: Zwei Realisierungen der Logischen Funktion  $\neg((w \lor x) \land (y \lor z))$ 

der Anzahl der zur Verfügung stehenden Bauteile, sowie von dem Aufbau der Funktion, ab. Es stellt sich heraus, dass im Allgemeinen eine Vielzahl möglicher Realisierungen einer Logischen Funktion existieren. Jedes Bauteil besitzt physikalische Eigenschaften an Größe, Geschwindigkeit (Delay) etc.. Somit besitzt auch jede Realisation solche Eigenschaften.

Ziel des TechnologyMapping ist es für eine Logische Funktion eine Realisierung zu finden, welche eine Kostenfunktion (bestehend aus den physikalischen Eigenschaften) optimiert. Die Wahl der Implementierung hat direkte Auswirkungen auf die Schnelligkeit, Größe und den Stromverbrauch des fertigen Chips. Hierbei geht das TechnologyMapping von einer bereits realisierten Logischen Funktion aus und baut diese um zu einer möglichst kostengünstigen Alternative um.

Der optimale mögliche Umbau lässt sich bei kleinen oder eingeschränkten gegebenen Bauplänen noch in akzeptabler Zeit finden. Die Lösung dieses Problem für allgemeine Baupläne und Kostenfunktionen ist jedoch ein NP vollständiges Problem. Aus diesem Grund entwickelt die folgende Arbeit eine Heuristik, welche für sehr (mehrere 10.000 Bauteile) große Baupläne in akzeptabler Zeit einen möglichst kostengünstigen Umbau ermöglicht.

## 2 Terminologie & grundlegender Algorithmus

#### 2.1 grundlegende Definitionen

Es folgen ein paar grundlegende Definitionen zur Beschreibung des Problems.

#### **Definition 2.1.** Boolesche Variable und Funktion:

Eine boolesche Variable ist eine Variable mit Werten in  $\{0,1\}$ . Sei  $n,m \in \mathbb{N}$ . Eine boolesche Funktion ist eine Funktion  $f: \{0,1\}^n \to \{0,1\}^m$  mit n inputs und m outputs.

#### **Definition 2.2.** Gate und Library:

Ein Gate g mit Eingangsgrad  $n \in \mathbb{N}$  ist ein Tripel  $(f_g, d_g, area_g)$ . Hierbei sind  $d_g, area_g \in \mathbb{R}_{\geq 0}$ . Des Weiteren gilt  $f_g$  ist eine boolesche Funktion mit  $f_g : \{0,1\}^n \to \{0,1\}$ .

Eine Library L ist eine Menge von Gates und sei  $fanin_{max} := max\{arity(g)|g \in L\}.$ 



Abbildung 2: Beispiel einer Library

 $area_g$  gibt die Größe des physikalischen Bauteils an und  $d_g$  beschreibt die Zeit die ein Signal braucht um von den inputs des Gates zu seinem Output zu gelangen. Dieser Wert lässt sich noch weiter differenzieren indem man  $d_g \in \mathbb{R}^n$  wählt und somit Zeiten für jeden der Inputs angeben werden kann.

#### **Definition 2.3.** Circuit:

Ein Circuit ist ein gerichteter kreisfeier Graph (directed acyclic graph DAG) mit folgenden Eigenschaften. Jeder Knoten gehört zu einer der aufgelisteten Kategorien:

- Input Knoten mit Eingangsgrad Null.
- Gates mit mindestens einer eingehenden Kante und ausgehenden Kante. Diese korrespondieren zu der Definition oben mit dem Zusatz dass an jedem der Inputs optional ein Inverter liegen kann.
- Outputs mit genau einer eingehenden Kante und keiner ausgehenden.

Ein Gate mit mehr als einer ausgehenden Kante wird auch Highfanoutgate genannt.

Ein Circuit realisiert durch Verschachtelung der booleschen Funktionen seiner Gates ebenfalls eine boolesche Funktion.

Zwei Circuits heißen äquivalent, wenn sie die gleiche boolesche Funktion realisieren.

In einem Circuit lassen sich Teilgraphen durch ein Gate der Library austauschen. Voraussetzung für einen solchen Tausch ist, dass der veränderte Circuit äquivalent zu dem originalen ist. Dies sicher die folgenden Definitionen.

#### **Definition 2.4.** Match und Kandidat:

Sei g ein Gate in einem Circuit C. Ein (invertiertes) Match m ist ein Tupel  $(p_m, I_m, f_m, inv_m)$  welches folgendes enthält:

- Ein Gate p der Library
- Eine Menge X von Knoten aus der Circuit und eine Bijektion  $f: X \to inputs(p)$
- Ein Funktion  $inv: inputs(p) \rightarrow \{not\_inv, inv\}$

So dass der Circuit C', welcher durch den Austausch des Sub-Circuits von X bis g durch das Match (mit den durch inv definierten Invertern an den Inputs) entsteht, äquivalent zu C ist. Ein invertiertes Match auf g ist ein Match auf g mit einem Inverter an jedem seiner Outputs.

Ein (invertierter) Kandidat auf g besteht aus einem (invertierten) Match auf g und einem Kandidaten für jeden Input Knoten von g (welcher kein Input von C ist).

**Definition 2.5.** Circuit-Kandidat: Sei C ein Circuit mit Outputknoten Menge O. Eine Circuit-Kandidat K von C ist eine Menge von Kandidaten, sodass  $\forall o \in O \exists ! h \in K : h$  ist Kandidat von o und an jedem Knoten von C an dem sich mehrere Kandidaten überschneiden ist dasselbe Match gewählt.

Folgendes Beispiel visualisiert die vorherigen Definitionen.

#### BILD EINSETZEN

Ein Circuit-Kandidat C ist eine Möglichkeit den Circuit physikalisch zu realisieren. Wie bereits in der Einleitung bemerkt gilt es nun den besten Kandidaten auf C auszuwählen. Dafür ist ein Maß für Implementierungen von Circuits notwendig. Es folgen zwei geläufige Beispiele. In der Praxis (und im späteren Verlauf dieser Arbeit) wird in der Regel eine convex-Kombination aus beiden verwendet.

#### **Definition 2.6.** Area und Delay eines Kandidaten:

Sei C ein Circuit und K ein Circuit-Kandidat auf C. Dann gilt:

- $area(K) = \sum_{g \in gates(C)} (a_g + \sum_{i \in inputs(g)} \mathbb{1}_{\{inv_g(i) = =inv\}} area_{inv})$  wobei  $area_{inv}$  die Größe eines Inverters ist.
- $\begin{array}{l} \bullet \;\; AT(K) = \\ \max_{k \in can(K)} \{ \max_{i \in inputs(k)} \{ d_{gate(k)} + \mathbb{1}_{\{inv_g(i) = = inv\}} d_i + AT(inp\_can(k,i)) + d_{w(k,i)} \} \} \end{array}$

Wobei can(K) die Menge der Kandidaten von K sind und inputs(k) sind die Inputknoten des Outputknoten des Kandidaten k. Des Weiteren ist  $d_i$  das Delay eines Inverters und  $d_{w(k,i)}$  das Delay der Kante zwischen den Knoten k und i.  $inp\_can(k,i)$  gibt den Kandidaten des i'ten Inputs von k zurück.

Das Delay (AT) gibt an wann das letzte Signal aus einem der Outputs des Circuit kommt.

#### 2.2 Kern Algorithmus

Es folgt ein grundlegender Algorithmus, welcher auf eingeschränkten Circuits arbeitet, jedoch im weiteren Verlauf dieser Arbeit zu einer Heuristik für allgemeine sehr große Circuits erweitert wird.

```
(EINFACHES) TECHNOLOGY MAPPING
```

**Instanz:** Circuit C ohne Highfanoutknoten (Knoten mit nur einer aus-

gehenden Kante), mit eindeutigem Output o, Library L mit

beschränktem  $fanin_{max}$ 

Aufgabe: Finde einen Kandidaten K auf o, welcher die Arrivalti-

me/Area minimiert.

#### Algorithmus: (einfaches) Technology Mapping

Input: Circuit C kreisfrei mit finalem Output o, Library L

1 bester\_kandidat[]  $\leftarrow \emptyset$ 

6

- **2** bester\_inv\_kandidat[]  $\leftarrow \emptyset$
- **3 foreach** Knoten  $v \in V(G)$  in topologischer Reihenfolge **do**
- berechne alle (invertierten) Matches auf v
- 5 | foreach Match m auf v do
  - Berechne besten Kandidaten mit m auf v
- 7 Update best\_(inv)\_kandidaten
- 8 Implementiere C entsprechend bester\_kandidat[o]

Dieser geht in topologischer Reihenfolge durch die Knoten v des Graphen und berechnet alle Matche auf v. Diese Matche werden dann zu einem Kandidaten ergänzt. Dieser Schritt (6) lässt sich sehr schnell implementieren, da für jedes Match m die besten Kandidaten der Inputs von m bereits bekannt sind.

Ohne Highfanout-Knoten überschneiden sich diese nicht, und der beste Kandidat (inklusive der invertierten Verisonen) für jedes Match ist schnell gefunden. Von diesen wird der beste (in Bezug auf Area oder Arrivaltime) in Schritt 7 zu zur Liste der besten Kandidaten hinzugefügt.

# **Korollar 2.7.** Das (einfache) TechnologyMapping besitzt $\mathcal{O}(|V(C)||L|fanin_{max})$ -Laufzeit

Schritt 1 und 2 besitzen Laufzeit  $\mathcal{O}(1)$ . Schritt 4 lässt sich in wielange braucht es ein zu checken ob ein gate der Library ein Match eines Knoten sein kann ? ? plus Begründung! Laufzeit anpassen. Schritt 6 ist wie bereits erwähnt schnell implementierbar, da für jeden der max fanin $_{max}$  Inputs der beste Kandidat verlinkt werden muss. Die Invertierten Matche werden nur gebarucht wenn der Input invertiert war. Somit braucht  $\mathcal{O}(fanin_{max})$ . Schritt 3 und 5 sind zwei verschachtelten Schleifen mit |V(C)| und max |L| Durchläufen.

Daraus folgt eine Laufzeit von  $\mathcal{O}(|V(C)||L|fanin_{max})$ .

## 3 Allgemeiner Algorithmus und Heuristik

#### 3.1 Tradeoffprobleme

Der oben vorgestellte Algorithmus ist in der Lage den bestmöglichen Umbau eines eingeschränkten Circuits zu bezüglich Area oder Delay zu errechnen. Es existiert ein Tradeoff zwischen beiden Area und Delay. Dies hat zur Folge, dass ein möglichst kleiner Circuit im Allgemeinen sehr langsam ist und man bei einer sehr schnellen Lösung mit einem großen Platzverbrauch rechnen muss. In der Anwendung des TechnologyMapping ist jedoch weder ein sehr langsamer noch ein besonders grosser Circuit akzeptabel. Daraus folgt die Nachfrage nach einem Algorithmus, welcher in der Lage ist bezüglich einer Konvexkombination oder einer Schranke zu optimieren. Daraus ergeben sich die beiden folgenden Optimierungs-Probleme:

Hier beide Probleme einfügen

Diese diese Probleme sind äquvalent Beweis? oder verweis aus quelle erwähnen dass da die äquivalent sind von nun an nur noch die Konvexkombination verwendet wird

Dadurch ergibt sich folgende Problemstellung für den Algorithmus: An jedem Knoten v lässt sich jetzt nicht mehr nur der Kandidat speichern, welche die Kostenfunktion an v optimiert. Angenommen v liegt in einem sehr Delay kritischen Gebiet des Graphen, dann kann es sehr gut sein dass es für einen Nachfolger von v sehr günstig ist v vollständig auf Delay hin zu optimieren und seine Kosten zu verbessern, was jedoch nicht möglich ist wenn der einzige an v gespeicherte Kandidat dieser ist der die Kosten (Konvexkombination) an optimiert. diesen satz verbessern!

Die Kosten eines Kandidaten k sind somit nicht  $\lambda AT(k) + (1 - \lambda)area(k)$ , sondern das Tupel (AT(k), area(k)). Es gibt jedoch eine Klasse von Kandidaten, welche nicht gespeichert muss. Dazu folgende Definition

#### **Definition 3.1.** (dominierte Kandidaten)

Seien  $k_1, k_2$  Kandidaten desselben Knotens. Dann wird  $k_1$  von  $k_2$  dominiert, wenn gilt:

```
AT(k_1) < AT(k_2)undarea(k_1) \le area(k_2)

AT(k_1) \le AT(k_2)undarea(k_1) < area(k_2)
```

Eine optimale Lösung des TechnologyMapping verwendet offenbar (in einem Korollar beweisen?) nur nicht-dominierte Kandidaten, woraus folgt, dass nur diese während der Ausführung des Algorithmus gespeichert werden müssen.

Die Menge der noch bleibenden Kandidaten lassen sich in sogenannten Tradeoff-Kurven speichern (siehe Abbildung ?? Abbildung hinzufügen.. kann

ich Lucas verwenden?). Welche jeden Kandidaten zweidimensional anhand seiner Kosten erfasst.

Next things todo: Algorithmus erweitern und dann auf die Filterung mit Buckets eingehen inclusive der funktionierenden epsilon betrachtung -¿ ohne beweis mit erklärung

angenommen ich lasse den algo hier weg und mache highfanout sowie RAts vorher vorher und dann am ende des Kapitel kommt der zusammenfassende Algorithmus und daraus dann mit buckets filterung erklärung etc die heuristik???

## 3.2 Highfanoutknoten

Der oben beschriebene Kern Algorithmus arbeitet nur auf Circuits, in denen keine Highfanoutknoten existieren. Diese Eigenschaft kommt auf einem realen Chip jedoch sehr häufig vor (prozent Zahl herausfinden und einsetzen (verlinkung auf Analysen und Test Kapitel)). Es ist möglich einen Circuit, in kleinere Subcircuits zu unterteilen, welche solche HIghfanoutknoten nicht besitzen. Die Subcircuits werden daraufhin einzeln mit dem Algorithmus (sehr schnell) optimiert und daraufhin zu einem C äquvalenten Circuit C' zusammengesetzt. Diese Vorgehensweise findet sich ausführlich in Hier das eine Paper suchen plus einfügen wieder. Die folgende Abbildung verbildlicht diesen Ansatz einer Heuristik. Bild erstellen, welches sich an dem des Papers orientiert. Der Anteil an Highfanoutknoten ist auf den mir vorliegenden Chips so groß, dass eine vielzahl sehr kleiner Subcircuits mit einer somit sehr kleinen Anzahl an Kandidaten, woraus folgt, dass die Möglichkeiten des TechnologyMapping sehr eingeschränkt werden. Aus diesem Grund werde ich auf diese Art der Heuristik nicht mehr eingehen. kann man das so schreiben?

#### Klonen erwähnen? (aktuell wird sie nicht erwähnt

Das Kern-Problem der Highfanoutknoten ist, dass bei der Konstruktion des äquvalenten Circuits die Kandidaten aller Nachfolger eines Highfanoutknoten v an v übereinstimmen müssen. Daraus folgt, das bei der Wahl eines Kandidaten für einen Knoten w die Wahl der Kandidaten der Input-Kandidaten von w nicht unabhängig von einander sein muss.

Zur Lösung des Problems helfen die folgenden Definitionen:

#### Definition 3.2. cone

Sei C ein Circuit und v ein Knoten von C. Dann sei die cone von v:

$$cone(v) := C[V \cup \{v\}], V = \{w \in V(C) : \exists \text{ w-v-Weg in } C\}$$

Bild?

**Definition 3.3.** Sei C ein Circuit und  $v \in V(C)$ . Dann wird die durch cone(v) berechnete Funktion. Die bis v berechnete Funktion genannt.

einheitlich mit Absätzen in definitionen mach es einfach wie lukas!

#### **Definition 3.4.** offene Knoten

Sei C ein Circuit und  $v, w \in V(C)$ . Dann heißt w offener Knoten von v, wenn folgendes gilt:

 $w \in cone(v) \setminus \{v\} \text{ und } |\delta^+(w)| \ge 2 \text{ und } \exists o \in V(C) \setminus cone(v) : \exists \text{ w-o-Weg in } C$ 

Mit anderen Worten ist die Menge der Offenen Knoten eines Circuit Knoten v, die Menge aller Highfanoutknoten w, von welchen aus man sowohl v als auch einen Knoten außerhalb der Cone von v erreichen kann. Von dieser Menge ist v selber ausgenommen. Dies sind gerade die Highfanout-Knoten, welche durch die Kandidaten eines Knoten außerhalb von cone(v) verändert werden können. Alle Kandidaten von Knoten mit Ausgangsgrad 1 und dieser Eigenschaft, sind durch den Nachfolger-Kandidaten (welcher auch zu einem offene Knoten gehören muss), bereits eindeutig definiert. Formulierung?

#### **Definition 3.5.** Klasse eines Kandidaten

Sei k ein Kandidat auf einem Knoten v und O die Menge der offenen Knoten von v. Die Klasse class(k) ist eine Abbildung, welche jedem Element  $w \in O$  den durch k festgelegten Kandidaten auf w zuordnet.

Nach der einführenden Erläuterung lassen sich zwei Kandidaten  $k_1, k_2$  eines Knoten v mit  $class(k_1) \neq class(k_2)$  nicht miteinander vergleichen. Dies gilt auch für den Fall, wenn  $k_2$  von  $k_1$  dominiert wird, denn es ist möglich, dass dies zwar an der Stelle v gilt, jedoch nicht an allen offenen Knoten von v. Daraus folgt würde man  $k_2$  löschen, so löscht man evtl den besten Kandidaten des Outputs von C.

Um somit mit Highfanoutknoten arbeiten zu können, werden für jeden Knoten v und jede Klasse von v, in dem exakten Algorithmus, alle nicht dominierten Kandidaten gespeichert. Daraufhin wird ist der noch verbleibende beste Kandidat des Outputs die beste Lösung. im diesem unterkapitel fehlt noch ein kommentar zur guten Findung aller Kandidaten an einem Knoten !!! was ist mit dem rest für dieses unterkapitel siehe unten ? speichern von kandidaten updaten ( tradeoff kurven für jede klasse erstellen!!

#### 3.3 required Arrivaltimes

Oben wurde bereits der Begriff der Arrivaltime eines Knoten eingeführt. Dies ist die Zeit, zu welcher das letzte Signal bei einem Knoten ankommt. Diese Werte sind für die Inputknoten eines Circuits C gegeben und werden

von dort aus (unter Hinzunahme von Wire-, Gate- und Inverter-Delay) für jeden Knoten von C (in topologischer Reihenfolge) errechnet.

Im Design Prozess eines Chips, gibt es neben der tatsächlichen Arrivaltime auch eine gewünscht Arrivaltime RAT (required AT), welche an den Outputs eines Graphen gegeben ist und ähnlich zur AT durch C propagiert wird. Somit ist sowohl AT und RAT eine Funktion auf V(C).

Der Vollständigkeit wegen folgt hier nocheinmal die genaue Definition der RAT.

#### **Definition 3.6.** RAT

Sei C ein Circuit und  $v \in V(C)$ . Dann ist rat RAT (required arrivaltime) an v definiert durch:

$$RAT(v) :=$$

formel aus siads Masterarbeit einfügen nochmal erwähenen dass es an den outputs bereits definiert ist

#### hab ich pinabhöngiges delay eingeführt?

In der Praxis kommen Signal oft später an als gewünscht. Der Betrag des Slack slack(v) := RAT(v) - AT(v) gibt, wenn  $slack(v) \le 0$ , an um wie viel Zeit sich das letzte Signal an v verspätet. Somit ist es viel Interessanter einen gegebenen Circuit hinsichtlich des negativen Slacks zu verbessern. Hieraus ergeben für einen Circuit die beiden folgenden Werte:

- Worst-Slack (WS): Wert des kleinsten Slacks für einen Knoten auf dem Circuit.
- Sum-of-Negative-Slacks (SNS): Summe aller negativer Slacks der Outputs eines Circuits.

hier passt sehr gut rein Lukas FPTAS zu erwähnen da er auf den schlechtesten Pfad angewendet wird, war die anzahl der Highfanout gates vorhersebar? -i in den nächsten absatz mit einbauen

Angenommen man betrachtet einen gesamten Chip, dann lässt sich auf diesem ein Knoten v finden, an welchem der WS angenommen wird. Sei C der Circuit, welcher aus dem Gate v besteht. Füge nun zu v in C den Input von v hinzu, welcher den größten negativen Slack besitzt. Dies wiederhole man für das neu hinzugefügte Gate, bis man an einem Input des Chips gelangt oder der Slack nicht mehr negativ ist.

Hieraus entsteht ein Circuit C welcher einen Output hat und aus einer hintereinangeschalteten Kette von Knoten besteht. Dieser lässt sich nun mit geeigneten Algorithmen füge hier mal ein Beispiel oder einen Verweis an zu einem äquvalenten Circuit C', mit geringerer Tiefe(schon definiert(wenn nein nötig?), umformen. Auf diesen lässt sich dann mit TechnologyMapping

nach Delay optimierten (in polynomieller Laufzeitzeigen?) und wieder in den Chip einbauen. Der Große Vorteil von dieser Praxis sind überschaubar große Instanzen und eine Beschleunigung des gesamten Chips in sehr schneller Zeit. Der Nachteil jedoch ist, dass ein Chip oft sehr viele Wege besitzt, welche einen schlechten realisieren und man somit den Chip nur inkrementell beschleunigt. nicht sicher ob das so bleiben kann

Eine weitere Herangehensweise für das TechnologyMapping ist es einen Circuit dahingehend zu optimieren, dass die SNS des Outputs minimiert wird. Dies ist jedoch bei den bisher betrachteten Circuits äquivalent zur Optimierung nach AT, da nur Instanzen mit einem Output betrachtet wurden und RAT für diesen eine Konstante ist. ist das ein Grund die subsection RATS hinter multiple outputs zu schieben? dann kann der obige abschnitt weg und es fehlt noch die art der implementierung für multiple outputs plus überhaupt die übertragung einer kostenfunktion dorthin aber dann muss die mult outputs wieder mit in die RAts nehmen

#### 3.4 zu lange Kanten

Die Abbildung Abbildung hinzufügen veranschaulicht eine häufig auftretende Situation. Es handelt sich das Matchen über eine (auf dem Chip) sehr lange Kante. Dadurch verbessert sich evtl der die Größe des Circuits, jedoch sind nach dem Match nun zwei sehr lange Kanten auf dem Chip vorhanden, was somit, da dies einen großen Routing Aufwand und weitere Kosten mit sich bringt, eine zu vermeidende Situation ist.

Weiter unten wird eine zusätzliche Klasse von Kanten eingeführt über welche man nicht matchen darf. Diese Kanten bezeichet man als nicht matchbar. besserer name !!! Um diese Situation zu vermeiden, wird bei der Bildung jedes Matches darauf geachtet über keine nicht matchbare Kante zu matchen. Durch die Hinzunahme er zu langen Kanten zu den nicht matchbaren Kanten, kann keine Optimale Lösung mehr im allgemeinen Algorithmus garantiert werden, von daher wird dies im optimalen Algorithmus nicht gemacht, bei der darauffolgenden Heuristik jedoch schon.

Dieser Schritt ist im Hintergrund implementiert und wird somit nicht mehr erwähnt. oder soll ich ihn doch mit reinnehmen? damit der allgemeine fall detaillierter wird? und der vollständigkeit wegen! machdas

kurzer Abschnitt dass es zu lange Kanten in einem Graphen gibt über welche man nicht Matchen möchte (dies muss nicht im algorithmus auftauchen und ist im schritt finde alle Matche versteckt aber kann im nächsten Kapitel benutzt werden)

#### 3.5 Mehrere Outputs

Wie in der Einleitung beschrieben, ist es das Ziel dieser Arbeit eine Heuristik für das TechnologyMapping zu entwickeln, welche auf großen Teilen eines Chips lauffähig (bezüglich Laufzeit) ist. Da ein solcher Chip mehr als nur einen Output-Pin besitzt, lässt er sich in zusammenhängende Circuits unterteilen, welche mehr als einen Output-Knoten besitzen. Folgende Umbauten sind notwendig um mit den Kern-Algorithmus auch diese Instanzen verbessern zu können.

Als erstes fällt auf, dass sich, wenn der Algorithmus für jeden Knoten die Kandidatenmenge errechnet hat, nicht einfach der beste Kandidat für den Output aus seiner Tradeoff-Kurve auswählen lässt. Dieser besitzt bei mehreren Outputs nämlich In der Regel offene Knoten. Jedoch ist bereits bekannt wie man mehrere Kandidaten auswählt, sodass diese sich an den sich überschneidenden Knoten gleichen. Somit lässt sich ein Circuit mit den bekannten Mitteln ein Circuit konstruieren, welcher eine Kostenfunktion hinsichtlich Größe und WS optimiert.

Die zweite Änderung hat sich dadurch bereits angekündigt. Bisher wurde das Delay eines Circuits C optimiert, indem das Signal des einen Outputs nach dem Umbau früher ankommt. Dies lässt sich auf einen Circuit mit mehreren Outputs übertragen. Da es mehrere Signale gibt wählt man den Kandidaten des Outputs mit dem größten negativen Slack zuerst und die anderen folgen sortiert der Größe ihres Slacks nach (absteigend). Dies garantiert jedoch nicht, dass der WS des Circuits nach dem Umbau besser ist als vorher, da evtl der Knoten der vorher den WS bildete besser wird, jedoch ein anderer Output könnte durch diesen Umbau schlechter werden.

Um dieses Problem zu umgehen, verändert man C vor dem Technology-Mapping durch das verbinden aller Outputs mit einem virtuellen Gate (für welches nur das Identitätsmatch existiert Identitätsmatch definieren?). Der veränderten Circuit lässt sich nun wie im Kern-Algorithmus optimieren und es wird automatisch das gerade beschriebene Problem gelöst.

ist das so gut formuliert?? Wie bereits in 3.3 vernünftiger Verweis erwähnt ist es in der Praxis profitabler die SNS des Circuits zu verbessern, anstatt den WS.

Also muss aus den Kandidatenmengen der Outputs derjenige Circuit-Kandidat gebaut werden, welcher die SNS minimiert.

Dieses Kriterium ersetzt, von diesem Punkt an, das der Delay-Optimierung in der Kostenfunktion.

Des Weiteren müssen nach dem TechnologyMapping noch alle Outputs, mit der bis zu ihnen realisierten Logischen Funktion, vorhanden sein. Daraus folgt, dass über einen Output-Knoten, welcher in dem Circuit noch mindestens einen Nachfolger hat, nicht gematcht werden darf, denn sonst würde ein nicht erlaubter Seitenoutput entstehen.

Die lässt dadurch bewerkstelligen, dass man eine seiner ausgehenden Kanten als nicht matchbar besserer name oben festlegen (bei den langen Kanten deklariert, wie das bereits bei den zu langen Kanten geschehen ist.

indem unterkapitel noch mehr bilder bzw schönerer aufbau ist nämlich aktuell viel text!!

#### 3.6 Teilweise redundante Subcircuits

hier kommt eine beschreibung der redundant subcircuits hinein welche (evtl wie die zu langen kanten keine erwähnung mehr im algorithmus findet hier sollte aber dabei sein dass compltely redundant gates nur selten vorkommen dazu zwei besipiel (compl und partly) und dass die Anzahl der inputs bzw ganze teilbereiche eines circuits irrelvant werden können!

## 3.7 Allgemeiner Algorithmus und erste Heuristik

Es folgt ein optimaler bereits erwähnt was optimal bedeutet also optimal in bezug auf die möglichkeiten des umbaus Algorithmus welcher auf allgemeinen Circuits arbeitet. TODO NPvvst schon erwähnt? TODO erst der algo dann Laufzeit? und Korrektheitsbeweis? was ist mit dem faninmax? vielleicht nett zur laufzeit berechnung aber eig hier noch nicht relevant hab ich Circuit kandidaten vernünftig definiert? erwähnen woraus die kostenfunktion besteht bzw nur tradeoffparameter nehmen!!!!

### (ALLGEMEINES) TECHNOLOGY MAPPING

**Instanz:** Circuit C, Library L mit beschränktem  $fanin_{max}$ 

**Aufgabe:** Finde einen Circuit-Kandidaten K auf C, welcher die Kos-

tenfunktion c minimiert.

### Algorithmus: (allgemeines) Technology Mapping

bester\_kandidat[]  $\leftarrow \emptyset$ 

bester\_inv\_kandidat[]  $\leftarrow \emptyset$ 

foreach Knoten  $v \in V(G)$  in topologischer Reihenfolge do

berechne alle (invertierten) Matches auf v

**foreach** Match m auf v do

Berechne besten Kandidaten mit m auf v

Update best\_(inv)\_kandidaten

Implementiere C entsprechend bester\_kandidat[o]

TODO vergleich mit Lukas und geeignete Quellen einfügen!! besonders für den Hautalgorithmus wie bei Lukas nach welchem Vorbeild der entstanden ist

#### ZSFG:

- 1. Vorstellung der Probleme: die da wären:
- -Tradeoffprobleme -¿ mehrere Kandidaten müssen gespeichert werden. Einführung der Tradeoff Kurven und Bucket Filterungen (wir sind noch in Bäumen dies lässt sich also noch in den Alg einbauen und beweisen)
- -Highfanoutgates - $\dot{\iota}$  Einführung von Klassen widerrum erweitern des TM algos
- =¿ bei konstantem k gibt es zu diesem Punkt noch einen FPTAS ¿ besonder hilfreich auf schlechteste Wege pfade kann auch erst später erwähnung finden
- -required ATs einführen und sagen dass sie aktuell noch äquivalent sind -multiple outputs -¿ sagen, dass optimieren auf AT nicht mehr Funktioniert da es nicht nur eine AT gibt. man könnten die latest AT verbessern, das ist jedoch nicht das was man möchte. neue Kosten optimierung mit RAts definieren. Des weiteren nicht vergessen, dass über outputs nicht gematcht werden darf
  - -reduandant gates -; soll das hier hin? oder weiter nach oben??
- =¿ Algorithmus verallgemeinern sagen dass er den besten umbau liefert da er alles speichert, aber nicht unbedingt die generell beste Implementierung der logischen Funktion da (unter anderem keine gates auseinandergebaut werden und erste Heuristik bauen, welche auf Area und RATs hin optimiert

## 4 Präprozessing zusätzliche Addons

-auseinanderbauen von gates: Beispiele und einegehen auf vor und nachteile genauerer bezug in der Laufzeitanalyse auch hier noch ein gegenbeispiel finden, dass auch alleine mit dem auseinanderbauen und dem allg Algorithmus nicht unb die best möglich lösung gefunden werden kann auch hier ein Gegenbeispiel finden und in einen Satz einbauen.

-errechnen kleiner optimal gelöster häufig vorkommender Instanzen -¿ unabh. von dem auseinanderbauen. -¿ lässt sich beweisen dass eine auseinandergebaute instanz sich in das bestmögliche Machting matchen lässt?

## 5 Weitere Optimierungskriterien

- -Vt Optimierung -; Optimierung bezüglich Power
- -Layer assignment -¿ sehr kurz und grobe übersicht kommt später noch auf die TODOs

- 6 Version der Heuristik, welche obige Kriterien beherzigt
- 7 Laufzeitanalyse
- 8 Fazit und Ausblick