# 1η Σειρά Ασκήσεων Συστήματα Μικροϋπολογιστών

Βερέμης Αλέξανδρος 03115063 Σπυρίδων Κρητικός 03116133

### $1^{\frac{\eta}{2}}$ Ασκηση:

Με βάση τους πίνακες που βρήκαμε στο αρχείο mLab, οι απαραίτητες εντολές είναι οι εξής:

MVI κ,byte  $\leftarrow \rightarrow$  0E ( Μετακινεί τον αριθμό στον καταχωρητή κ={A,B,C,D,E,H,L} )

LDA adr $\leftarrow$  3A ( Φορτώνει στον καταχωρητή A το περιεχόμενο που βρίσκεται στην διεύθυνση adr= (2000)<sub>16</sub>)

RAL -> 17 (Περιστρέφει τα bits του καταχωρητή A και εκχωρεί στο CY(bit του καταχωρητή της σημαίας ) το A0 )

JC label  $\clubsuit$  DA ( Aν CY=1 μεταβαίνει στο label =(080D)<sub>16</sub> που δίνεται σε μορφή διεύθυνσης 2 byte )

DCR κ $\leftarrow$  0D ( Αφαιρεί 1 από το περιεχόμενο του καταχωρητή κ={A,B,C,D,E,H,L} )

JNZ label  $\leftarrow$   $\rightarrow$  C2( αν Z $\neq$ 0 (το z=1 δίνεται από την C2 σημαία αν η προηγούμενη εντολή είχε ως αποτέλεσμα 0) τότε μεταβαίνει στο label=(0805)<sub>16</sub>)

MOV  $\kappa 1, \kappa 2 \leftarrow 79$  ( Antigrápei το periegómeno του  $\kappa 2$  στον  $\kappa 1$  )

CMA - 2F ( Συμπληρώνει ως προς 1 το περιεχόμενο του καταχωρητή A )

STA adr  $\leftarrow$  32( Αποθηκεύει το περιεχόμενο του καταχωρητή A στην διεύθυνση adr =  $(3000)_{16}$ )

RST 1  $\leftarrow$  CF ( Διακόπτει τον κώδικα και πηγαίνει τον PC στην διεύθυνση  $(0800)_{16}$  )

| Παρακάτω καταγράφουμε τον ζητούμενο κώδικα , χρησιμοποιώντας τις παραπάνω εντολές : |
|-------------------------------------------------------------------------------------|
| START:                                                                              |
| MVI C,08H                                                                           |
| LDA 2000H                                                                           |
| L2:                                                                                 |
| RAL                                                                                 |
| JC L1                                                                               |
| DCR C                                                                               |
| JNZ L2                                                                              |
| L1:                                                                                 |
| MOV A,C                                                                             |
| CMA                                                                                 |

| STA 3000H                                                                                                                                                                                                       |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| RST 1                                                                                                                                                                                                           |
| END                                                                                                                                                                                                             |
| Στη συνέχεια, ο κώδικας κατ' υπόδειξη προσομοιώθηκε στον προσομοιωτή ΤSIK.                                                                                                                                      |
| Έτσι, βρέθηκε ότι αυτό που κάνει είναι ότι, ανάλογα με το ποιο ( σε σειρά μετρώντας δεκαδικά από τα δεξιά προς τα αριστερά ) διακοπτάκι είναι ανοιχτό, ανοίγουν τα αντίστοιχα λεντάκια σε δυαδική αναπαράσταση. |
| Δηλαδή, αν ανοίξω το 4ο διακοπτάκι (από δεξιά προς τα αριστερά 4ο ) θα ανάψει το 3ο λεντάκι (από δεξιά προς τα αριστερά) το οποίο είναι η δυαδική αναπαράσταση του $4 = 2^2$ .                                  |
| Αν τώρα θέλω να επαναλαμβάνεται για πάντα ο κώδικας, το μόνο που χρειάζεται είναι να αντικαταστήσω την εντολή RST 1 με την εντολή JMP START .                                                                   |
|                                                                                                                                                                                                                 |
| Παρακάτω βρίσκεται το ζητούμενο διάγραμμα ροής:                                                                                                                                                                 |
|                                                                                                                                                                                                                 |
|                                                                                                                                                                                                                 |



#### **2<sup>η</sup> Ασκηση**



## MOV A,D

CALL DELB // Καθυστερεί για 0.5 secs.

RAL // Περιστρέφει τα bits του Α αριστερά και αποθηκεύει στο CY το MSB.

JNC LOOP\_R // Αν το MSB είναι 0, τότε εκτελεί την δεξιά περιστροφή των leds.

LOOP\_L: // Αλλιώς την αριστερή.

MOV Α,Ε // Καταχωρείται στον Α ο αριθμός του led που θα ανάψει.

CMA // Συμπληρώνω το A ως προς 1 καθώς τα leds είναι αντίστροφης λογικής.

STA 3000H // Οδηγώ στην έξοδο το Α για να ανάψει το κατάλληλο led.

CMA // Ξανασυμπληρώνω για να πάρω πάλι το αρχικό περιεχόμενο του Α.

RLC // Ολίσθηση μια θέση αριστερά για να οριστεί το επόμενο led που θα ανάψει.

MOV E,A

| JMP MAIN // Πηγαίνω ξανά στην main για να ελέγξω αν ενημερώθηκε η είσοδος.  |
|-----------------------------------------------------------------------------|
| LOOP_R: // 'Όμοια με πρίν.                                                  |
| MOV A,E                                                                     |
| CMA                                                                         |
| STA 3000H                                                                   |
| CMA                                                                         |
| RRC // Ολίσθηση μία θέση δεξιά για να οριστεί το επόμενο led που θα ανάψει. |
| MOV E,A                                                                     |
| JMP MAIN                                                                    |
| END                                                                         |
|                                                                             |

## 3<sup>n</sup> Ασκηση



LXI B,0244H; Αποθηκεύω στο ζεύγος καταχωρητών B-C τα 500ms

START:

LDA 2000H; Φορτώνω την είσοδο στον A

CPI 63H ;Συγκρίνω αν ο A είναι μεγαλύτερος από το (63)<sub>16</sub>=99<sub>10</sub>

JNC LABEL ; Αν είναι μεταβαίνει στην ετικέτα LABEL αλλιώς συνεχίζει κανονικά

MVI D,FFH ; Αποθηκεύω στον D το συμπλήρωμα ως προς 1 του -1.

DECA:

INR D ; Αυξάνω κατά 1 το περιεχόμενο του D

SUΙ 0ΑΗ ;Μειώνω κατά 10 το περιεχόμενο του Α

JNC DECA ; Αν δεν είναι μικρότερο του 0 συνεχίζει να μειώνεται κατα 10 (πηγαίνει στο DECA)

ΑDΙ 0ΑΗ ;Αφού γίνει μικρότερο του 0 αυξάνει κατά 10

ΜΟΥ Ε,Α ; Μετακινεί το περιεχόμενο του Α στον Ε προσωρινά ΜΟΥ Α,D ; Μετακινεί το περιεχόμενο του D (τις δεκάδες δηλαδή) στον Α RLC ; 4 φορές ολίσθηση ώστε οι δεκάδες να αποθηκευτούν στα πρώτα 4 bits του A **RLC RLC RLC** ADD E ; Προσθέτω στον Α τον Ε ώστε οι μονάδες να αποθηκευτούν στα τελευταία 4 bits CMA ; Συμπληρώνω τον Α γιατί οι έξοδοι έχουν αρνητική λογική STA 3000H; Αποθήκευση-εμφάνιση μέσα από τα leds , βρίσκονται σε αυτήν την ; διεύθυνση(3000 Η) JMP START ;Επαναλαμβάνει από την αρχή LABEL: ;Άμα είναι μεγαλύτερο του 100

ΜVΙ Α, F0Η ; Βάζει στο Α τον αριθμό (1111 0000)2

STA 3000Η ;Αποθήκευση- Εμφάνιση

CALL DELB ; Καθυστερεί 0.5 sec

CMA ; Συμπληρώνει ώστε να έχει (0000 1111)<br/>2

STA 3000Η ;Αποθήκευση-Εμφάνιση

CALL DELB; Καθυστέρηση

JMP START ; Ξαναπηγαίνει στην αρχή για να δεί αν άλλαξε η είσοδος

**END** 

#### <u>4<sup>η</sup> Άσκηση</u>

Παρακάτω παρουσιάζονται οι 4 δοθείσες τεχνολογίες και παρατίθενται οι καμπύλες κόστους ανά τεμάχιο (ανά 2 τεχνολογίες), ώστε να διευκολυνθεί στη συνέχεια η σύγκρισή τους.

#### <u>1η τεχνολογία</u>

Χρήση διακριτών στοιχείων και I.C. όπως μικροελεγκτών, περιφερειακών, μνημών κλπ. Τοποθετημένα σε μια σχετικά μεγάλη πλακέτα. Το αρχικό κόστος σχεδίασης υποθέτουμε ότι είναι 20.000. Το κόστος των I.C. ανά τεμάχιο υποθέτουμε ότι είναι 10 και η κατασκευή της πλακέτας με την συναρμολόγησή της επίσης 10.

Η συνάρτηση του κόστους ανά τεμάχιο είναι η εξής:

Κόστος =20.000+20x, όπου x: το πλήθος των τεμαχίων

#### 2η τεχνολογία

Χρήση FPGAs και μικρού αριθμού περιφερειακών τοποθετημένα σε μια πλακέτα. Αρχικό κόστος σχεδίασης: 10.000€, κόστος ανά τεμάχιο των I.C.: 30€, κόστος πλακέτας ανά τεμάχιο και συναρμολόγησης: 10€.

Η συνάρτηση του κόστους ανά τεμάχιο:

Κόστος =10.000+40x, όπου x: το πλήθος των τεμαχίων

#### 3η τεχνολογία

Σχεδίαση ειδικού SoC-1 με μια μικρή πλακέτα. Αρχικό κόστος σχεδίασης: 100.000€, κόστος ανά τεμάχιο των I.C.: 2€, κόστος πλακέτας και συναρμολόγησης ανά τεμάχιο: 2€.

Η αντίστοιχη συνάρτηση του κόστους ανά τεμάχιο:

Κόστος =100.000+4x, όπου χ: το πλήθος των τεμαχίων

## 4 η τεχνολογία

Σχεδίαση ειδικού SoC-2 με μια πολύ μικρή πλακέτα. Αρχικό κόστος σχεδίασης: 200.000€, κόστος ανά τεμάχιο των I.C.: 1€, κόστος πλακέτας και συναρμολόγησης ανά τεμάχιο: 1€.

Όπου η συνάρτηση του κόστους ανά τεμάχιο:

Κόστος =200.000+2x, όπου x: το πλήθος των τεμαχίων

Οι καμπύλες κόστους ανά τεμάχιο των τεχνολογιών 1 και 2:



Με μπλε απεικονίζεται η τεχνολογία 1 και με μπορντό η τεχνολογία 2.

Οι καμπύλες κόστους ανά τεμάχιο των τεχνολογιών 1 και 3 :



# Οι καμπύλες κόστους ανά τεμάχιο των τεχνολογιών 3 και 4 :



## Οι πίνακες του Excel απο όπου προέκυψαν τα διαγράμματα:

| Number     | Cost of 1st | Cost of 2nd | Cost of 3rd | Cost of |
|------------|-------------|-------------|-------------|---------|
| ofproducts |             |             |             | 4th     |
| 0          | 20000       | 10000       | 100000      | 200000  |
| 250        | 25000       | 20000       | 101000      | 200500  |
| 500        | 30000       | 30000       | 102000      | 201000  |
| 750        | 35000       | 40000       | 103000      | 201500  |
| 1000       | 40000       | 50000       | 104000      | 202000  |
| 5000       | 120000      | 210000      | 120000      | 210000  |
| 50000      | 1020000     | 2010000     | 300000      | 300000  |
| 60000      |             |             | 340000      | 320000  |

Στη συνέχεια, υπολογίζονται οι περιοχές του πλήθους των τεμαχίων για τις οποίες κάθε τεχνολογία θεωρείται καταλληλότερη. Παρατηρούμε ότι από τη μία τεχνολογία στην επόμενη, όσο αυξάνεται το αρχικό κόστος της σχεδίασης, τόσο προτιμότερη είναι η τεχνολογία για μεγαλύτερο πλήθος τεμαχίων.

→Οι τεχνολογίες 1 και 2 καταλήγουν να εμφανίζουν ίδιο κόστος για πλήθος τεμαχίων x1, όπου:

20.000+20x1=10.000+40x1 =>

=> x1=500

Κατά συνέπεια, δεδομένου ότι η καμπύλη που αντιστοιχεί στην 2η τεχνολογία εμφανίζει μεγαλύτερη κλίση και μικρότερο αρχικό κόστος, καταλήγουμε στο συμπέρασμα ότι για πλήθος τεμαχίων <500, συμφέρει περισσότερο η 2η τεχνολογία, ενώ για πλήθος τεμαχίων>500 η 1η τεχνολογία θεωρείται καταλληλότερη,αφού το κόστος της 2<sup>ης</sup> ειναι αυξανόμενο.

~ Οι τεχνολογίες 1 (γιατι μας ενδιαφέρει για προιόντα >500 μονάδων )και 3 καταλήγουν να εμφανίζουν ίδιο κόστος για πλήθος τεμαχίων x2, όπου:

20.000+20x2=100.000+4x2=>

=> x2=5.000

Με την ίδια λογική , οδηγούμαστε στο συμπέρασμα ότι η 1η τεχνολογία συμφέρει περισσότερο για πλήθος τεμαχίων <5.000, ενώ η 3η τεχνολογία προτιμάται για πλήθος τεμαχίων>5.000 καθώς το μεγαλύτερο αρχικό κόστος σχεδίασης από αυτό το σημείο και έπειτα, αντισταθμίζεται από την πολύ μικρή της κλίση.

~ Τέλος οι τεχνολογίες 3 (αφού κοιτάζουμε προιόντα άνω των 5000 μονάδων) και 4 καταλήγουν να εμφανίζουν ίδιο κόστος για πλήθος τεμαχίων x3, όπου:



Στη συνέχεια διερευνάται για ποια τιμή αρχικού κόστους των SoC-1 (αλλαγή στις 100.000€) θα μπορούσε να εξαφανιστεί η επιλογή της 1ης τεχνολογίας.

~ Η ιδέα είναι η εξής:

Η 1η τεχνολογία θα εξαφανιστεί τελείως μόνο αν θεωρηθεί ότι δεν συμφέρει ακόμη και για ένα τεμάχιο, για το πρώτο ζητούμενο.

Για ένα τεμάχιο, το κόστος της 1ης τεχνολογίας ανέρχεται στα 20.020 ευρώ. Έστω ότι το νέο αρχικό κόστος σχεδίασης των SoC-1 είναι y1. Τότε, για ένα τεμάχιο, το κόστος της 3ης τεχνολογίας ανέρχεται στα y1+4 ευρώ (όπου τα 4 ευρώ αφορούν το κόστος της πλακέτας και της συναρμολόγησης ανά τεμάχιο).

Η 1η τεχνολογία θα εξαφανιστεί τελείως εφόσον αυτά τα κόστη εξισωθούν:

y1+4=20.020

Άρα: Κόστος κατασκευής=20.016 ευρώ

~ Τώρα, θα διερευνηθεί ποια θα πρέπει να είναι η τιμή ανά τεμάχιο στην τεχνολογία των FPGAs (συμβολίζεται ως κ), ούτως ώστε η 1η τεχνολογία να εξαφανιστεί.

Έστω ότι η 1η τεχνολογία είναι πάντα καλύτερη από την 2η για οποιονδήποτε αριθμό τεμαχίων  $x. Aφού η 2^η$  τεχνολογία συναγωνίζεται μόνο με την  $1^η$  και αυτό μεχρι τα 500 τεμάχια όπως είδαμε. Για αυτό συγκρίνουμε  $2^η$  με  $1^η$ .

Τότε θα ισχύει:

 $20.000+20x<10.000+(\kappa+10)x$ 

 $=> 10.000 < (\kappa - 10)x$ 

 $=> 0 < 10.000/x < (\kappa-10)$ 

Δηλαδή πρέπει κ-10>0 => κ>10

Συνεπώς, προκειμένου να είναι η 2η τεχνολογία προτιμότερη από την πρώτη, θα πρέπει κ  $\leq 10$ . Έστω, λοιπόν, κ=10. Τότε για κάθε πλήθος τεμαχίων η 2η τεχνολογία υπερισχύει της πρώτης αφού 10.000+20x<20.000+20x. Αφού με αυτήν την τιμή του κ, θα έχουμε σταθερά την  $2^{\eta}$  τεχνολογία χαμηλότερα σε κόστος σε σχέση με την  $1^{\eta}$  για κάθε μονάδα προΐοντος!

Οπότε επιλέγεται η τιμή ανά τεμάχιο=10 ευρώ.

RAMANAMA Asknoy i) 3.20)a) module schema 3\_20\_a (F, A, B, C, C-tone, D); ontput input A, B, C, C-tone, D;
wive w1, w2, w3, w4;
and Glw1, C, D);
or G2(w2, w1, B);
and G3(w3, w2, A);
and G4(w4, B, C-tone);
or G5C F, w3, w4);
endmodule 3,21)8) module schema 3-21-6(F, A,B,D, At, Bt, (t); module Schema 3-21-6(F)
entput F;
input A, B, D, At, Bt, (t;
wire w1, w2, w3, w4, w5;
hand Glw1, A, Bt);
hand Glw2, At, B);
hand Glw2, At, B);
hand Glw4, (t, D);
nand Glw3, w1, w2);
hand Glw5, w3, w4);
not G6(F, w5);
endmodule 

3.24) module schema 3-21 (A,B,C,D, E-not, F); output F;
input A,B,C,D, E-not;
wire w1, w2, w3;
nor G(w1, A, B);
nor G(w2, C, D);
nor G(w2, C, D);
nor G(w2, C, D); end module **3** 3.25) module schema3-25 CA, B, C, A-not, B-not, D-not, F) output F input A, B, C, A-not, B-not, D-not;
wire w, w2, w3, w4;
nor G(w1, A-not, B); // Norw DeMorgan
nor G2 (w2, A, B-not);
nor G3(w4, C, D-not);
nor G4 (w3, w1, w2); nov 65(F, w3, w4); endmodule ii) ME Evrolès diappois avallesys δηλαδή με την εντόλή assign.

```
THE THE THE
3.208)
           schema 3-20-b (A,B,C,D,C,norByot,F);
module
input A, B, C, D;
output F:
           F= (((C&D) ) (NB)
endmodule
3.21a)
module schema3-21-a(A,B,C,D,F);
input A,B,C,D;
output F;
output +, assign F=(((A & NB))(NA&B))&(C|ND)).
end module
                                                       3.24)
module Schema 3_24 (A,B,C,D,E,F)
in put A,B,C,D,E;
output F
assign F= ((A)B)&(C1D)&E);
                                                       F
                                                       assign
                                                       endmodule
                                                       3.25)
module schema 3-25 (A,B,C,D,F);
input A,B,C,D;
output F:
output
          F= ((A & ~B) | (NA & B)) & (CIND).
assign
endmodule
```

```
Gy AEKHEH . i) 4.36 (OE ENIDESO TUDION)
           module schema 4-23 (D1,D2,D3,D0, x,y,V);
input D0,D1,D2,D3;
           wire wi, w2
           not 61(w1,02):
                 G2 (w2,w1, D1)
G3 (y, D3, w2)
G4 (x, D3, D2);
           and
            OY
            OY
            or 65 (V, x, D1, D0);
           endmodule
           ii) 4.45 ( TEDIXPARY OUPTEDI GODA'S)
           module schema 4_45(D, x, y, V)
            input [3:0]D;
           always (a (D)
is (D[2] or D[3]) x = 1; //ayoù x=12+13
is (D[0] or D[1] or D[2] or D[3]) V=1; //ayoù V=...
is (D[3]) y=1;
              else
18 ( D[1] & Q D[2] == 0) y=1;
1/apoi y= D3 + D1D2/
-
-
            endmodule
```