اسمه تعالى

## درس طراحی کامپیوتری سیستم های دیجیتال آزمون پایانترم-نیمسال اول ۱٤٠٠ (مجموع ۲ نمره در ۱۵۰ دقیقه)

## بخش مهندسی و علوم کامپیوتر و فناوری اطلاعات دانشگاه شیراز

۱) در طراحی خود، یک سیگنال ریست داریم که برخی موارد به درستی عمل نمی کند. پس از بررسی متوجه می شویم که به دلیل تعداد زیاد فلیپ فلاپ هایی که از این سیگنال استفاده کرده اند، دچار افت ولتاژ شده و برخی فلیپ فلاپ ریست نمی شوند. برای حل این مشکل چه کاری می توان انجام داد به نحوی که ریست شدن همزمان فلیپ فلاپ ها دچار معضل نشود؟ (۰/۵)

- ۲) الف) عدد اعشاری ۲/۱۰۵ به صورت Floating point مطابق با استاندارد (۲۰۱۰ به صورت ۱/۲۵ Floating point
  - (با نمایش تمامی مراحل محاسبات) به دست آورید. (۰/۵)
- ب) اگر بخواهیم در یک سیستم مبتنی بر FPGA دو عدد  $10^{+45} \times 1.25 \times 10^{+46} \times 5.25 را با هم جمع کنیم و کمترین تعداد بیت را برای نمایش اعداد در نظر بگیریم، توضیح دهید چطور می توان این اعداد را نمایش داد و سپس حاصلجمع را به دست آورید. (۰/۵)$
- ۳) در یک سیستم دیجیتال، دامنه سیگنال ورودی در بازه [2,+2] ولت است. قرار است این سیگنال توسط یک ۱۲ ADC بیتی با ولتاژ مرجع  $\pm 2$  ولت به مقادیر دیجیتال تبدیل شده و سپس در  $\sin(\theta)$  و  $\sin(\theta)$  ضرب شود.
  - الف) سیگنال های تولیدی مبدل ADC را به فرم Qm.n نمایش دهید. با ذکر توضیحات.(۰/۵)
    - ب) بعد از عملیات ضرب، مقادیر چند بیتی خواهند بود؟ (۰/۲٥)
  - د) حاصل خروجی ضرب را حداقل در چند بیت ذخیره کنیم تا خطای کوانتیزاسیون موجب کاهش دقت عمل ضرب نشود. (۰/۲۵)
- ٤) جزیبات پیاده سازی سیستم دیجیتالی برای یک تابع متناوب با دوره تناوب 10ns بر روی یک FPGA که با کلاک ٤٠٠ مگاهرتز کار می کند را شرح دهید. (۱)
- ۵) الف) برای پیاده سازی رابطه  $h_i$  \*  $h_i$  مدار شکل زیر طراحی شده است. در گزارش سنتز مشخص شده است که تاخیر ضرب کننده و جمع کننده به ترتیب ٤٠ و ١٠ نانو ثانیه است. حداکثر فرکانسی که مدار شکل زیر می تواند با آن کار کند چقدر است؟ (۰/۲۵) ب) چطور میتوان بدون تغییر در کارکرد آن، حداکثر فرکانس کاری آن را افزایش داد؟ راهکار خود را از نظر بهبود در فرکانس و سربارهای احتمالی تحلیل کنید. (۰/۷۵)



| ٦) یک سیستم مبتنی بر FPGA شامل دو ماجول بوده که یکی با فرکانس ۲۰۰ مگاهرتز داده را برای ماجول دوم که با فرکانس ٥٠ مگاهرتز کار       |
|------------------------------------------------------------------------------------------------------------------------------------|
| میکند ارسال میکند. در FPGA مدنظر فلیپ فلاپ ها با زمان برپایی 3ns و زمان نگهداری 2ns و زمان 0.2ns skew بوده و ثابت زمانی            |
| سرابر $10^{-10}$ می باشد. تاخیر حداکثر برای مدار ترکیبی ای که در ماجول دریافت کننده داده ورودی را پردازش می کند برای metastability |
| $^{(\cdot)/\circ}$ تضمین MTBF معادل یک سال $^{7}s$ چقدر است؟ ( $^{(\cdot)/\circ}$                                                  |
|                                                                                                                                    |

۷) در یک سیستم مبتنی بر A ماجول A تا Dطراحی و استفاده شده است که ماجول A خود از Y زیرماجول A و A تشکیل شده است A که هر کدام از این زیرماجول ها A پارامتر مختلف برای مقداردهی دارند و ماجول های دیگر یک پارامتر دارند. قصد داریم از سمت یک A و دیگر به این ماجول ها دسترسی داشته باشیم و داده مورد نیاز آن ها را تامین کنیم. این داده ها به صورت یک جریان از داده بوده که بایستی به صورت بلوکی پردازش شوند.

الف) برای این سیستم، نقشه حافظه مناسبی طراحی کنید. بسته های قابل مبادله بین دو FPGA را ۳۲ بیتی فرض کنید که ۱٦ بیت آن داده بوده و ٥ بیت هم برای مشخص کردن وضعیت های مختلف اختصاص داده شده است. (۰/۵)

ب) برای پردازش بلوک داده در سمت گیرنده از تکنیک بافرهای دوگانه استفاده می کنیم. اگر هر بلاک داده از 50 بایت تشکیل شده باشد و FPGA سمت فرستنده هر 10ns یک بایت را ارسال کند، جزییات تکنیک را مشخص نموده و آن را شرح دهید. (۰/۵)