## به نام خدا

# گزارش پروژه ی (ALU)

استاد: دكتر فخراحمد

دستياران: عليرضا خالقى - سينا وفادار

# على اثنى عشرى-9732510

دومین پروژه شامل یک ماژول اصلی به نام ( ALU.V) با دو زیرماژول (MA) و (MB) می باشد که زیر ماژول (MA) خود شامل 6 زیر ماژول با نام های زیر است:

- Addition (1
- Subtraction (2
- Multiplication (3
  - Count1 (4
    - Xorr (5
  - Greater (6

### مطابق شكل زير:



## ماژول اصلی (ALU) شامل موارد زیر است:

#### ورودی ها:

- Control bit (one bit) (1
  - Number1(5 bit) (2
  - Number2(5 bit) (3
    - Printout(6bit) (4
      - Clock (5
      - Reset (6

خروجی ها:(register)

- Balancebit (1
- equalityBit (2
- conclusion(32bit) (3

#### سيم (wire):

- balance\_w1 (1
  - equal\_w1 (2
- wire1(32bit) (3
- balance\_w2 (4
  - equal\_w2 (5
- wire2(32bit) (6

#### نكته:

از سیم ها(wire) برای instance MA or MB استفاده میشود.

#### تو جه

سیم هایی که شامل عدد یک در انتهای ان است برای MA و سیم هایی که شامل عدد دو در انتهای ان است برای MBمورد استفاده قرار میگیرد.

سپس MA و MB را شبیه سازی کرده (instance) و در top module (ALU.V) قرار میدهیم و متناسب با ورودی ها و خروجی های هر ماژول شبیه سازی شده , سیم های تعریف شده ی فوق را به ان ها متصل میکنیم.

مطابق شكل زير:

```
// Instantiate the module
MA MA (
   .Number1 (Number1),
   .Number2 (Number2),
   .printout (printout),
   .balancebit(balance w1),
   .equalityBit(equal wl),
   .conclusion(wirel)
 );
// Instantiate the module
MB MB (
      .allfunc(Numberl),
      .decfunc(Number2),
      .balancebit (balance w2),
      .equalityBit(equal w2)
      .conclusion(wire2),
) ;
```

در مرحله ی بعد , در یک always block حساس به لبه ی مثبت clock ابتدا reset بررسی میشود که اگر برابر یک باشد همه ی خروجی های تعریف شده در بالای صفحه برابر صفر قرار میگیرد. مطابق شکل زیر :

er\ArithmeticLogicUnit\ArithmeticLogicUnit.xise - [ALU.v\*]

```
Is Window Layout Help
                                    ▶ k? ► ∑ ⊀
 → → → → → → →
         always @ ( posedge clock)
  66
  67
            begin
  68
            // reset check
 69
 70
            if ( reset == 1 )
 71
               begin
 72
  73
                  conclusion = 0;
                  balancebit = 0;
  74
                  equalityBit = 0;
  75
  76
               end
```

در مرحله ی بعد , controlbit مورد بررسی قرار میگیرد که دو حالت اتفاق میافتد:

- 1. در صورت صفر بودن: سیم های MA به رجیستر های خروجی تعرف شده در بالا وصل میشوند.
- 2. در صورت یک بودن: سیم های MB به رجیستر های خروجی تعریف شده در بالا وصل میشوند.

مطابق شكل زير:

```
//controlbit checked
// MA
else if ( controlBit == 0 )
  begin
      conclusion= wirel;
      balancebit = balance_wl;
      equalityBit = equal wl;
   end
//MB
else if ( controlBit == 1 )
   begin
      conclusion = wire2;
      balancebit = balance w2;
      equalityBit = equal w2;
   end
end
```

پایان ماژول ALU

# در زیر ماژول MA داریم:

#### ورودی ها:

- Number1(5 bit) .1
- Number2(5 bit) .2
  - Printout(6bit) .3

### خروجی ها (register):

- Balancebit (1
- equalityBit (2
- conclusion(32bit) (3

#### : (wire) :

## مطابق شكل زير:

```
35
      // temp wires for each module
36
37
      wire balance wl;
      wire [31:0] wirel;//thirty-two bit
38
39
      wire balance w2;
40
      wire [31:0] wire2;//thirty-two bit
41
42
      wire balance w3;
43
44
      wire [31:0] wire3;//thirty-two bit
45
46
      wire balance w4;
      wire [31:0] wire4;//thirty-two bit
47
48
      wire balance w5;
49
      wire [31:0] wire5;//thirty-two bit
50
51
      wire balance w6;
52
      wire [31:0] wire6;//thirty-two bit
53
54
```

که wire ها عددی balance\_w ها عددی تک بیتی میباشند. (در شکل بالا نیز به شکل کامنت در امده است) که هرکدام از سیم ها برای زیرماژول های MA میباشد.

#### متغير ها:

- k .1
- i .2

ابتدا در یک بلاک initial (i = 0) قرار میدهیم و سپس شبیه ساز زیر ماژول هرکدام از 6 موارد را قرار داده و سیم های را متناسب با ورودی و خروجی ماژول ها به ان ها متصل میکنیم.

در مرحله ی بعد در یک بلاک always با حساس به تمام موارد(\*) ابتدا بیت تساوی را بررسی میکنیم: روش:

اگر عدد اول و دوم با هم برابر باشند بیت تساوی برابر یک و در غیر این صورت بیت تساوی صفر خواهد بود. مطابق شکل زیر:

```
always @(*)
begin

//checking the equality

if ( Numberl == Number2 )//condition for equal two numbers
begin
    equalitybit = 1;
    end
else
    begin
    equalitybit = 0;
end |
```

برای انجام هر کدام از 6 محسابات ذکر شده در صورت سوال با توجه به printout که نوع محسابات مورد نظر را مشخص میکند سیم های مورد نیاز را به conclusion و balancebit وصل میکنیم.مطابق شکل زیر:

```
ler \backslash Arithmetic Logic Unit \backslash Arithmetic Logic Unit.x is e - [MA.v*]
ols Window Layout Help
//one hot coding and define the type of output
if ( printout == 6'b000001 )
 136
 137
138
                   balancebit = balance_wl;
conclusion = wirel;
 139
 140
141
 142
143
144
                else if ( printout == 6'b000010 )
                   balancebit = balance_w2;
 145
146
147
 148
149
150
                else if ( printout == 6'b000100 )
                   balancebit = balance_w3;
conclusion = wire3;
  151
 152
153
 154
155
156
                else if ( printout == 6'b001000 )
                   balancebit = balance_w4;
  157
 158
159
                    conclusion = wire4;
 160
161
162
163
164
165
                else if ( printout == 6'b010000 )
                   balancebit = balance_w5;
conclusion = wire5;
166
167
<
                else if ( printout == 6'bl00000 )
```

#### توجه:

#### ذر هر کدام از زیرماژول های ماژول MA با نام های :

- addition .1
- subtraction .2
- multiplication .3
  - count1 .4
    - xorr .5
  - greater .6

## ورودی ها:

- Number1(5 bit) .1
- Number2(5 bit) .2
  - Printout(6bit) .3

#### خروجی ها (register):

- Balancebit (1
- conclusion(32bit) (2

و تقریبا هرکدام از ان ها شامل دو شمارنده برای حلقه ها (k) و (i) و یک متغیرموقت (temp) برای ذخیره محاسبات قبل از چاپ خروجی (conclusion) می باشد.

به عنوان مثال نحوه ی کار کرد ماژول جمع:

#### ماژول جمع(addition):

- 1. یک always block حساس به ورودی های داده شده داریم که ابندا onehotcoding بررسی میشود گه در اینجا با printout نامگذاری شده است.
- اگر شرط printout درست بود وارد if شده و دو عدد ورودی باهم جمع شده و در متغیر موقتی که در اینجا temp نام دارد زخیره میکنیم.
- 3. توجه: در قسمت دوم چون بیشترین تعداد بیت ممکن برای جمع دو عدد 5 بیتی , 6 بیت است درنتیجه متغیر موقتی ما 6 ست حافظه دار د.
- 4. در مرحله ی بعد با یک forloop برای بررسی بیت توازن رتعداد یک ها را شمرده که دو حالت زیر برقرار میشود:
- \*)اکر تعداد یک ها زوج باشد بیت توازن که در اینجا balancebit نام دارد برابر یک و در غیر این صورت صفر خواهد شد.
- 5. sign extend : چون conclusion بیت است پس پر ارزش ترین بیت متغیر موقتی را تا اخر conclusion تکرار میکنیم.
   شکل زیر بخشی از عملکرد ماژول addition است :

```
_ & X
dow Layout Help
always @ ( Numberl or Number2 or printout)
     begin
       //onehotcoding checked
       if ( printout == 6'b000001 )
         temp = Number1 + Number2;
       //count numbers of 1
       for ( k = 0 ; k < 6 ; k = k + 1 )
          begin
            if ( temp[k] == 1'b1 )
              begin
               i = i + 1;
          end//end for
     if (i % 2 == 0)
       begin
            balancebit = 1'bl;//even
        end
     else
            balancebit = 1'b0;//odd
        end//end else
```

σ×

پایان ماڑول addition

```
در زیرماژول MB داریم:

هدف :

تبدیل یک عدد decimal به floating point تحت استاندارد IEEE754 صورت میگیرد.
ورودی ها :
```

- Allfunc(5bit) .1
- Decfunc(5bit) .2

### خروجی ها (register):

- Balancebit (1
- equalityBit (2
- conclusion(32bit) (3

#### متغير ها:

- counter1 .1
- counter2 .2
- sc(shiftcount) .3
  - count .4

### رجیستر و متعیرهای موقتی:

- mantissa(9 bit) .1
- temporary(10bit) .2

```
neticLogicUnit\ArithmeticLogicUnit.xise - [MB.v]
P 🔊 👂 🔊 🔼 🔁 🖽 🗗 🗗 🗜 👂 № 👂 № 📌 👂
// Tool versions:
// Description:
// Dependencies:
// Revision 0.01 - File Created
// Additional Comments:
module MB(allfunc, decfunc, balancebit, equalityBit,conclusion);
     //input
     input [4:0] allfunc;
     input [4:0] decfunc;//decimal function
     //output
     output reg balancebit;
     output reg equalityBit;
     output reg [31:0] conclusion;
     //counter and variable
     integer count;
     integer counterl;
     integer counter2;
     integer sc;//shiftcount
     reg [8:0] mantissa;//9 bit
     reg [9:0] temporary;//10 bit
     initial
```

ابتدا در یک بلاک initial متغیرهای موقتی را برابر صفر قرار میدهیم.

سپس در یک بلاک always حساس به متغیرهای ورودی بررسی میکنیم که به چه تعداد باید در بخش صحیح که در اینجا Allfunc نام داردباید جابه جا(shift) شویم تا...

سیس بیت اول conclusion که نشان دهنده ی علامت است را اگر مثبت باشد برابر صفر و اگر منفی باشد برابر یک قرار میدهیم.

```
// sign when we have positive(0)
conclusion[31] = 1'b0;
```

در شكل فوق علامت مثبت انتصاب شده است (بيت صفر)

می دانیم 8 بیت بعدی conclusion توان است پس تعداد ارقامی که به اندازه ی ان ها شیفت داده ایم را با 127 جمع کرده و در 8 بیت بعدی conclusion قرار میدهیم.

سپس بخش صحیح (allfunc) و اعشاری (decfunc) را ترکیب کرده و در متغیرموفتی قرار میدهیم و با یک while از قسمت اعشار تا اخر متغیردر mantissa که 9 بیت است قرار میدهیم و با یک حلقه ی دیگر بقیه ی بیت های mantissa را صفر میکنیم.

سپس با استفاده از یک if بیت توازن فرد و بیت تساوی را برررسی میکنیم.

## شکل زیر نحوه ی عملمرد بیت توازن فرد است:

```
meticLogicUnit\ArithmeticLogicUnitxise - [MB.v*]
indow Layout Help

count = 0;//elementary quantity

for ( counterl = 0 ; counterl < 32 ; counterl = counterl + 1 ) begin

if ( conclusion[counterl] == 1 ) begin

count = count + 1;

end
end

if ( count * 2 == 0 )
begin

balancebit = 1;
end
else
begin

balancebit = 0;
end
end/end always
endmodule</pre>
```

پایان MB