

دانشكده مهندسي كامپيوتر

دکتر مهدی فاضلی بهار ۱۴۰۰

# تمرین اول طراحی سیستم های دیجیتال

مبينا كاشانيان- اميرحسين قاسمي

تاریخ تحویل : ۶ اردیبهشت ۱۴۰۰ ساعت ۲۳:۵۹:۵۹



- در صورت مشاهده ی هرگونه تقلب یا کپی از اینترنت، نمره تمرین هر دو گروه ۱۰۰ منظور خواهد شد.
  - سوالات خود را از طریق گروه تلگرام مطرح کنید.
    - انجام تمرین به صورت گروهی میباشد.
    - مهلت تحويل تمرين قابل تمديد نخواهد بود.
      - تحويل تمرين از طريق سايت مي باشد



## **Questions**

#### Multiplexer (20)

یک multiplexer ۳۲ بیتی ۴ به ۱ طراحی کنید . دقت داشته باشید که نیازی نیست Test bench

#### Priority Encoder (20) ۲

فرض کنید ورودی ما هشت بیتی است و priority encoder بگونه ای عمل میکند که بیت MSB (هفت) بالاترين الويت را دارد و بيت LSB (صفر) كمترين الويت را دارد حال يك priority encoder ۸ به ۳ با enable طراحی کنید و truth table آن را رسم کنید.

#### Circuit Design (25)

در این سوال قرار است مدارات زیر را طراحی کنید.

- RS latch •
- طراحی D latch با استفاده از RS latch طراحی شده در قسمت قبلی
- طراحی D Flip flop با استفاده از D Iatch طراحی شده در قسمت قبلی

### First-In First-Out (35)

در این سوال قرار است یک FIFO پیاده سازی کنید که از یک (FIFO پیاده سازی کنید که از یک برای ذخیره سازی داده استفاده میکند.

رای pointer برای ورودی و خروجی هر دو  $\Lambda$  بیتی هستند و سایز RAM نیز  $\Lambda$  بیتی است و دو FIFO برای نوشتن و خواندن در RAM نظر بگیرید یک سیگنال با نام ready برای نشان دادن اینکه خالی نیست . همچنین یک سیگنال دیگر برای overflow در نظر بگیرید و رخ دادن آن زمانی است که FIFO یر میشود و داده هایی که در آن قرار میگیرد از بین میرود.

موفق باشيد.