

دانشکده مهندسی کامپیوتر دانشگاه صنعتی امیرکبیر

# حافظهها

در میکروکنترلرهای AVR

# فهرست مطالب

- معماری AVR دارای حافظههای زیر است:
- حافظه برنامه 🕕 حافظه الم
  - حافظه داده 🕞 ماvolasik
- یک حافظه EEPROM برای ذخیره داده ـ مامه ماهم ماهم ماهم ا

# حافظه برنامه فلش قابل برنامهريزي درون سيستمي

- ATmega16 دارای <mark>حافظه برنامه فِلَش</mark> از نوع قابل برنامهریزی بصورت برنامهریزی سوار بر تراشه <mark>درون سیستمی</mark> است.
- یعنی بدون نیاز به خارج کردن تراشه میکروکنترلر از مدار میتوان برنامه را در حافظه فِلَش قرار داد.
  - حجم این حافظه در ATmega<mark>16</mark> برابر ۱۶ کیلو بایت میباشد.
- چون اکثر دستورالعملهای ATmegal6 به تعداد ۱۶ یا ۳۲ بیت عرض دارند، لذا حافظه برنامه فلش به صورت 8K مکان حافظه ۱۶ بیتی است. (۱۶۷۵ است. دستورالعملهای ۱۳۵ کان حافظه ۱۶ بیتی است. (۱۶۵۲ کان داوند) عرض دارند، لذا حافظه برنامه فلش به صورت 8K مکان حافظه ۱۶ بیتی است.

# حافظه برنامه فلش قابل برنامهريزي درون سيستمي

• حافظه فلش برنامه به دو قسمت بخش برنامه <mark>راهاندازی</mark> و بخش برنامه <mark>کاربردی</mark> تقسیم میشود.

• حافظه برنامه فِلَش را می توان تا ۱۰۰۰۰ با<mark>ر</mark> برنامهریزی نمود.

• برای برنامهریزی حافظه برنامه فِلَش میتوان از یک کابل برنامهریزی استفاده نمود.

## حافظه برنامه فلش قابل برنامهريزي درون سيستمي



# حافظه ها در SRAM حافظه داده

| Register File | Data Address Space |
|---------------|--------------------|
| R0            | \$0000             |
| R1            | \$0001             |
| R2            | \$0002             |
|               |                    |
| R29           | \$001D             |
| R30           | \$001E             |
| R31           | \$001F             |
| I/O Registers |                    |
| \$00          | \$0020             |
| \$01          | \$0021             |
| \$02          | \$0022             |
|               |                    |
| \$3D          | \$005D             |
| \$3E          | \$005E             |
| \$3F          | \$005F             |
|               | Internal SRAM      |

| <b>SRAM</b> | كل مقابل نشان دهنده سازمان حافظه | ش •  |
|-------------|----------------------------------|------|
|             | وكنترلر ATmega16 مىباشد.         | میکر |

- فایل ثبات، حافظه I/O و حافظه داده SRAM داخلی همگی در ۱۱۲۰ مکان پائین حافظه داده قرار دارند.
- اولین ۹۶ محل در حافظه داده فایل ثبات و حافظه I/O را آدرسدهی می کنند.
  - <mark>۱۰۲۴</mark> مکان بعدی حافظه داده <mark>SRAM</mark>را آدرس دهی می کنند.

فضای حافظه داده و ثباتهای عمومی همه منظوره

\$0061

#### حافظه داده SRAM

•  $\alpha$  حالت آدرس دهی متفاوت برای پوشش حافظه داده موجود است:

SRAM

- ۱) حالت <mark>مستقیم</mark>
- ۲) حالت <mark>غیرمستقیم با جابجایی</mark>
  - ا غیرمستقیم (۳) کا Post Increament
  - ۴) <mark>غیرمستقیم با پیش افزایش</mark>
- ۵) غیرمستقیم با پس <mark>کاهش</mark> 🖸

#### حافظه داده SRAM

- در فایل ثبات، ثبات های <mark>R26</mark> تا <mark>R31</mark> به عنوان ثباتهای <mark>اشاره گر</mark> برای حالت آدرسدهی غیرمستقیم بکار میروند.
  - حالت آدرسدهی مستقیم تمامی فضای حافظه داده را پوشش میدهد.
- هنگامی که از حالتهای آدرسدهی غیرمستقیم با ثبات با پیش کاهش و پسافزایش اتوماتیک استفاده میکنیم، محتوای ثباتهای آدرس X و Y و Z را میتوان افزایش یا کاهش داد.
- <mark>۳۲ ثبات کاری همه منظوره، ۶۴ ثبات</mark> I/O و <mark>۱۰۲۴</mark> بایت حافظه داده <mark>داخلی SRAM</mark> در ATmega16 همگی از طریق تمامی این حالتهای آدرس دهی قابل دسترسی هستند.

# مجموعه دستورالعملهای میکروکنترلرهای ۸ بیتی AVR

|                    |                 |                                 |                         | T    | . (5) (- (0)                       | (0) (1)          |
|--------------------|-----------------|---------------------------------|-------------------------|------|------------------------------------|------------------|
| LD <sup>(2)</sup>  | Rd, Z           | Load Indirect                   | Rd ← (Z)                | None | 1 <sup>(5)</sup> /2 <sup>(3)</sup> | 1(3)(4)          |
| LD <sup>(2)</sup>  | Rd, Z+          | Load Indirect and Post-         | $Rd \leftarrow (Z)$     | None | 2 <sup>(3)</sup>                   | 1 (3)(4)         |
|                    | ·               | Increment                       | Z← Z+1 <sup>^</sup>     |      |                                    |                  |
| LD <sup>(2)</sup>  | Rd, -Z          | Load Indirect and Pre-          | Z← Z-1                  | None | 2 <sup>(3)</sup> /3 <sup>(5)</sup> | 2(3)(4)          |
|                    |                 | Decrement                       | $Rd \leftarrow (Z)$     |      |                                    |                  |
| LDD <sup>(1)</sup> | Rd, Z+q         | Load Indirect with Displacement | $Rd \leftarrow (Z + q)$ | None | 2 <sup>(3)</sup>                   | 2(3)(4)          |
| STS <sup>(1)</sup> | k, Rr           | Store Direct to Data Space      | (k) ← Rd                | None | 1(5)/2(3)                          | 2(3)             |
| 010                | 10, 101         | Store Biredi to Bata opace      | (it) · rtd              | None | 1.72.                              |                  |
| ST <sup>(2)</sup>  | X, Rr           | Store Indirect                  | (X) ← Rr                | None | 1 <sup>(5)</sup> /2 <sup>(3)</sup> | 1(3)             |
|                    | ,               |                                 | ,                       |      |                                    |                  |
| ST <sup>(2)</sup>  | X+, Rr          | Store Indirect and Post-        | (X) ← Rr                | None | 1 <sup>(5)</sup> /2 <sup>(3)</sup> | 1 <sup>(3)</sup> |
|                    | Post Increament | Increment                       | X ← X+1                 |      |                                    |                  |
| ST <sup>(2)</sup>  | -X, Rr          | Store Indirect and Pre-         | X ← X-1                 | None | 2 <sup>(3)</sup>                   | 2 <sup>(3)</sup> |
|                    | pre decreament  | Decrement                       | $(X) \leftarrow Rr$     |      |                                    |                  |
| ST <sup>(2)</sup>  | Y, Rr           | Store Indirect                  | (Y) ← Rr                | None | 1 <sup>(5)</sup> /2 <sup>(3)</sup> | 1(3)             |
|                    |                 | 4                               | . ,                     |      |                                    |                  |
| ST <sup>(2)</sup>  | Y+, Rr          | Store Indirect and Post-        | (Y) ← Rr                | None | 1 <sup>(5)</sup> /2 <sup>(3)</sup> | 1 <sup>(3)</sup> |
|                    |                 | Increment                       | Y ← Y+1                 |      |                                    |                  |
| ST <sup>(2)</sup>  | -Y, Rr          | Store Indirect and Pre-         | Y ← Y-1                 | None | 2 <sup>(3)</sup>                   | 2(3)             |
|                    |                 | Decrement                       | $(Y) \leftarrow Rr$     |      |                                    |                  |
| STD <sup>(1)</sup> | Y+q, Rr         | Store Indirect with             | (Y + q) ← Rr            | None | <b>2</b> <sup>(3)</sup>            | 2(3)             |
|                    |                 | Displacement                    | ,                       |      |                                    |                  |
| ST <sup>(2)</sup>  | Z, Rr           | Store Indirec                   | (Z) ← Rr                | None | 1 <sup>(5)</sup> /2 <sup>(3)</sup> | 1 <sup>(3)</sup> |
|                    |                 |                                 |                         | 1    |                                    |                  |

#### حافظه داده SRAM

## زمان دسترسی به حافظه داده:

• دسترسی به SRAM داده داخلی در دو چرخه پالس ساعت انجام می شود.



زمانبندی مربوط به نحوه دسترسی به حافظه SRAM

# حافظه ها در ATmega16 حافظه داده

• میکروکنترلر ATmega16 شامل <mark>۵۱۲ بایت</mark> حافظه داده از نوع EEPROM است که بصورت یک فضای داده جداگانه سازماندهی شده است که در آن بایت های مجزا را میتوان نوشت یا خواند.

• حافظه EEPROM دارای امکان نوشتن و پاک کردن به تعداد  $rac{EEPROM}{EROM}$  بار میباشد.

#### حافظه داده EEPROM

#### دسترسی خواندن و نوشتن به EEPROM

- اگر کد کاربر شامل دستورالعملهایی باشد که این دستورالعملها در EEPROM مینویسند، چندین اقدام احتیاطی باید مورد توجه قرار گیرد.
- در زمانی که منبع تغذیه شدیدا فیلتر نشده باشد، احتمال دارد که ولتاژ تغذیه VCC با روشن و خاموش شدن تغذیه به آرامی بالا و پائین برود.
- این نکته باعث میشود که برای لحظاتی میکروکنترلر در ولتاژی کمتر از حداقل ولتاژ تعریف شده برای سیگنال ساعت کار کند.

EEPRAM براى نوستى داخلى ميازب سبع كلاك دارد مع ارتم داخل ر RC كاليب شده

#### حافظه داده EEPROM

#### دسترسی خواندن و نوشتن به EEPROM

• برای جلوگیری از نوشتن ناخواسته اطلاعات در EEPROM در اثر اختلالات ناشی از تغذیه، یک فرآیند خاص برای نوشتن باید دنبال شود.

● هنگامی که EEPROM <mark>خوانده</mark> می شود، برای مدت <mark>۴</mark> پالس ساع<mark>ت</mark> و هنگامی که در EEPROM خوانده می شود، برای مدت <mark>۴</mark> پالس ساع<mark>ت</mark> قرار ☑ <mark>نوشته</mark> میشود، برای مدت ۲ پالس ساعت</mark> قبل از اجرای دستورالعمل بعدی CPU در حالت <mark>ایست</mark> قرار ☑ میگیرد.

زمان لازم برای نوشتن یک بایت در EEPROM در جدول زیر ارائه شده است:

| Symbol                  | Number of Calibrated RC<br>Oscillator Cycles <sup>(1)</sup> | Typ Programming Time |
|-------------------------|-------------------------------------------------------------|----------------------|
| EEPROM write (from CPU) | 8448                                                        | 8.5 ms               |

#### حافظه داده EEPROM

ثباتهای مورد نیاز برای کار با EEPROM:

Address

1) ثبات آدرس EEPROM شامل دو بخش EEARL و EEARH

2) ثبات داده EEDR:EEPROM) ثبات

3) ثبات كنترل EECR :EEPROM

له مشعص م كند كدم فواهم موسم يا موانم

# ۱) ثبات آدرس EEARH شامل دو بخش EEARL و EEARH

| Bit           | 15    | 14    | 13    | 12      | 11         | 10         | 9         | 8          |           |
|---------------|-------|-------|-------|---------|------------|------------|-----------|------------|-----------|
|               | -     | -     | -     | -       | -          | -          | -         | EEAR8      | EEARH     |
|               | EEAR7 | EEAR6 | EEAR5 | EEAR4   | EEAR3      | EEAR2      | EEAR1     | EEAR0      | EEARL     |
|               | 7     | 6     | 5     | 4       | 3          | 2          | 1         | 0          | •         |
| Read/Write    | R     | R     | R     | R       | R          | R          | R         | R/W        |           |
|               | R/W   | R/W   | R/W   | R/W     | R/W        | R/W        | R/W       | R/W        |           |
| Initial Value | 0     | 0     | 0     | 0       | 0          | 0          | 0         | X          |           |
|               | X     | X     | X     | X       | X          | X          | X         | X          |           |
|               |       | 5-1   |       | ا داریم | ۹ بیت نیاز | دھی لیم بہ | واهم آدرس | ایت رامی خ | چون 12 با |

۲) ثبات داده EEDR :EEPROM)

| Bit           | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   | _    |
|---------------|-----|-----|-----|-----|-----|-----|-----|-----|------|
|               | MSB |     |     |     |     |     |     | LSB | EEDR |
| Read/Write    | R/W | •    |
| Initial Value | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   |      |

• در عملیات نوشتن در EEPROM، ثبات EEDR حاوی مقدار دادهای که باید در EEPROM نوشته شود می باشد.

• در این حالت، ثبات EEAR مشخص کننده آدرس مکان مورد نظر در حافظه EEPROM است.

• در عملیات خواندن از EEPROM، ثبات EEDR حاوی مقدار داده خوانده شده از EEPROM می باشد.

• در این حالت، ثبات EEAR مشخص کننده آدرس مکان مورد نظر در حافظه EEPROM است.

#### برای اینکه دَفَد بیاید باید بیت [] کی باشده هفین EERIE را هم سِت میکنم \* دَفَد زمان انجام خواهد شدکه EE w قصور کود

#### ثبات های EEPROM

### ۳) ثبات کنترل EECR :EEPROM



هنگامی که عادی که علام الله علی که علام معرب خدکار صعربیشد کے باکنترلین مرتبیم عمیم عادی کی شدہ یا نہ

\* باس خواندن معدار EEPRON ست کرده (یکس) و اطلاعات داخل رحسر EEDR ساد ؛ جواز الله نقط بارجسر های 32 \*

تام اول و 69 تام بعدی سرد کار دارد به آرخواندن قبل در جریان بارند م ترانیم شوسیم ؟ ول از نوشتی تبل در جریان بارند نم توانیم درباره شوسیم به آرخواندن قبل در جریان بارند می ترانیم شوسیم ؟ ول نوشتی زیاد طول می کشد

ریزپردازنده ۱

# بیت ۲ بنام EEMWE: بیت راهبر نوشتن در EEPROM:

• این بیت<mark>، تعیین می کند که یک کردن بیت</mark> EEWE <mark>موجب نوشته شدن در EEPROM گردد.</mark>

هنگامی که EEMWE قبلا 0 و هم اکنون آنرا یک کنیم، یک کردن EEWE در  $^*$  پالس ساعت، موجب نوشته شدن داده در آدرس انتخاب شده میشود.

• هنگامی که بیت EEMWE توسط نرمافزار یک شده باشد، <mark>سختافزار بعد از ۴ پالس</mark> ساعت آنرا صفر میکند

#### بیت ۱ بنام EEWE: بیت فعال ساز نوشتن در EEPROM

• سیگنال فعالساز نوشتن در EEPROM یعنی سیگنال EEWE، <mark>نقش استروب برای</mark> <mark>نوشتن در EEPROM</mark> را برعهده دارد.

• هنگامی که داده و آدرس بدرستی مشخص شوند، بیت EEWE باید یک شود تا مقداری در EEPROM نوشته شود.

• بیت EEMWE باید قبل از یک کردن EEWE مقدارش یک شود، در غیر اینصورت مقداری در EEPROM نوشته نمیشود. بعد ۲۹۷ میره تو halt میره و EENWE کی بر به کلاک و فت داری ای ایک بی برد در در ۱۹ کلاک و فت داری ایک ایک بالس

#### ثبات های EEPROM

هنگام <mark>نوشتن در EEPROM</mark>٬ روال زیر باید دنبال شود (رعایت ترتیب مراحل ۳ و ۴ ضروری نیست):

- ۱) منتظر شوید تا بیت EEWE صفر شود
- $m{ ilde{ imes}}$  منتظر شوید تا بیت SPMEN در SPMCR صفر شود  $m{ ilde{ imes}}$ 
  - ۳) آدرس جدید EEPROM را در EEPROM بنویسید
    - ۴) داده جدید EEPROM را در ۴
- EECR و مقدار 1 منطقی را در بیت EEMWE و مقدار 0 را در بیت EECR ثبات 0 بنویسید
  - ۶) در ۴ چرخه ساعت بعد از یک کردن EEMWE، بیت EEWE را یک کنید. عبد از ۴ کلاک باس صفی ترد (در هر حالت)

Store Program Memory Control Register (SPMCR)

**Store Program Memory Enable (SPMEN)** 

- در طی زمان نوشتن CPU در حافظه فلش، نمیتوان EEPROM را برنامهریزی نمود. همترحدی صغه َسِ
- نرمافزار باید قبل از پایه گذاری یک عمل نوشتن جدید در EEPROM، بررسی کند که برنامهریزی فلش کامل شده است.
- $\overset{\bullet}{\bullet}$  مرحله ۲ زمانی موضوعیت دارد که که نرمافزار شامل  $\overset{\bullet}{\bullet}$ boot loaderی است که این امکان را برای  $\overset{\bullet}{\bullet}$  فراهم میسازد که فلش را برنامهریزی کند، در غیر اینصورت مرحله ۲ میتواند حذف شود.
  - هنگامی که زمان دسترسی برای نوشتن سپری شده باشد، بیت EEWE توسط سختافزار صفر میشود.
    - نرمافزار کاربر می تواند این بیت را سرکشی کند و نوشتن بایت بعدی را بعد از صفر شدن آن انجام دهد.
- هنگامی که بیت EEWE یک شده باشد، CPU برای مدت ۴ چرخه ساعت قبل از اجرای دستورالعمل بعدی دچار ایست میشود.

#### برنامه نوشتن در EEPROM

```
Assembly Code Example
 EEPROM write: Label
  ; Wait for completion of previous write
 sbic EECR, EEWE - و stick EECR, EEWE
 rjmp EEPROM_write
  ; Set up address (r18:r17) in address register
 out EEARL, r17
  ; Write data (r16) to data register
out EEDR, ۲۱۰ ; Write logical one to EEMWE باید درد کتورد در متراتی قار دهیم بای نود 
 out EEDR, r16
   ; Start eeprom write by setting EEWE
 sbi EECR, EEWE
 ret
```

```
C Code Example
void EEPROM_write(unsigned int uiAddress,
unsigned char ucData)
/* Wait for completion of previous write */
while(EECR & (1<<EEWE))
/* Set up address and data registers */
EEAR = uiAddress:
EEDR = ucData;
/* Write logical one to EEMWE */
EECR = (1 << EEMWE);
/* Start eeprom write by setting EEWE */
EECR = (1 << EEWE);
```

بیت ۳ بنام EEPROM: بیت فعال ساز آماده بودن EEPROM برای خواندن

یک کردن بیت EERIE موجب فعال سازی وقفه خواندن از EEPROM و نوشتن مقدار آ آنرا غیرفعال مینماید.

### بيت ٠ بنام EERE: بيت فعال ساز خواندن EEPROM

- <mark>بیت</mark> EERE <mark>سیگنال استروب (فعالساز) خواندن از EEPROM است.</mark>
- هنگامی که آدرس صحیح در ثبات EEAR مشخص شود، بیت EERE باید برای انجام عمل خواندن از EEPROM یک شود.
- <mark>دسترسی برای خواندن EEPROM، به اندازه یک دستورالعمل بطول میانجامد</mark> و داده مورد تقاضا بلافاصله فراهم خواهد شد.

- هنگامی که EEPROM خوانده میشود، CPU قبل از اجرای دستورالعمل بعدی به مدت ۴ پالس ساعت halt میشود.
  - کاربر باید بیت EEWE را قبل از شروع عملیات خواندن سرکشی و آنرا صفر کند.
- اگر یک عملیات نوشتن در حال انجام باشد، هیچ یک از عملیات خواندن EEPROM و تغییر ثبات EEAR امکانپذیر نیست.
  - نوسانساز کالیبره شده برای تنظیم زمان دسترسیها به کار میرود

# برنامه خواندن از حافظه EEPROM

```
Assembly Code Example
EEPROM read:
; Wait for completion of previous write
sbic EECR, EEWE
rimp EEPROM_read
; Set up address (r18:r17) in address
register
out EEARH, r18
out EEARL, r17
; Start eeprom read by writing EERE
sbi EECR, EERE
; Read data from data register
in r16, EEDR
ret
```

```
C Code Example
unsigned char EEPROM_read(unsigned
int uiAddress)
/* Wait for completion of previous write
while(EECR & (1<<EEWE))
/* Set up address register */
EEAR = uiAddress;
/* Start eeprom read by writing EERE */
EECR = (1 < EERE);
/* Return data from data register */
return EEDR;
```

#### حافظه ورودی /خروجی I/O

- ثبات های I/O در فاصله آدرس فضای حافظه I/O شامل <mark>۶۴</mark> بایت آدرس می شود که برای عملیاتهای مربوط به ماژولهای داخلی (شامل عملیاتهای ورودی-خروجی، SPI، عملیاتهای مربوط به ماژولهای داخلی (شامل عملیاتهای ورودی-خروجی، USART، زمان سنج، شمارنده، مبدل آنالوگ به رقمی و مانند آن) استفاده می شود.
  - حافظه I/O به دو روش می تواند مورد دسترسی قرار گیرد: SRAM: به عنوان SRAM، محدوده آدرسها از SRAM شروع و تا SRAM ادامه می یابد ثبات های I/O: به عنوان ثبات I/O، آدرسها در محدوده SRM تا SRM قرار می گیرند.

# حافظه ورودی اخروجی I/O

| Register File | Data Address Space |
|---------------|--------------------|
| R0            | \$0000             |
| R1            | \$0001             |
| R2            | \$0002             |
|               |                    |
| R29           | \$001D             |
| R30           | \$001E             |
| R31           | \$001F             |
| I/O Registers |                    |
| \$00          | \$0020             |
| \$01          | \$0021             |
| \$02          | \$0022             |
|               |                    |
| \$3D          | \$005D             |
| \$3E          | \$005E             |
| \$3F          | \$005F             |
|               | Internal SRAM      |
|               | \$0060             |
|               | \$0061             |
|               |                    |
|               | \$045E             |
|               | \$045F             |

### حافظه ورودی اخروجی I/O

- حافظه I/O می تواند مستقیما یا به عنوان محلهایی از فضای داده که در ادامهِ مجموعه ثباتهای عمومی همه منظوره قرار می گیرند و شامل آدرسهای 20\$ تا 5F\$ می شوند، آدرسدهی شود.
  - تمامی ورودی/خروجی های ATmegal6 در فضای I/O قرار دارند.
  - مکان های I/O توسط دستورالعمل های <mark>IN</mark> و <mark>OUT</mark> قابل دسترسی هستند.
  - <mark>این دستورالعملها داده را بین فضای I/O و ۳۲ ثبات عمومی کاری انتقال میدهند.</mark>

## حافظه ورودی اخروجی I/O

• ثبات های I/O موجود در آدرس های <mark>900 تا IF</mark>\$ توسط دستورالعمل های <mark>SBI</mark> و <mark>CBI مستقیما بصورت بیتی</mark> قابل دسترسی هستند.

هنگامی که دستورات خاص I/O یعنی IN و OUT استفاده شوند، باید آدرس های I/O موجود در محدوده \$00 تا 3F استفاده شوند.

| SBI | A, b | Set Bit in I/O Register   | I/O(A, b) ← 1 |
|-----|------|---------------------------|---------------|
| СВІ | A, b | Clear Bit in I/O Register | I/O(A, b) ← 0 |

• در این ثبات ها، مقدار بیت ها بطور جداگانه می توانند توسط دستورالعمل های <mark>SBIS</mark> و

بررسی شوند. بنگی دارد که دمتر بعین ۲ بایت است یا ۱ بایت

| SBIC | A, b | Skip if Bit in I/O Register Cleared | if (I/O(A,b) = 0) PC $\leftarrow$ PC + 2 or 3 |
|------|------|-------------------------------------|-----------------------------------------------|
| SBIS | A, b | Skip if Bit in I/O Register Set     | If (I/O(A,b) =1) PC ← PC + 2 or 3             |

• لیکن اگر ثباتهای I/O به عنوان <mark>فضای داده</mark> استفاده شوند، باید مقدار <mark>20</mark>\$ را به محدوده <mark>آدرسهای 900 تا 3F\$ اضافه</mark> و از دستورالعمل های LD و <mark>ST</mark> استفاده نمود.