# 10. Nexys 4 Uygulamaları

Bu bölümde VHDL dili ile geliştirilen tasarımların Nexys 4 kartı üzerinde gerçeklenmesi ve tasarlanan devrenin davranışı anlatılmıştır.

### 10.1. D İki Durumlusu

Aşağıda yetkilendirme girişi ve eş zamanlı olmayan resetli d mandali tasarımın yapıldığı d\_mandali.vhd VHDL kodu verilmiştir. Tasarımda in\_rst giriş portu değerinin '1' olması durumunda diğer giriş portlarının durumu fark etmeksizin r\_cikis sinyalien '0' değeri atanmaktadır. r\_cikis sinyalinin '0' değerini almasıyla out\_cikis çıkış portuna '0' ve out\_cikis\_degil çıkış portna '1' değerleri atanmaktadır. in\_rst giriş portunun diğer durumlarında ise in\_clk giriş portunun yükselen kenarının meydana gelmesi beklenmektedir. Yükselen kenarını meydan gelmesi ile birlikte in\_en giriş portu değerinin '1' olması durumunda in\_giriş giriş portu değeri r\_cikis sinyaline atandır. in\_en giriş portunun diğer durumlarında ise r cikis sinyali bir önceki durumunu korumaktadır.

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
entity d mandali is
  Port (
    in clk : in std logic;
    in rst : in std logic;
    in en : in std logic;
    in giris : in std logic;
    out cikis : out std logic;
    out cikis degil : out std logic
  );
end d mandali;
architecture Behavioral of d mandali is
  signal r cikis : std logic := '0';
begin
  process(in_clk, in_rst, in_en, in_giris)
  begin
    if in rst = '1' then
      r cikis <= '0';
```

```
elsif rising_edge(in_clk) then
   if in_en = '1' then
      r_cikis <= in_giris;
   end if;
   end if;
end process;

out_cikis <= r_cikis;
out_cikis_degil <= not r_cikis;
end Behavioral;</pre>
```

### 10.1.1. Sentezleme ve Port Bağlantılarının Yapılması

Tasarlanan **d\_mandali** varlığının Nexsy 4 kartı ile bağlantılarının yapılabilemesi için öncelikle sentez işlemini yapılması gerekmektedir. Şekil 10-1'den de görüleceği üzere sntezleme işlemi **Synthesis** sekmesi altında bulunan **Run Synthesis** seçilerek başlatılır.



Şekil 10-1 Sentezleme işleminin başlatılması

Sentezleme işleminin bitiminde Şekil 10-2'de gösterilen pencere açılmaktadır. Açılan pencereden **Open Synthesis Design** seçilir ve **OK** tuşuna basılarak sentez sonrası port bağlantısı, hata ayıklama bağlantıları vb. gibi işlemler yapılabilmektedir. **Open Sythesis Design** aynı zamanda sentez işleminin sonucunda **Flow Navigator** penceresinde aktif olmaktadır (Şekil 10-3).



Şekil 10-2 Sentezleme işleminin tamamlanması ve sentez tasarımlarının açılması



Şekil 10-3 Sentez tasarımlarının açılması

Sentez tasarımlarının açılmasından sonra **Window** sekmesi seçilir. **Window** sekmesi altında **I/O Ports** seçilir (Şekil 10-4). İşlemin ardından **d\_latch** varlığının Nexys 4 kartı ile bağlantısının yapılması için **I/O Ports** penceresi açılacaktır. Açılan pencerede **d\_latch** varlığın ait portlar görülecektir (Şekil 10-5).



Şekil 10-4 I/O Ports Pencersinin açılması - 1



Şekil 10-5 I/O Ports Pencersinin açılması - 2

**d\_latch** varlığın da daha önceden de bahsedildiği gibi 2 adet giriş portu ve 2 adet çıkış portu mevcuttur. Varlığın portlarının Nexys 4 kartı ile bağlantılası Tablo 10-1'deki şekilde yapılmalıdır.

Tablo 10-1 Yetki girişli D mandalı bağlantıları

| Port Adı        | Nexys 4 | Konum | I/O Standart |
|-----------------|---------|-------|--------------|
| in_clk          | -       | E3    | LVCMOS33     |
| in_en           | SW1     | U8    | LVCMOS33     |
| in_rst          | BTND    | V10   | LVCMOS33     |
| in_giris        | SW0     | υ9    | LVCMOS33     |
| out_cikis       | LD1     | V9    | LVCMOS33     |
| out_cikis_degil | LD0     | Т8    | LVCMOS33     |

Tablo 10-1'de verilen konum bilgileri I/O Ports pencersinde Site sekmesinde seçlirler. I/O Std sekmesinde ise Tablo 10-1'de verilen standart değerleri seçilerek (Şekil 10-6) kaydedilir.



Şekil 10-6 Port bağlantılarının ayarlanması

Port tanımlama işlemlerinin yapılmasından sonra kaydedilen **xdc** uzantılı dosya aşağıdaki gibi olacaktır.

```
set_property PACKAGE_PIN E3 [get_ports in_clk]

set_property IOSTANDARD LVCMOS33 [get_ports in_clk]

set_property PACKAGE_PIN U8 [get_ports in_en]

set_property IOSTANDARD LVCMOS33 [get_ports in_en]

set_property PACKAGE_PIN U9 [get_ports in_giris]

set_property IOSTANDARD LVCMOS33 [get_ports in_giris]

set_property PACKAGE_PIN V10 [get_ports in_rst]

set_property IOSTANDARD LVCMOS33 [get_ports in_rst]

set_property PACKAGE_PIN V9 [get_ports out_cikis]

set_property IOSTANDARD LVCMOS33 [get_ports out_cikis]

set_property PACKAGE_PIN T8 [get_ports out_cikis_degil]

set_property IOSTANDARD LVCMOS33 [get_ports out_cikis_degil]

set_property IOSTANDARD LVCMOS33 [get_ports out_cikis_degil]
```

### 10.1.2. Bit Dosyasının Oluşturulması

Port tanımlama işlemlerinin tamamlanmasından sonra gerçekleme işlemi İmplementation Sekmesi altında Run Implmentation seçilerek başlatılır (Şekil 10-7).



Şekil 10-7 Gerçekleme işleminin başlatılması

Gerçekleme işleminin bitiminde Şekil 10-8'de gösterilen pencere açılmaktadır. Açılan pencereden **Generate Bitstream** seçilir ve **OK** tuşuna basılarak bit dosyasının oluşturulma işlemi başlatılmaktadır. Bit dosyası oluşturma işlemi aynı zamanda **Program and Debug** sekmesi altında **Generate Bitstream** seçilerekte yapılabilmektedir. **Generate Bitstream** gerçekleme işleminin sonucunda **Flow Navigator** penceresinde aktif olmaktadır (Şekil 10-9).



Şekil 10-8 Gerçekleme işleminin tamamlanması



Şekil 10-9 Bit dosyası oluşturma işleminin başlatılması

### 10.1.3. Bit Dosyasının Yüklenmesi

Bit uzantılı dosyanın oluşuturlmasından sonra FPGA'ya gerçeklenen devrenin yüklenmesi aşaması başlamaktadır. Şekil 10-10'dan da görüleceği üzere, **Program and Debug** sekemsi altında bulunan **Hardware Manager** sekmesinde **Open Target** seçilir. Eğer daha önce kullandığınız FPGA ile bağlantı sağlamış iseniz o bağlantıyı seçerek işleme devam edebilirsiniz. Daha önce çalışma yapılmadıysa **Open New Target** seçilir.



Şekil 10-10 Kullanılacak FPGA ile bağlantı salanması - 1

Açılan pencerede Next butonu seçilir (Şekil 10-11).



Şekil 10-11 Kullanılacak FPGA ile bağlantı salanması -2

Açılan pencerede Next butonu seçilir (Şekil 10-12).



Şekil 10-12 Kullanılacak FPGA ile bağlantı salanması -3

Şekil 10-13'den de görüleceği üzere **Hardware Device** kısmında Nexys 4 kart üzerinde bulunan FPGA tanımlıdır. **Hardware Target** sekmesinde bulunan **JTAG Clock Frequency** kısmında düşük hız seçilmelidir. 500 KHz yeterli bir hız olmaktadır.



Şekil 10-13 Kullanılacak FPGA ile bağlantı salanması -4

Açılan pencerede **Finish** butonu seçilir (Şekil 10-14).



Şekil 10-14 Kullanılacak FPGA ile bağlantı salanması -5

Bağlantı işleminin Vivado ekranında açılan **Hardware** penceresinden tanımlı FPGA üzerine tıklanarak **Program Device** seçilir (Şekil 10-15).



Şekil 10-15 Devrenin FPGA'ya yüklenmesi - 1

Açılan **Program Device** penceresinde **Program** butonuna basılarak FPGA programlama işlemi başlatılır (Şekil 10-16).



Şekil 10-16 Devrenin FPGA'ya yüklenmesi - 2

#### 10.1.4. Tasarımın Test Edilmesi

Tasarımın test edilmesi işleminda aşağıdaki adımlar gerçeklenir:

- in\_en giriş portunun bağlı bulunduğu anahtar '1' konumuna, in\_giris portunun bağlı bulunduğu anahtar '0' konumuna getirilir. Bu durumda out\_cikis\_degil çıkış portunun bağlı bulunduğu led yanacaktır.
- in\_en giriş portunun bağlı bulunduğu anahtar '0' konumuna getirilir. Bu durumda out\_cikis\_degil çıkış portunun bağlı bulunduğu led yanacaktır.
- in\_giris portunun bağlı bulunduğu anahtar '1' konumuna getirilir. Bu durumda out\_cikis\_degil çıkış portunun bağlı bulunduğu led yanacaktır.
- in\_en giriş portunun bağlı bulunduğu anahtar '1' konumuna getirilir. Bu durumda out\_cikis çıkış portunun bağlı bulunduğu led yanacaktır.
- in\_rst giriş portunun bağlı bulunduğu tuşa basılı tutulunur. Bu durumda out\_cikis\_degil çıkış portunun bağlı bulunduğu led yanacaktır.
- in\_rst giriş portunun bağlı bulunduğu tuşa bassma işlemi bırakılır. Bu durumda out\_cikis çıkış portunun bağlı bulunduğu led yanacaktır.

### 10.2. Led Yakma Uygulaması

Led yakma uygulamasında Bölüm 9.8'de verilen **saat\_frekans\_bolucu.vhd** VHDL kodu kullanılmıştır. Tasarımda 100 MHz olan sistem frekansı, **saat\_frekans\_bolucu1\_map** etiketi ile tanımlanmış alt devre ile 1 Hz'e indirilmektedir. Bu işlem için generic olarak tanımlanan N parametresi değeri 100000000 olarak ayarlanmıştır. Her iki alt modülün çalışma frekanslarının farklı olması nedeniyle elde edilen 1 Hz'lik sinyal 63-

70. satırlarda tanımlı **process** içerisinde saat darbesi domain geçiş işlemine tabi tutulmaktadır. Geçiş işleminin sağlanması ile elde edilen yeni saat darbesi işareti, **saat\_frekans\_bolucu2\_map** etiketi ile tanımlanmış alt devreye saat darbesi girişi olarak verilmektedir. **saat\_frekans\_bolucu2\_map** etiketi ile tanımlanmış alt devre ile 1/2 Hz,1/4 Hz, 1/8 Hz, 1/16 Hz ve **generic** olarak ayarlanan 1/32 Hz frekanslarında saat darbeleri elde edilmiştir.

```
1. library IEEE;
2. use IEEE.STD LOGIC 1164.ALL;
3.
4. entity led yakma is
5.
    Port (
      in clk : in std logic;
7.
      in rst : in std logic;
8.
      out clk 1Hz : out std logic;
9.
      out clk 1 2Hz : out std logic;
      out clk 1 4Hz : out std logic;
10.
11.
       out clk 1 8Hz : out std logic;
12.
       out clk 1 16Hz : out std logic;
       out clk 1 NHz : out std logic
14.);
15.end led yakma;
16.
17.architecture Behavioral of led yakma is
18.
19.
     component saat frekans bolucu
20.
     generic (
     N : integer := 16
21.
22.
     );
23.
    Port (
24.
      in clk : in std logic;
25.
      in rst : in std logic;
      out clk 2 : out std logic;
26.
       out clk 4 : out std logic;
27.
       out clk 8 : out std logic;
28.
       out clk 16 : out std logic;
29.
30.
       out clk N : out std logic
31.
     );
32.end component;
33.
34.
     signal r clk 1Hz d : std logic := '0';
     signal r clk 1Hz : std logic vector(3 downto 0) := (others => '0');
```

```
36. signal r clk 1 2Hz : std logic := '0';
37. signal r clk 1 4Hz : std logic := '0';
38. signal r clk 1 8Hz : std logic := '0';
39. signal r clk 1 16Hz : std logic := '0';
    signal r clk 1 NHz : std logic := '0';
40.
41.
42.begin
43.
44. out clk 1Hz \le r clk 1Hz(3);
45. out clk 1 2Hz <= r clk 1 2Hz;
46. out clk 1 4Hz <= r clk 1 4Hz;
47. out clk 1 8Hz <= r clk 1 8Hz;
48. out clk 1 16Hz <= r clk 1 16Hz;
49. out clk 1 NHz <= r clk 1 NHz;
50.
51. saat frekans bolucul map : saat frekans bolucu
52. generic map(N => 100000000)
53. port map (
54.
     in clk => in clk,
55.
     in rst => in rst,
56.
     out clk 2 => open,
57.
     out clk 4 => open,
58.
     out clk 8 => open,
     out clk 16 => open,
      out clk N => r clk 1Hz d
60.
61.);
62.
63. process(in clk, in rst)
64. begin
65.
     if in rst = '1' then
66.
        r clk 1Hz <= (others => '0');
67.
      elsif rising edge(in clk) then
68.
        r clk 1Hz <= r clk 1Hz(2 downto 0) & r clk 1Hz d;
69.
       end if;
70.
   end procesS;
71.
72. saat frekans_bolucu2_map : saat_frekans_bolucu
73. generic map ( N \Rightarrow 32 )
74. port map (
75.
      in clk => r clk 1Hz(3),
```

```
76. in_rst => in_rst,
77. out_clk_2 => r_clk_1_2Hz,
78. out_clk_4 => r_clk_1_4Hz,
79. out_clk_8 => r_clk_1_8Hz,
80. out_clk_16 => r_clk_1_16Hz,
81. out_clk_N => r_clk_1_NHz
82. );
83.
84.end Behavioral;
```

Sistemde elde edilen yeni saat darbesi sinyallerinin Nexys 4 kartında görülebilmesi için devre sentezlendikten sonra Tablo 10-2'de verilen konum bilgileri ile bağlantıların yapılması gerekmektedir.

| Port Adı       | Nexys 4 | Konum | I/O Standart |
|----------------|---------|-------|--------------|
| in_clk         | -       | Е3    | LVCMOS33     |
| in_rst         | BTND    | V10   | LVCMOS33     |
| out_clk_1Hz    | LD0     | Т8    | LVCMOS33     |
| out_clk_1_2Hz  | LD1     | V9    | LVCMOS33     |
| out_clk_1_4Hz  | LD2     | R8    | LVCMOS33     |
| out_clk_1_8Hz  | LD3     | Т6    | LVCMOS33     |
| out_clk_1_16Hz | LD4     | Т5    | LVCMOS33     |
| out_clk_1_NHz  | LD5     | Т4    | LVCMOS33     |

Tablo 10-2 Led yakma varlığına ilişkin port bağlantıları

Tablo 10-2'de verilen konum bilgileri ile yapılan bağlantılardan sonra kaydedilen **xdc** uzantılı dosya aşağıdaki gibi olacaktır.

```
set_property PACKAGE_PIN E3 [get_ports in_clk]
set_property IOSTANDARD LVCMOS33 [get_ports in_clk]
set_property PACKAGE_PIN V10 [get_ports in_rst]
set_property IOSTANDARD LVCMOS33 [get_ports in_rst]
set_property PACKAGE_PIN T8 [get_ports out_clk_1Hz]
set_property IOSTANDARD LVCMOS33 [get_ports out_clk_1Hz]
set_property PACKAGE_PIN V9 [get_ports out_clk_1_2Hz]
set_property IOSTANDARD LVCMOS33 [get_ports out_clk_1_2Hz]
set_property PACKAGE_PIN R8 [get_ports out_clk_1_4Hz]
set_property IOSTANDARD LVCMOS33 [get_ports out_clk_1_4Hz]
set_property PACKAGE_PIN T6 [get_ports out_clk_1_8Hz]
set_property IOSTANDARD LVCMOS33 [get_ports out_clk_1_4Hz]
set_property IOSTANDARD LVCMOS33 [get_ports out_clk_1_4Hz]
set_property PACKAGE_PIN T5 [get_ports out_clk_1_6Hz]
set_property IOSTANDARD LVCMOS33 [get_ports out_clk_1_16Hz]
set_property IOSTANDARD LVCMOS33 [get_ports out_clk_1_16Hz]
```

```
set_property PACKAGE_PIN T4 [get_ports out_clk_1_NHz]
set property IOSTANDARD LVCMOS33 [get ports out clk 1 NHz]
```

### 10.2.1. Flash Dosyası Oluşturma

Neyxs 4 kartı üzerinde bulunan flash 4x SPI veri yoluna ve 128 Mb hafizaya sahiptir. Parça numarası **S25FL128S**'dir. Flash ayarlamalarını kendi projemiz içerisinde de yapmamız gerekmektedir.

Dosya oluşturma işleminden önce oluşturulan bit uznatılı dosya ile flashın veri yolu ayarları aynı olmalıdır. Ayarlama işlemi sentezleme ve bağlantı işlemlerinin bitimiyle **Tools** sekmesinden **Edit Device Properties** seçilir (Şekil 10-17).



Şekil 10-17 Flash ayarlarının yapılması - 1

Açılan pencereden **Configuration** seçilir ve **Bus** width 4 olarak ayarlanarak **OK** tuşuna basılır (Şekil 10-18).

| Legit Device Properties                                              |                                                                                                                                                                                                                                                                         |            |
|----------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------|
| Use this dialog to edit the progra                                   | amming and configuration properties for your current design; default values are set automatically.                                                                                                                                                                      |            |
| Q-                                                                   | Configuration                                                                                                                                                                                                                                                           |            |
| eneral                                                               | Configuration Setup                                                                                                                                                                                                                                                     |            |
| onfiguration<br>onfiguration Modes<br>tartup<br>ncryption<br>eadback | Configuration Rate (MHz)  Enable external configuration clock and set divide value DISABLE   Configuration Voltage  Configuration Bank Voltage Selection  BPI Configuration  1st Read cycle 1  Page Size (bytes) 1  Synchronous Mode DISABLE   Synchronous Mode DISABLE |            |
|                                                                      | SPI Configuration                                                                                                                                                                                                                                                       |            |
|                                                                      | Enable SPI 32-bit address style NO ▼                                                                                                                                                                                                                                    |            |
|                                                                      | Bus width 4 🔻                                                                                                                                                                                                                                                           |            |
|                                                                      | Enable the FPGA to use a falling edge clock for SPI data capture NO *                                                                                                                                                                                                   |            |
|                                                                      | MultiBoot Settings                                                                                                                                                                                                                                                      |            |
|                                                                      | Load a fallback bitstream when a configuration attempt fails                                                                                                                                                                                                            | DISABLE ▼  |
|                                                                      | Starting address for the next configuration in a MultiBoot setup                                                                                                                                                                                                        | 0X00000000 |
|                                                                      | ·                                                                                                                                                                                                                                                                       |            |
| <u>H</u> elp                                                         |                                                                                                                                                                                                                                                                         | OK Cance   |

Şekil 10-18 Flash ayarlarının yapılması - 2

Bu işlemlerin ardından bit uzantılı dosya oluşturulur. Oluşturulan bit uznatılı dosyanın flasha yazmak için oluşturulacak dosyaya çevirme işlemi aşağıda verilen kod dizini TCL Console bölümüne yazılmasıyla başlatılır (Şekil 10-19).

```
write_cfgmem -format mcs -interface spix4 -size 128 -loadbit "up 0x0
VERI_YOLU_BIT " -file VERI_YOLU_MCS
```

Örnek 10.2 için oluşturulan **led\_yakma.bit** uzantılı dosyadan flasha yazmak için **led\_yakma.mcs** uznatılı dosya elde etmek için aşağıdaki kod satırı TCL Console kısmına yazılır.

```
write_cfgmem -format mcs -interface spix4 -size 128 -loadbit "up 0x0
D:/Kisisel/Uygulamalar/Vivado/KITAP_ORNEKLER/BLM_10/ORNEK_2/ORNEK_2.runs/im
pl_1/led_yakma.bit" -file D:/led_yakma.mcs
```

Şekil 10-19 led yakma.mcs dosyasının oluşturulması

Bu işlemlerin ardından Nexys 4 kartımızda bulunan FPGA ile bağlantının yapılmalıdır. İşlemlerin ardından **Hardware** penceresinden tanımlı FPGA üzerine tıklanarak **Add Configuration Memory Device** seçilir (Şekil 10-20).



Şekil 10-20 Flash dosyasının yüklenmesi - 1

Açılan pencereden kartımızın üzerinde bulunan Flash seçilir ve OK tuşuna basılır (Şekil 10-21).



Şekil 10-21 Flash dosyasının yüklenmesi - 2

Daha sonra açılan pencereden **Configuration file** kısmına oluşturduğumuz **led\_yakma.mcs** dosyası tanımlanır ve **OK** tuşuna basılarak flash programlaam işlemi başlamaktadır (Şekil 10-22).



Şekil 10-22 Flash dosyasının yüklenmesi - 3

Programlama işleminin bitmesiyle artık kartımızı her açtığımızda **led\_yakma.vhd** VHDL kodu ile gerçekleştirdiğimiz devre aktif olacaktır.

## 10.3. Vivado ile Hata Ayıklama (Debug) Uygulaması

Aşğaıda verilen display.vhd VHDL kod ile tanımlı 4 bitlik giriş portunun aldığı değeri 7 Segment Displaylerde gösterilmektedir. Aynı zamanda bu kod ile Vivado programında sinyal değişlenlerinin aldığı değerleri kontrol edilebilmektedir. 26-33. satırlarda tanımlı nitelikler (attribitude) ile kod FPGA içerisinde çalışırken tanımlı sinyallerin aldığı değerleri görebilmemiz sağlanacaktır. 26-27. satırlarda tanımlı nitelikle kod içerisinde kesinlikle bulunması gerekmektedir. 29-30 ve 32-33. satırlarda tanımlı ifadelerde ise r\_giris ve r\_cikis sinyallerinin aldığı değerlerin izlenceği tanımlanmaktadır.

```
1. library IEEE;
2. use IEEE.STD_LOGIC_1164.ALL;
3. use IEEE.STD_LOGIC_UNSIGNED.ALL;
4.
5. entity display is
6.    Port (
7.    in_clk : in std_logic;
```

```
8.
           in rst : in std logic;
           in giris : in std logic vector(3 downto 0);
9.
10.
           out disp sec : out std logic vector(7 downto 0);
           out cikis : out std logic vector(7 downto 0)
11.
12.
       );
13.end display;
15.architecture Behavioral of display is
17.
      type t display ekran is array (0 to 15) of std logic vector(7
  downto 0);
      constant DISP EKRAN : t display ekran := ("10000001", "11001111",
  "10010010",
19."10000110",
                  "11001100",
                                 "10100100",
                                                "10100000",
                                                               "10001111",
  "10000000",
20."10000100",
                  "10001000",
                                 "11100000",
                                               "10110001",
                                                               "11000010",
  "10110000",
21."10111000");
22.
23.
       signal r giris : std logic vector(3 downto 0) := (others => '0');
24.
       signal r cikis : std logic vector(7 downto 0) := (others => '0');
25.
26.
       attribute syn keep : string;
27.
       attribute mark debug : string;
28.
29.
       attribute syn keep of r giris : signal is "true";
30.
       attribute mark debug of r giris : signal is "true";
31.
       attribute syn keep of r cikis : signal is "true";
32.
       attribute mark debug of r cikis : signal is "true";
33.
34.
35.begin
36.
37.
       out disp sec <= "00000000";
38.
       out cikis <= r cikis;
39.
40.
       process(in clk, in rst, in giris)
41.
       begin
           if in rst = '1' then
42.
43.
               r giris <= (others => '0');
               r cikis <= (others => '0');
44.
           elsif rising edge(in clk) then
45.
```

Uygulamaya ilişkin pin atama işlemlerinin yapıldığı varsayımı ile anlatıma devam edilecektir. 7 Segment Display modülünün Nexys 4 kartında çalışabilmesi için gerekli port konumları ve port standarları Tablo 10-3'de verilmiştir.

Tablo 10-3 Display modülünün Nexys 4 kartında bağlantıları

| Port                       | Konum | I/O Standart |
|----------------------------|-------|--------------|
| in_clk                     | E3    | LVCMOS33     |
| in_rst                     | V10   | LVCMOS33     |
| <pre>in_giris(0)</pre>     | U9    | LVCMOS33     |
| in_giris(1)                | U8    | LVCMOS33     |
| in_giris(2)                | R7    | LVCMOS33     |
| in_giris(3)                | R6    | LVCMOS33     |
| <pre>out_disp_sec(0)</pre> | N6    | LVCMOS33     |
| out_disp_sec(1)            | Мб    | LVCMOS33     |
| <pre>out_disp_sec(2)</pre> | М3    | LVCMOS33     |
| out_disp_sec(3)            | N5    | LVCMOS33     |
| out_disp_sec(4)            | N2    | LVCMOS33     |
| out_disp_sec(5)            | N4    | LVCMOS33     |
| out_disp_sec(6)            | L1    | LVCMOS33     |
| out_disp_sec(7)            | M1    | LVCMOS33     |
| out_cikis(0)               | L6    | LVCMOS33     |
| out_cikis(1)               | M2    | LVCMOS33     |
| out_cikis(2)               | K3    | LVCMOS33     |
| out_cikis(3)               | L4    | LVCMOS33     |
| out_cikis(4)               | L5    | LVCMOS33     |
| out_cikis(5)               | N1    | LVCMOS33     |
| out_cikis(6)               | L3    | LVCMOS33     |
| out_cikis(7)               | M4    | LVCMOS33     |

Sentezleme ve port tanımlama işlemleri yapıldıktan sonra **Window** sekmesi altında bulunan **Debug** seçilir (Şekil 10-23).



Şekil 10-23 Hata ayıklama işlemleri – 1

Açılan **Debug** penceresinde bulunan **Set Up Debug** pencersi seçilir (Şekil 10-24).



Şekil 10-24 Hata ayıklama işlemleri - 2

Açılan pencerede Next butonuna basılır (Şekil 10-25).



Şekil 10-25 Hata ayıklama işlemleri - 3

Niteliklerde tanımlı **r\_cikis** ve **r\_giris** sinyallerinin listelendiği görülmektedir. **Next** butonuna basılarak bir sonraki aşamaya geçilir (Şekil 10-26).



Şekil 10-26 Hata ayıklama işlemleri - 4

Next butonuna basılarak bir sonraki aşamaya geçilir (Şekil 10-27Şekil 10-26).



Şekil 10-27 Hata ayıklama işlemleri - 5



Şekil 10-28 Hata ayıklama işlemleri - 6

İşlemin bitirilmesinin ardından **Debug** penceresinde bağlantılar görülmektedir (Şekil 10-29).



Şekil 10-29 Hata ayıklama işlemleri - 7

Var olan bağlantıyı silmek için bağlantı üzerine sağ tıklanır ve **Delete** seçilir. Daha sonra açılan pencereden Yes seçilirerek bağlantı silinir (Şekil 10-30, Şekil 10-31).



Şekil 10-30 Hata ayıklama işlemleri - 8



Şekil 10-31 Hata ayıklama işlemleri - 9

Yeni bağlantı eklemek için **Debug** penceresinde **Create Debug Port** seçilir (Şekil 10-32).



Şekil 10-32 Hata ayıklama işlemleri - 10

Açılan pencerede Ok butonuna basılır (Şekil 10-33).



Şekil 10-33 Hata ayıklama işlemleri - 11

Oluşan yeni bağlantı noktasına boşta olan sinyal sürüklenerek bırakılırak yeni bağlantı oluşturulur.



Şekil 10-34 Hata ayıklama işlemleri - 12

Bağlantı işlemlerinin tamamlanmasından sonra tüm işlemler kaydedilir. Analtıma **Implementation** ve Generate Bitstream aşamalarının tamamlanıp kodun FPGA'ya yüklendiği varsayımı yapılarak devam edilecektir. Yükelme işlemini bitiminden Name penceresinde **xc7a100t\_0** sekmesine sağ tıklanırak Run Trigger seçilir (Şekil 10-35).



Şekil 10-35 Hata ayıklama işlemleri - 13

Anahtarlarla giriş portuna "0001" değeri gönderilmiştir. Şekil 10-36'den de görüleceği üzere **r\_giris** sinyali 1 hex değerini ve **r cikis** sinyali de **DISP EKRAN (1)** değerini almıştırlar.



Şekil 10-36 Hata ayıklama işlemleri - 14

Anahtarlarla giriş portuna "1101" değeri gönderilmiştir. Şekil 10-37'den de görüleceği üzere **r\_giris** sinyali d hex değerini ve **r\_cikis** sinyali de **DISP\_EKRAN (14)** değerini almıştırlar.



Şekil 10-37 Hata ayıklama işlemleri - 15

# 10.4. Karakter Kaydırma Uygulaması

Aşğaıda verilen **karakter\_kaydirma.vhd** VHDL kod ile tanımlı 4 bitlik giriş portunun aldığı değerleri kullanıcının belirlediği zaman aralıklarında RAM'a yazlımkatadır ve RAM dataları sola kayma işlemi yapmaktadır. Bu şekilde displayler üzerinde kullanıcının belirlediği zaman aralığında 0-F aralığında tanımlı karakterlerin sola doğru kaydığu görülecektir.50-63. satırlarda tanımlı process işleminde kullanıcının belirlediği zaman diliminin dolması beklenmekte ve zaman dolması ile beraber 33-43. satırları arasında tanımlı fonsiyon çağırılarak RAM dataları sola kaydırılmakta ve en sağına giriş datası yazılmaktadır. 65-91. satırlar arasınd tanımlı process ile displaya yazılacak RAM verisi belirlenme işlemi yaılmaktadır. 93-106. Satırlarda tanımlı process ile display sürme işlemi yapılmaktadır.

```
1. library IEEE;
2. use IEEE.STD LOGIC 1164.ALL;
3. use IEEE.STD LOGIC UNSIGNED.ALL;
5. entity karakter kaydirma is
6.
    Port (
7.
       in_clk : in std_logic;
       in rst : in std logic;
8
9.
       in giris data : in std logic vector(3 downto 0);
       out disp sec : out std logic vector(7 downto 0);
       out cikis : out std logic vector (7 downto 0)
11.
12.
    );
13.end karakter kaydirma;
15.architecture Behavioral of karakter kaydirma is
16.
17. type t display ekran is array (0 to 15) of std logic vector (7 downto
  0);
18. constant DISP EKRAN : t display ekran := ("10000001", "11001111",
  "10010010",
19. "10000110",
                 "11001100",
                                 "10100100", "10100000",
                                                              "10001111",
  "10000000",
20. "10000100",
                   "10001000",
                                 "11100000",
                                              "10110001",
                                                               "11000010",
   "10110000",
21.
    "10111000");
22.
23.
    type t RAM data is array (0 to 7) of std logic vector (3 downto 0);
     signal r RAM data : t RAM data := (others => (others => '0'));
24.
25.
26.
    constant BEKLEME : integer := 3;
27.
28.
    signal r disp sec : std logic vector(7 downto 0) := "11111110";
    signal r cikis : std logic vector(7 downto 0) := (others => '0');
29.
     signal r sayac clk : integer := 0;
30.
31.
    signal r sayac disp : integer := 0;
32.
    function f kaydir(in giris : std logic vector(3 downto 0); r RAM data
33.
  : t RAM data )
   return t RAM data is
34.
35.
       variable v RAM data : t RAM data;
36. begin
37.
     v RAM data := r_RAM_data;
```

```
38.
      for n i in 6 downto 0 loop
39.
         v_RAM_data(n_i + 1) := v_RAM_data(n_i);
40.
       end loop;
41.
      v RAM data(0) := in giris;
42.
       return v RAM data;
43. end f kaydir;
44.
45.begin
46.
47. out disp sec <= r disp sec;
48.
    out cikis <= r cikis;
49.
50. process(in clk, in rst, in giris data)
51. begin
52.
      if in rst = '1' then
53.
        r RAM data <= (others => (others => '0'));
54.
        r sayac clk <= 0;
55.
      elsif rising edge(in clk) then
56.
        if r sayac clk = BEKLEME * 100000000 - 1 then
57.
           r sayac clk <= 0;
58.
           r RAM data <= f kaydir(in giris data, r RAM data);
59.
         else
           r_sayac_clk <= r_sayac clk + 1;</pre>
60.
61.
         end if;
62.
       end if;
63. end process;
64.
65. process(in clk, in rst, r disp sec)
66. begin
      if in rst = '1' then
67.
68.
         r cikis <= "00000000";
69.
       elsif rising edge(in clk) then
70.
         case r disp sec is
71.
           when "111111110" =>
72.
             r cikis <= DISP EKRAN(conv integer(r RAM data(0)));</pre>
73.
           when "111111101" =>
74.
             r cikis <= DISP EKRAN(conv integer(r RAM data(1)));</pre>
75.
           when "111111011" =>
76.
             r cikis <= DISP EKRAN(conv integer(r RAM data(2)));</pre>
77.
           when "11110111" =>
78.
             r cikis <= DISP EKRAN(conv integer(r RAM data(3)));</pre>
79.
           when "11101111" =>
80.
             r cikis <= DISP EKRAN(conv integer(r RAM data(4)));</pre>
           when "110111111" =>
81.
82.
             r cikis <= DISP EKRAN(conv integer(r RAM data(5)));</pre>
83.
           when "10111111" =>
84.
             r cikis <= DISP EKRAN(conv integer(r RAM data(6)));</pre>
85.
           when "01111111" =>
86.
             r cikis <= DISP EKRAN(conv integer(r RAM data(7)));</pre>
```

```
87.
           when others =>
88.
             r_cikis <= "00000000";
89.
         end case;
90.
       end if;
91.
     end process;
92.
93. process(in_clk, in_rst)
94. begin
       if in_rst = '1' then
95.
         r_disp_sec <= "111111110";
96.
97.
         r_sayac_disp <= 0;
98.
       elsif rising_edge(in_clk) then
99.
         if r sayac disp = 10000 then
100.
           r sayac disp <= 0;
101.
           r_disp_sec <= r_disp_sec(6 downto 0) & r_disp_sec(7);</pre>
102.
         else
103.
           r_sayac_disp <= r_sayac_disp + 1;</pre>
       end if;
104.
105.
       end if;
106.
         end process;
107.
108.
      end Behavioral;
```

**display** modülünün modülünün Nexys 4 kartında çalışabilmesi için gerekli port konumları ve port standarları Tablo 10-3'de verilmiştir.

Tablo 10-4 Display modülünün Nexys 4 kartında bağlantıları

| Port                        | Konum | I/O Standart |
|-----------------------------|-------|--------------|
| in_clk                      | E3    | LVCMOS33     |
| in_rst                      | V10   | LVCMOS33     |
| <pre>in_giris_data(0)</pre> | U9    | LVCMOS33     |
| in_giris_data(1)            | U8    | LVCMOS33     |
| <pre>in_giris_data(2)</pre> | R7    | LVCMOS33     |
| in_giris_data(3)            | R6    | LVCMOS33     |
| <pre>out_disp_sec(0)</pre>  | N6    | LVCMOS33     |
| out_disp_sec(1)             | М6    | LVCMOS33     |
| <pre>out_disp_sec(2)</pre>  | М3    | LVCMOS33     |
| out_disp_sec(3)             | N5    | LVCMOS33     |
| out_disp_sec(4)             | N2    | LVCMOS33     |
| out_disp_sec(5)             | N4    | LVCMOS33     |
| out_disp_sec(6)             | L1    | LVCMOS33     |
| out_disp_sec(7)             | M1    | LVCMOS33     |
| out_cikis(0)                | L6    | LVCMOS33     |
| out_cikis(1)                | M2    | LVCMOS33     |
| out_cikis(2)                | K3    | LVCMOS33     |
| out_cikis(3)                | L4    | LVCMOS33     |
| out_cikis(4)                | L5    | LVCMOS33     |
| out_cikis(5)                | N1    | LVCMOS33     |
| out_cikis(6)                | L3    | LVCMOS33     |
| out_cikis(7)                | M4    | LVCMOS33     |

### 10.5. UART Protokolü Kullanarak Data Kontrolü

UART (Universal asynchronous receiver/transmitter – Evrensel eşzamanlı olmaya alıcı/verici) paralel ve seri formlar arasında data çevrim işlemi yapan bilgisayar donanım parçasından biridir. UART'lar RS-232, RS-485 gibi yaygın iletişim standartları ile birlikte kullanılır.

Aşağıda VHDL dilinde UART modülü ile data alma ve gönderme işlemlerinin gerçekleştirildiği örnekler verilmiştir.

Örnek 10.1.1: Aşağıda UART protokoklü kullanarak data gönderim işlemninin yapıldığı UART tx.vhd VHDL kodu erilmiştir. UART tx varlığımıza ilişkin generic bildirimleri 7-10. satırlarda yapılmıştır. generic bildirimi içerisinde yapılan değerler kullanılarak 23. satırda her bir bit değeri için gerekli saat darbesi sayısı hesaplanmaktadır. Port bildirim işlemleri 11-18 satırları arasında yapılmaktıdır. UART tx varlığımız 1 bitlik başla biti, 1 bitlik bitir biti ve 8 bitlik data gönderecek şekilde tasarlanmıştır. t UART tx tipinde tanımlı r UART tx sinyali başlangıç durumunda BOSTA durumundadır ve in tx basla giriş portu değerinin '1' olmasını beklemektedir. in tx basla giriş portu değerinin '1' olması ile birlikte, r data sinyaline in txt data giriş portu değeri atanmaktadır ve r UART tx sinyali BASLA durumuna dallanır. BASLA durumunda başla biti gönderim işlemi yapılmaktadır. Yani CLK BIT sabitinin değeri kadar saat darbesinde bu durum içerisinde beklenmekte ve out tx cikis portuna '1' değeri gönderilmektedir. CLK BIT sayısı kadar saat darbesi beklendikten sonra r UART tx sinyali GONDER durumuna dallanır. Bu durumda r data sinyalinin en anlamsız bitinden en anlamlı bitine doğru tüm datalar CLK BIT sayısı kadar saat darbesi süresi ile gönderilmektedir. Yani bu durum içerisinde 8 x CLK BIT saat darbesi kadar beklenmektedir. Tüm bitlerin gönderim işleminden sonra r uart tx sinyali bitir durumuna dallanır. Bu durum içerisinde bitir biti gönderim işlemi yapılmaktadır. Yani CLK BIT sabitinin değeri kadar saat darbesinde bu durum içerisinde beklenmekte ve out tx cikis portuna '1' değeri gönderilmektedir. CLK BIT sayısı kadar saat darbesi beklendikten sonra r UART tx sinyali TAMAM durumuna dallanır. TAMAM durumunda r tx tamam sinyali '1' değerini alarak data gönderim işleminin bittiği bildirilmektedir ve r UART tx sinyali BOSTA durumuna dallanır.

```
1. library IEEE;
2. use IEEE.STD LOGIC 1164.ALL;
3. use IEEE.STD LOGIC SIGNED.ALL;
4. use IEEE.STD LOGIC ARITH.ALL;
6. entity UART tx is
7.
     Generic (
       CLK FREKANS : integer := 100000000; -- 100 MHz
8.
9.
       BOUDRATE : integer := 115200
10.
     );
11.
     Port(
12.
       in clk : in std logic;
13.
       in rst : in std logic;
       in tx basla : in std logic;
14.
15.
       in tx data : in std logic vector(7 downto 0);
16.
       out tx : out std logic;
       out tx tamam : out std logic
17.
```

```
18. );
19. end UART tx;
21. architecture Behavioral of UART tx is
22.
     constant CLK BIT : integer := CLK FREKANS / BOUDRATE + 1;
23.
24.
25.
     type t UART tx is (BOSTA, BASLA, GONDER, BITIR, TAMAM);
26.
     signal r UART tx : t UART tx := BOSTA;
     signal r clk sayac : integer range 0 to CLK BIT - 1 := 0;
27.
28.
     signal r data ind : integer range 0 to 7 := 0;
     signal r data : std logic vector(7 downto 0) := (others => '0');
29.
30.
     signal r tx : std logic := '1';
31.
     signal r tx tamam : std logic := '0';
32.
33. begin
34.
35.
    out tx <= r tx;
36.
    out_tx_tamam <= r_tx_tamam;</pre>
37.
38.
    process(in clk, in rst)
    begin
39.
      if in rst = '1' then
40.
        r UART tx <= BOSTA;
41.
42.
        r clk sayac <= 0;
        r data ind <= 0;
43.
        r data <= (others => '0');
44.
45.
         r tx <= '1';
         r tx tamam <= '0';
46.
47.
48.
       elsif rising edge(in clk) then
49.
         r tx tamam <= '0';
50.
         case r UART tx is
51.
          when BOSTA =>
52.
            r tx <= '1';
53.
            r_clk_sayac <= 0;
54.
             r data ind <= 0;
55.
             if in tx basla = '1' then
56.
               r data <= in tx data;
               r UART tx <= BASLA;
57.
```

```
58.
            end if;
59.
           when BASLA =>
60.
61.
             r tx <= '0';
62.
             if r clk sayac = CLK BIT - 1 then
63.
               r clk sayac <= 0;
64.
               r UART tx <= GONDER;
65.
              else
66.
               r clk sayac <= r clk sayac + 1;
             end if;
67.
68.
           when GONDER =>
69.
70.
             r tx <= r data(r data ind);
71.
             if r clk sayac = CLK BIT - 1 then
72.
               r clk sayac <= 0;
               if r data_ind = 7 then
73.
                 r data ind <= 0;
74.
75.
                 r_UART_tx <= BITIR;
76.
               else
77.
                 r_data_ind <= r_data_ind + 1;
78.
               end if;
79.
              else
80.
               r clk sayac <= r clk sayac + 1;
              end if;
81.
82.
           when BITIR =>
83.
             r tx <= '1';
84.
85.
             if r clk sayac = CLK BIT - 1 then
              r clk sayac <= 0;
86.
               r UART tx <= TAMAM;
87.
88.
              else
89.
               r clk sayac <= r clk sayac + 1;
90.
             end if;
91.
92.
           when TAMAM =>
93.
            r_tx <= '1';
             r tx tamam <= '1';
94.
95.
             r UART tx <= BOSTA;
96.
97.
           when others => NULL;
```

```
98. end case;
99. end if;
100. end process;
101.
102. end Behavioral;
```

Örnek 10.1.2: Aşağıda UART protokoklü kullanarak data alım işlemininin yapıldığı UART rx.vhd VHDL kodu erilmiştir. UART xx varlığımıza ilişkin generic bildirimleri 7-10. satırlarda yapılmıştır. generic bildirimi içerisinde yapılan değerler kullanılarak 22. satırda her bir bit değeri için gerekli saat darbesi sayısı hesaplanmaktadır. Port bildirim işlemleri 11-17 satırları arasında yapılmaktıdır. UART xx varlığımız 8 bitlik data alacak şekilde tasarlanmıştır. 48. satırda saat darbelerinin farklı olmasından dolayı domain eşleştirme işlemi yapılmaktadır. t UART rx tipinde tanımlı r UART rx sinyali başlangıç durumunda BOSTA durumundadır ve r rx cnt sinyalin ilk 2 bitinin değerinin "10" olması beklemektedir. r rx cnt sinyalin ilk 2 bitinin değerinin "10" olması ile r UART rx sinyali BASLA durumuna dallanır. BASLA durumunda CLK BIT sabitinin değerinin yarısı kadar beklenmektedir. CLK BIT/2 sayısı kadar saat darbesi beklendikten sonra r UART rx sinyali DATA AL durumuna dallanır. Bu durumda CLK BIT sayısı kadar saat darbesi süresi kadar beklendikten sonra r data sinyalinin en anlamsız bitinden en anlamlı bitine doğru datalar yazılmaktadır. Yani bu durum içerisinde 8 x CLK BIT saat darbesi kadar beklenmektedir. Tüm bitlerin alınma işleminden sonra r UART rx sinyali BITIR durumuna dallanır. Bu durum içerisinde bitir CLK BIT sabitinin değeri kadar saat darbesi beklendikten sonra r UART rx sinyali TAMAM durumuna dallanır. TAMAM durumunda r rx tamam sinyali '1' değerini alarak data alım işleminin bittiği bildirilmektedir ve r UART rx sinyali BOSTA durumuna dallanır.

```
1. library IEEE;
2. use IEEE.STD LOGIC 1164.ALL;
3. use IEEE.STD LOGIC SIGNED.ALL;
4. use IEEE.STD LOGIC ARITH.ALL;
5.
6. entity UART rx is
7.
    Generic (
       CLK FREKANS : integer := 100000000;
       BOUDRATE : integer := 115200
10.
     );
11.
     Port(
12.
       in clk : in std logic;
13.
       in rst : in std logic;
       in rx : in std logic;
14.
15.
       out rx data : out std logic vector(7 downto 0);
       out rx tamam : out std logic
16.
17.
    );
18.end UART rx;
19.
20.architecture Behavioral of UART rx is
```

```
21.
22.
     constant CLK BIT : integer := CLK FREKANS / BOUDRATE + 1;
23.
24. type t UART rx is (BOSTA, BASLA, DATA AL, BITIR, TAMAM);
     signal r UART rx : t UART rx := BOSTA;
25.
26. signal r clk sayac : integer range 0 to CLK BIT - 1 := 0;
27. signal r data ind : integer range 0 to 7 := 0;
     signal r data : std logic vector(7 downto 0) := (others => '0');
28.
29. signal r rx tamam : std logic := '0';
     signal r rx cnt : std logic vector(2 downto 0) := (others => '0');
30.
31.
32.begin
33.
34. out rx data <= r data;
35. out rx tamam <= r rx tamam;
36.
37. process(in_clk)
38. begin
39.
     if in rst = '1' then
40.
        r UART rx <= BOSTA;
41.
        r clk sayac <= 0;
42.
        r data ind <= 0;
43.
        r data <= (others => '0');
        r rx cnt <= (others => '0');
44.
45.
        r rx tamam <= '0';
46.
47.
       elsif rising edge(in clk) then
48.
         r rx cnt <= r rx cnt(1 downto 0) & in rx;
        r rx tamam <= '0';
49.
50.
51.
         case r UART rx is
52.
          when BOSTA =>
53.
             if r rx cnt(2 downto 1) = "10" then
54.
              r UART rx <= BASLA;
55.
             end if;
56.
57.
          when BASLA =>
58.
             if r clk sayac = (CLK BIT - 1) / 2 then
59.
               r clk sayac <= 0;
               r UART rx <= DATA AL;
60.
```

```
61.
              else
62.
                 r clk sayac <= r clk sayac + 1;</pre>
63.
              end if;
64.
65.
            when DATA AL =>
              r data(r data ind) <= r rx cnt(2);</pre>
66.
67.
              if r clk sayac = CLK BIT - 1 then
                 r clk sayac <= 0;
68.
69.
                 if r data ind = 7 then
                   r data ind <= 0;
70.
71.
                   r UART rx <= BITIR;
72.
                 else
73.
                   r data ind <= r data ind + 1;</pre>
74.
                 end if;
75.
              else
                 r clk sayac <= r clk sayac + 1;</pre>
76.
              end if;
77.
78.
79.
            when BITIR =>
80.
              if r_clk_sayac = CLK_BIT - 1 then
                 r clk sayac <= 0;
81.
                 r UART rx <= TAMAM;
82.
83.
              else
84.
                 r clk sayac <= r clk sayac + 1;</pre>
              end if;
85.
86.
87.
            when TAMAM =>
88.
              r rx tamam <= '1';
89.
              r UART rx <= BOSTA;
            when others => NULL;
90.
91.
          end case;
92.
        end if;
93.
     end process;
94.end Behavioral;
```

Örnek 10.1.3: Aşağıda UART protokoklü kullanarak data alım-gönderim işlemininin yapıldığı UART\_main.vhd VHDL kodu erilmiştir. UART\_main varlığımıza ilişkin port bildirim işlemleri 12-18 satırları arasında yapılmaktıdır. UART\_rx varlığımız UART\_rx alt devresinden aldığı dataları UART\_tx alt devresi ile göndermek üzere tasarlanmıştır. UART\_tx alt devresi component tanımlama işlemleri 15-28. satırlar arasında, bağlantı işlemleri ise 97-109. satırlar arasında yapılmaktadır. UART\_rx alt devresi component tanımlama işlemleri 30-42. satırlar arasında, bağlantı işlemleri ise 84-95. satırlar arasında yapılmaktadır.

```
1. library IEEE;
2. use IEEE.STD LOGIC 1164.ALL;
4. entity UART main is
5. Port (
     in clk : in std logic;
     in_rst : in std_logic;
7.
     in rx : in std logic;
8.
     out_tx : out std_logic
10.);
11.end UART main;
13.architecture Behavioral of UART main is
14.
15. component UART_tx
16. Generic (
17. CLK FREKANS : integer := 100000000;
18. BOUDRATE : integer := 115200
19.);
20. Port(
21. in_clk : in std_logic;
     in rst : in std_logic;
22.
23. in tx basla : in std logic;
     in_tx_data : in std_logic_vector(7 downto 0);
24.
25.
     out tx : out std logic;
26.
     out_tx_tamam : out std_logic
27. );
28. end component;
29.
30. component UART rx
31. Generic (
     CLK FREKANS : integer := 100000000;
32.
33.
     BOUDRATE : integer := 115200
34.);
35. Port(
36. in_clk : in std_logic;
     in rst : in std_logic;
37.
38.
     in rx : in std logic;
     out rx data : out std logic vector(7 downto 0);
39.
```

```
40.
     out rx tamam : out std logic
41.
     );
42.
     end component;
43.
44. type t Data Cntrl is (BOSTA, DATA AL, DATA GONDER);
     signal r Data Cntrl : t Data Cntrl := BOSTA;
45.
46. signal r_tx basla : std logic := '0';
47. signal r tx tamam : std logic := '0';
48. signal r rx tamam : std logic := '0';
49. signal r data : std logic vector(7 downto 0);
     signal r rx data : std logic vector(7 downto 0);
50.
     signal r tx data : std logic vector(7 downto 0);
51.
52.
53.begin
54.
55. process(in clk, in rst)
56. begin
57.
       if in rst = '1' then
58.
        r Data Cntrl <= BOSTA;
59.
        r data <= (others => '0');
60.
61.
       elsif rising edge (in clk) then
62.
         r tx basla <= '0';
63.
64.
         case r Data Cntrl is
65.
           when BOSTA =>
66.
             r Data Cntrl <= DATA AL;
67.
           when DATA AL =>
68.
69.
             if r rx tamam = '1' then
70.
              r tx data <= r rx data;
71.
              r tx basla <= '1';
72.
             end if;
73.
74.
           when DATA GONDER =>
75.
             if r_tx_tamam = '1' then
76.
               r Data Cntrl <= BOSTA;
77.
             end if;
78.
79.
           when others => NULL;
```

```
80.
         end case;
81.
       end if;
82.
     end process;
83.
     UART rx map : UART rx
84.
85.
     Generic map (
86.
       CLK FREKANS => 100000000, --100 MHz
87.
       BOUDRATE => 115200
88.
    )
89.
    Port map (
90.
      in clk => in clk,
      in rst => in rst,
91.
92.
      in rx => in rx,
      out rx data => r rx data,
93.
94.
      out rx tamam => r rx tamam
95.
    );
96.
97.
    UART_tx_map : UART_tx
98.
     Generic map (
99.
       CLK FREKANS => 100000000, --100 MHz
100.
             BOUDRATE => 115200
101.
           )
102.
           Port map (
             in clk => in clk,
103.
104.
             in rst => in rst,
105.
             in tx basla => r tx basla,
             in tx_data => r_tx_data,
106.
107.
             out tx => out_tx,
             out_tx_tamam => r_tx_tamam
108.
109.
           );
110.
111.
      end Behavioral;
```

**UART\_main** modülümüzün test işlemleri için **Realterm** programı kullanılmıştır. **Realterm** programında **Display** sekmesinde **Display As**'de **Hex[space]** seçilerek ekranda gösterilecek karakter formatı seçilmektedir (Şekil 10-38).



Şekil 10-38 UART\_main modülü test işlemleri - 1

**Port** sekmesinde Baud sekmesinde 115200, Port sekmesinde ise \VCP0 seçilmektedir. Daha sonra Change butonuna basılarak değişiklikler yapılmaktadır (Şekil 10-39).



Şekil 10-39 UART main modülü test işlemleri - 2

**Send** sekmesinde UART protokülü ile FPGA'ya göndermek istediğimiz datayı hex sayı formatında yazarak **Send Numbers** butonuna basılır. **UART\_main** modülü aldığı datayı tekrar göndermek üzere tasarlandığından dolayı ekranda gönderilen data görülmektedir (Şekil 10-40).



Şekil 10-40 UART\_main modülü test işlemleri - 3