# 4. VHDL Operatörleri ve Nitelikleri (Attributes)

VHDL dilinde tasarım yaparken kullanılabilecek 3 tür operatör mevcuttur. Bunlar sırasıyla:

- Mantıksal (Booelean) Operatörler
- Aritmetik Operatörler
- İlişkisel Operatörler'dir.

Yukarıda verilen liste operatörlerin öncelik sırasına göre sıralanmış olup, aynı tür operatörlerin kendi aralarında bir öncelik sırası yoktur.

VHDL dilinde ayrıca kod yazmayı kolaylaştıran ve tekrar kullanılabilirliği arttıran nitelik (attributes) tanımlamaları da mevcuttur. VHDL dilinde ön tanımlı olarak gelen nitelik (attributes) tanımlamaları olduğu gibi, kullanıcılar da kendi tanımlamalarını oluşturabilmektedir.

Bu bölümdeki başlıklar operatörlerin öncelik sırasına göre düzenlenmiş olup operatör tanımlamalarından sonra ise nitelik (attributes) tanımlamalarından bahsedilmiştir. Nitelik tanımlamaları özellikle genelleştirilebilir (generic design) tasarım yapmak adına oldukça faydalı araçlardır.

## 4.1. Mantıksal Operatörler

VHDL dilinde kullanılan mantıksal operatörler aşağıda listelenmiştir:

and: Mantiksal VE işlemi

```
out cikis <= in giris 1 and in giris 2;
```

Yukarıda verilen tanımlamada out\_cikis değerine in\_giris\_1 ve in\_giris\_2 değerlerinin mantıksal **VE** işleminin sonucu atanmaktadır.

or: Mantıksal VEYA işlemi

```
out_cikis <= in_giris_1 or in_giris_2;</pre>
```

Yukadrıda verilen tanımlamada **out\_cikis** değerine **in\_giris\_1** ve **in\_giris\_2** değerlerinin mantıksal **VEYA** işleminin sonucu atanmaktadır.

nand: Mantıksal VE DEĞİL işlemi

```
out cikis <= in giris 1 nand in giris 2;
```

Yukarıda verilen tanımlamada out\_cikis değerine in\_giris\_1 ve in\_giris\_2 değerlerinin mantıksal VE DEĞİL işleminin sonucu atanmaktadır.

• nor: Mantıksal VEYA DEĞİL islemi

```
out cikis <= in giris 1 nor in giris 2;
```

Yukarıda verilen tanımlamada out\_cikis değerine in\_giris\_1 ve in\_giris\_2 değerlerinin mantıksal VEYA DEĞİL işleminin sonucu atanmaktadır.

• xor: Mantıksal ÖZEL VEYA işlemi

```
out cikis <= in giris 1 xor in giris 2;
```

Yukarıda verilen tanımlamada out\_cikis değerine in\_giris\_1 ve in\_giris\_2 değerlerinin mantıksal ÖZEL VEYA işleminin sonucu atanmaktadır

xnor: Mantıksal ÖZEL VEYA DEĞİL işlemi

```
out cikis <= in giris 1 xnor in giris 2;
```

Yukarıda verilen tanımlamada out\_cikis değerine in\_giris\_1 ve in\_giris\_2 değerlerinin lojik ÖZEL VEYA DEĞİL işleminin sonucu atanmaktadır.

Örnek 4.1 : Mantıksal operatörlerin kullanıldığı mantiksal\_operatorler.vhd VHDL kodu aşağıda verilmiştir. Verilen koda ile tasarlanan devreye ait bilgiler aşağıdaki gibidir:

- mantiksal operatorler varlığı in giris 1 ve in giris 2 giriş portlarına sahiptir.
- out\_cikis\_and çıkış portuna in\_giris\_1 ve in\_giris\_2 giriş port değerlerinin and işlemi sonucu atanmaktadır.
- out\_cikis\_or çıkış portuna in\_giris\_1 ve in\_giris\_2 giriş port değerlerinin or işlemi sonucu atanmaktadır.
- out\_cikis\_nand çıkış portuna in\_giris\_1 ve in\_giris\_2 giriş port değerlerinin nand işlemi sonucu atanmaktadır.
- out\_cikis\_nor çıkış portuna in\_giris\_1 ve in\_giris\_2 giriş port değerlerinin nor işlemi sonucu atanmaktadır.
- out\_cikis\_xor çıkış portuna in\_giris\_1 ve in\_giris\_2 giriş port değerlerinin xor işlemi sonucu atanmaktadır.
- out\_cikis\_xnor çıkış portuna in\_giris\_1 ve in\_giris\_2 giriş port değerlerinin xnor işlemi sonucu atanmaktadır.

Şekil 4-1'de mantiksal\_operatorler varlığının ilgili çıkışlara ilişkin benzetim çıktısı gösterilmiştir. Verilen benzetim çıktısına göre in\_giris\_1 giriş portunun '0' ve in\_giris\_2 giriş portunun '1' değerleri için;

- out\_cikis\_and çıkış portu değeri (0 and 1) => 0,
- out\_cikis\_or çıkış portu değeri (0 or 1) => 1,
- out\_cikis\_nand çıkış portu değeri (0 nand 1) => 1,
- out cikis nor çıkış portu değeri (0 nor 1) => 0,
- out cikis xor çıkış portu değeri (0 xor 1) => 1,
- out\_cikis\_xnor çıkış portu değeri (0 xnor 1) => 0 olmaktadır.

```
1. library IEEE;
2. use IEEE.STD LOGIC 1164.ALL;
3.
4. entity mantiksal operatorler is
5.
    Port (
      in giris 1 : in std logic;
6.
      in giris 2 : in std logic;
7.
      out cikis and : out std logic;
8.
      out cikis or : out std logic;
9.
      out cikis nand : out std logic;
10.
```

```
11.
     out_cikis_nor : out std_logic;
      out cikis xor : out std logic;
13.
      out cikis xnor : out std logic
14.);
15.end mantiksal operatorler;
16.
17.architecture Behavioral of mantiksal_operatorler is
19.begin
20.
21. out cikis and <= in giris 1 and in giris 2;
                   <= in giris 1 or in giris 2;
22. out cikis or
23. out cikis nand <= in giris 1 nand in giris 2;
24. out cikis nor <= in giris 1 nor in giris 2;
25. out cikis xor <= in giris 1 xor in giris 2;
    out cikis xnor <= in giris 1 xnor in giris 2;
26.
27.
28.end Behavioral;
```



Şekil 4-1 mantiksal operatorler varlığının ilgili çıkışlara ilişkin benzetim çıktısı

# 4.2. İlişkisel Operatörler

VHDL dilinde kullanılan ilişkisel operatörler aşağıda listelenmiştir:

```
= : eşittir.
if A = B then
        out_cikis<= in_giris_1;
else
        out_cikis<= in_giris_2;
end if;</pre>
```

Yukarıda verilen tanımlamada eğer A ve B değerleri birbirine eşit ise out\_cikis değerine in\_giris\_1, aksi durumda in\_giris\_2 değeri atanmaktadır.

```
| /=: eşit değil
| if A /= B then
| out_cikis<= in_giris_1;
| else
| out_cikis<= in_giris_2;
| end if;</pre>
```

Yukarıda verilen tanımlamada eğer A ve B değerleri birbirine eşit değil ise out\_cikis değerine in\_giris\_1, aksi durumda in\_giris\_2 değeri atanmaktadır.

```
      <: küçük
if A < B then
          out_cikis<= in_giris_1;
else
          out_cikis<= in_giris_2;
end if;</pre>
```

Yukarıda verilen tanımlamada eğer A değeri B değerinden küçük ise out\_cikis değerine in\_giris\_1, aksi durumda in giris 2 değeri atanmaktadır.

```
if A <= B then
        out_cikis<= in_giris_1;
else
        out_cikis<= in_giris_2;
end if;</pre>
```

■ <= : küçük eşit

Yukarıda verilen tanımlamada eğer A değeri B değerinden küçük ve eşit ise out\_cikis değerine in\_giris\_1, aksi durumda in\_giris\_2 değeri atanmaktadır.

```
 >: büyük
if A > B then
        out_cikis<= in_giris_1;
else
        out_cikis<= in_giris_2;
end if;</pre>
```

Yukarıda verilen tanımlamada eğer A değeri B değerinden büyük ise out\_cikis değerine in\_giris\_1, aksi durumda in\_giris\_2 değeri atanmaktadır.

```
>= : büyük eşit
if A >= B then
```

```
out_cikis<= in_giris_1;
else
    out_cikis<= in_giris_2;
end if;</pre>
```

Yukarıda verilen tanımlamada eğer A değeri B değerinden büyük ve eşit ise out\_cikis değerine in giris 1, aksi durumda in giris 2 değeri atanmaktadır.

## 4.3. Toplama, Çıkarma ve Ekleme Operatörleri

VHDL dilinde kullanılan toplama, çıkarma ve ekleme operatörleri aşağıda listelenmiştir:

```
+:toplama
out_cikis <= in_giris_1 + in_giris_2;</pre>
```

Yukarıda verilen tanımlamada çıkış değerine in\_giris\_1 ve in\_giris\_2 değerlerinin toplamı atanmaktadır. Örneğin in\_giris\_1 değeri "1010" ve in\_giris\_2 değeri "0101" olsun. Bu durumda out\_cikis değerine "1111" olmaktadır.

```
- : çıkarma
out cikis <= in giris 1 - in giris 2;</pre>
```

Yukarıda verilen tanımlamada çıkış değerine in\_giris\_1 değerinden in\_giris\_2 değerinin farkı atanmaktadır. Örneğin in\_giris\_1 değeri "1010" ve in\_giris\_2 değeri "0101" olsun. Bu durumda out cikis değerine "0101" olmaktadır.

```
• &: ekleme

out cikis <= in giris 1 & in giris 2;
```

Yukarıda verilen tanımlamada çıkış değerine in\_giris\_1 değerine in\_giris\_2 değeri eklenerek atanmaktadır. Örneğin in\_giris\_1 değeri "1010" ve in\_giris\_2 değeri "0101" olsun. Bu durumda out cikis değerine "10100101" olmaktadır.

Bu operatör aynı zamanda kaydırma (shifting) işlemleri için de kullanılmaktadır. Bu sayede sağa ya da sola kaydırma yapılabilir. Bunun için sınır değerlerin kontrolü gerekmektedir. Örneğin **gelen\_veri** değeri 8 bit uzunluğunda "10100101" başlangıç değerinde verilmiş olsun. Verilen veriyi sola kaydırmak için yazmamız gereken kod aşağıda verilmiştir:

```
signal gelen_veri : std_logic_vector(7 downto 0):="10100101";
...
...
gelen_veri <= gelen_veri(6 downto 0) & '0';</pre>
```

Eğer kaydırma işlemini diğer yöne, sağa yaptırmak isteseydik yazmamız gereken kod aşağıdaki gibi olacaktır:

```
gelen veri <= '0' & gelen veri(7 downto 1);</pre>
```

Örnek 4.2 : Toplama operatörlerinin kullanıldığı toplama\_operatorleri.vhd VHDL kodu aşağıda gösterilmiştir. toplama\_operatorleri varlığı 4 bitlik in\_giris\_1 ve in\_giris\_2 giriş portlarına sahiptir.

- 4 bitlik out\_cikis\_toplam çıkış portuna in\_giris\_1 ve in\_giris\_2 giriş port değerlerinin toplama işlemi sonucu atanmaktadır.
- 4 bitlik out\_cikis\_fark çıkış portuna in\_giris\_1 ve in\_giris\_2 giriş port değerlerinin çıkarma işlemi sonucu atanmaktadır.
- 8 bitlik out\_cikis\_ekleme çıkış portuna in\_giris\_1 ve in\_giris\_2 giriş port değerleri eklenerek atanmaktadır.

Şekil 4-2'de toplama\_operatorleri varlığının ilgili çıkışlara ilişkin benzetim çıktısı gösterilmiştir. Şekil 4-2'de in\_giris\_1 giriş portunun "0101" ve in\_giris\_2 giriş portunun "0010" değeri için; out\_cikis\_toplam çıkış portu değeri "0111", out\_cikis\_fark çıkış portu değeri "0011" ve . out\_cikis\_ekleme çıkış portu değeri "01010010" olmaktadır.

```
1. library IEEE;
2. use IEEE.STD LOGIC 1164.ALL;
3. use IEEE.STD LOGIC SIGNED.ALL;
4.
5. entity toplama operatorleri is
6.
    Port (
7.
       in giris 1 : in std logic vector(3 downto 0);
       in giris 2 : in std logic vector(3 downto 0);
9.
      out cikis toplam : out std logic vector(3 downto 0);
       out_cikis_fark : out std logic vector(3 downto 0);
10.
       out cikis ekleme : out std logic vector(7 downto 0)
11.
12.
     );
13.end toplama operatorleri;
14.
15.architecture Behavioral of toplama operatorleri is
16.
17.begin
18.
    process(in giris 1, in giris 2)
20.
    begin
21.
22.
       out cikis toplam <= in giris 1 + in giris 2;
       out cikis fark <= in giris 1 - in giris 2;
23.
       out cikis ekleme <= in giris 1 & in giris 2;
24.
25.
26.
     end process;
27.
```

| Name                               | Value    | 0 ns | 5 ns | 10 ns | 15 ns |
|------------------------------------|----------|------|------|-------|-------|
| # 1 in_giris_1[3:0]                | 0111     | 01   | 01   | 01    | 11    |
|                                    | 0101     | 00   | 10   | 01    | 01    |
| # dout_cikis_toplam[3:0]           | 1100     | 01   | 11   | 11    | 00    |
| <pre>def out_cikis_fark[3:0]</pre> | 0010     | 00   | 11   | 00    | 10    |
| # Wout_cikis_ekleme[7:0]           | 01110101 | 0101 | 0010 | 0111  | 0101  |

Şekil 4-2 toplama operatorleri varlığının ilgili çıkışlara ilişkin benzetim çıktısı

## 4.4. Çarpma, Bölme, Mod ve Artan Operatörleri

VHDL dilinde kullanılan çarpma, bölme, mod ve artan operatörleri aşağıda listelenmiştir:

```
*: carpma
out cikis<= in giris 1 * in giris 2;</pre>
```

Yukarıda verilen tanımlamada çıkış değerine in\_giris\_1 değerine in\_giris\_2 değeri ile çarpılarak atanmaktadır. Örneğin in\_giris\_1 değeri "1010" ve in\_giris\_2 değeri "0101" olsun. Bu durumda out\_cikis değerine "00110010" atanmaktadır.

```
/: bölme
out cikis <= in giris 1 / in giris 2;</pre>
```

Yukarıda verilen tanımlamada çıkış değerine in\_giris\_1 değerine in\_giris\_2 değerine bölünerek atanmaktadır. Örneğin in\_giris\_1 değeri 19 ve in\_giris\_2 değeri 4 olsun. Bu durumda out\_cikis değerine 4 atanmaktadır.

VHDL dilinde var olan bölme operatörü sadece 2'nin kuvvetleri şeklinde ifade edilebilen sayılar üzerinde sentezlenebilir sonuç üretmektedir.

```
mod:mod alma

out cikis <= in giris 1 mod in giris 2;</pre>
```

Yukarıda verilen tanımlamada çıkış değerine in\_giris\_1 değerinin in\_giris\_2 değerine göre modu atanmaktadır. Örneğin in\_giris\_1 değeri 19 ve in\_giris\_2 değeri 4 olsun. Bu durumda out\_cikis değerine 19 mod 4 = 3 atanmaktadır. Eğer in\_giris\_1 değeri -19 olsaydı out\_cikis değerine -19 mod 4 = 1 atanacaktır.

VHDL dilinde var olan **mod** operatörü sadece 2'nin kuvvetleri şeklinde ifade edilebilen sayılar üzerinde sentezlenebilir sonuç üretmektedir.

```
rem:artan
out_cikis <= in_giris_1 rem in_giris_2;</pre>
```

Yukarıda verilen tanımlamada çıkış değerine, in\_giris\_1 değerinin in\_giris\_2 değerine göre artan değeri atanımaktadır. Örneğin in\_giris\_1 değeri 19 ve in\_giris\_2 değeri 4 olsun. Bu durumda out\_cikis değerine 19 rem 4 = 3 atanımaktadır. Eğer in\_giris\_1 değeri -19 olsaydı out\_cikis değerine -19 mod 4 = -3 atanıcaktır.

VHDL dilinde var olan **rem** operatörü sadece 2'nin kuvvetleri şeklinde ifade edilebilen sayılar üzerinde sentezlenebilir sonuç üretmektedir.

Örnek 4.3 : Çarpım operatörlerinin kullanıldığı carpim\_operatorleri.vhd VHDL kodu aşağıda gösterilmiştir. Şekil 4-3'te carpim\_operatorleri varlığının ilgili çıkışlara ilişkin benzetim çıktısı gösterilmiştir. Örnek içerisinde 25., 26. ve 27. satırlarda kullanılan conv\_integer fonksiyonu std\_logic\_vector türünde sinyali integer tipine tür dönüşüm işlemini gerçekleştirmektedir. Detaylı olarak Bölüm 5 içerisinde anlatılacaktır.

```
1. library IEEE;
2. use IEEE.STD LOGIC 1164.ALL;
3. use IEEE.STD LOGIC SIGNED.ALL;
4.
5. entity carpim operatorleri is
    Port (
       in giris 1 : in std logic vector(3 downto 0) := "0011";
7.
       in giris 2 : in std logic vector(3 downto 0) := "0100";
9.
       in giris 3 : in integer := 19;
       out cikis carpim : out std logic vector(7 downto 0);
10.
       out cikis bolme : out integer;
11.
       out cikis mod : out integer;
12.
       out cikis rem : out integer
13.
14.
    );
15.end carpim operatorleri;
17.architecture Behavioral of carpim operatorleri is
18.
19.begin
20.
     process(in giris 1, in giris 2, in giris 3)
21.
22.
     begin
23.
24.
       out_cikis_carpim <= in_giris_1 * in_giris_2;</pre>
       out cikis bolme <= in giris 3 / conv integer(in giris 2);</pre>
25.
26.
       out cikis mod <= in giris 3 mod conv integer(in giris 2);</pre>
       out cikis rem <= in giris 3 rem conv integer(in giris 2);
27.
28.
29.
     end process;
30.
31.end Behavioral;
```

| Name                | Value    | . 1 | 999,950 ps | 999,960 ps | 999,970 ps | 999,980 ps | 999,990 ps |
|---------------------|----------|-----|------------|------------|------------|------------|------------|
| # 1 in_giris_1[3:0] | 0011     |     |            |            | 0011       |            |            |
|                     | 0100     |     |            |            | 0100       |            |            |
| 🔓 in_giris_3        | 19       |     |            |            | 19         |            |            |
| <b>⊞</b>            | 00001100 |     |            | 00         | 001100     |            |            |
| ¹₽ out_cikis_bolme  | 4        |     |            |            | 4          |            |            |
| ¹₽ out_cikis_mod    | 3        |     |            |            | 3          |            |            |
| ¹₽ out_cikis_rem    | 3        |     |            |            | 3          |            |            |

Şekil 4-3 carpim operatorleri varlığının ilgili çıkışlara ilişkin benzetim çıktısı

## 4.5. Diğer Operatörler

```
**: Üs alma
out_cikis <= in_giris_1 ** 3;</pre>
```

Yukarıda verilen tanımlamada çıkış değerine, **in\_giris\_1** değerinin 3. dereceden kuvveti atanmaktadır. Örneğin **in\_giris\_1** değeri "010" olsun. Bu durumda out\_cikis değerine "000001000" atanmaktadır.

```
abs: Mutlak değer

out cikis <= abs(in giris 1);</pre>
```

Yukarıda verilen tanımlamada çıkış değerine, in\_giris\_1 değerinin mutlak değeri atanmaktadır. Örneğin in\_giris\_1 değeri "010" olsun. Bu durumda out\_cikis değerine "010" atanmaktadır. in\_giris\_1 değeri "101" olduğu durumda ise out cikis değerine "011" atanmaktadır.

```
not: Tersi

out cikis<= not(in giris 1);</pre>
```

Yukarıda verilen tanımlamada çıkış değerine, in\_giris\_1 değerinin tersi atanmaktadır. Örneğin in giris 1 değeri "010" olsun. Bu durumda çıkış out cikis değerine "101" atanmaktadır.

# 4.6. Operatörlerin Kullanımı

Aşağıda verilen iki tanımlamayı inceleyelim:

```
1. out_cikis <= in_giris_1 and in_giris_2 and in_giris_3 and in_giris_4;
2. out_cikis <= in_giris_1 * in_giris_2 * in_giris_3 + in_giris_4;</pre>
```

Yukarıda verilen iki tanımlama aynı çıkış değerini üretmesine rağmen aynı anlama gelmemektedir. 1. ifade de and operatörünün or operatörüne üstünlüğü yoktur. 2. ifade de ise \* operatörünün + operatörüne göre üstünlüğü vardır. Bu nedenle tanımlamalar kullanılırken hata yapılma olasılığı yüksektir. Kullanıcının gerçekleştirmek istediği işleme göre parantez kullanımı ile hata olasılığını azaltabilir.

Aşağıda verilen iki ifade parantez kullanımı ile farklı tanımlama yapılmıştır. Örneğin in\_giris\_1= '0', in\_giris\_2 = '1', in\_giris\_3 = '0' ve in\_giris\_4 = '1' olması durumunda 1. ifade (0 and 1 and 0) or 1 = 1 çıkışını verirken 2. ifade (0 and 1) and (0 or 1) = 0 çıkışını vermektedir.

```
1. out_cikis <= (in_giris_1 and in_giris_2 and in_giris_3) or
   in_giris_4;
2. out_cikis <= (in_giris_1 and in_giris_2) and (in_giris_3 or
   in giris 4);</pre>
```

#### 4.7. Nitelikler (Attributes)

Nitelikler önceden tanımlı ve kullanıcı tanımlı olmak üzere ikiye ayrılmaktadır.

#### 4.7.1. Önceden Tanımlı Nitelikler (Pre-defined Attributes)

Aşağıda önceden tanımlı nitelikler gösterilmiştir:

#### Veri Nitelikleri

- LOW: Dizinin alt indisini döndürür.
- **HIGH:** Dizinin üst indisini döndürür.
- LEFT: Dizinin en soldaki indisini döndürür.
- **RIGHT:** Dizinin en sağdaki indisini döndürür.
- LENGTH: Vektör uzunluğunu döndürür.
- RANGE: Vektör aralığını döndürür.
- **REVERSE\_RANGE:** Vektör aralığının tersini döndürür.

Aşağıda tanımlanan **ornek\_sinyal** sinyali kullanarak veri niteliklerinin kullanımına ilişkin örnekler verilmiştir.

```
signal ornek_sinyal : std_logic_vector(3 downto 0) := "0101";

A <= ornek_sinyal(ornek_sinyal'low) ;
A <= ornek_sinyal(0) ;

B <= ornek_sinyal(ornek_sinyal'high) ;
B <= ornek_sinyal(3) ;

C <= ornek_sinyal(ornek_sinyal'left) ;
C <= ornek_sinyal(ornek_sinyal'right) ;
D <= ornek_sinyal(ornek_sinyal'right) ;
D <= ornek_sinyal(0) ;

E <= ornek_sinyal'range ;
for n_i in E loop
for n_i in 3 downto 0 loop

F <= ornek_sinyal'reverse_range ;
for n_i in F loop
for n_i in 0 to 3 loop</pre>
```

Sinyal tanımlama işleminde listeleme tipi tür kullanılmış ise aşağıda verilen nitelikler kullanılır.

• VAL: Tip değerinin pozisyonunu döndürür.

```
type t_Kontrol is (BOSTA, BASLA, OKU, YAZ, TAMAM);
signal pozisyon : integer := t_Kontrol'pos(Yaz);
signal pozisyon : integer := 3;
```

• POS: Tanımlı pozisyondaki tip değerinin döndürür.

```
type t_Kontrol is (BOSTA, BASLA, OKU, YAZ, TAMAM);
signal deger: t_Kontrol := t_Kontrol'val(3);
signal deger : t Kontrol := Yaz;
```

• LEFTOF: Tip değerinin solundaki değeri döndürür.

```
type t_Kontrol is (BOSTA, BASLA, OKU, YAZ, TAMAM);
signal deger: t_Kontrol := t_Kontrol'leftof(Yaz);
signal deger : t Kontrol := Oku;
```

• RIGHTOF: Tip değerinin sağındaki değeri döndürür.

```
type t_Kontrol is (BOSTA, BASLA, OKU, YAZ, TAMAM);
signal deger: t_Kontrol := t_Kontrol'rightof(Yaz);
signal deger : t Kontrol := TAMAM;
```

#### Sinyal Nitelikleri

• EVENT: Olay gerçekleştiğinde doğru değeri döndürür.

```
if (in clk'event and in clk='1') then
```

• STABLE: Olay gerçekleşmediğinde doğru değeri döndürür.

```
if (not in clk'stable and in clk='1') then
```

- ACTIVE: Herhangi bir hareket meydana geldiğinde doğru değeri döndürür.
- QUIET(süre) : Belirtilen zaman diliminde hiçbir hareket meydana gelmediğinde doğru değeri döndürür.
- LAST\_VALUE: Son olaydan önceki değeri döndürür.

#### 4.7.2. Kullanıcı Tanımlı Nitelikler (User Defined Attributes)

Aşağıda kullanıcı tanımlı nitelik söz dizimi verilmiştir.

```
attribute nitelik_ismi : nitelik_tipi;
attribute nitelik_ismi of hedef_isim : nesne is deger;
```

Aşağıda kullanıcı tanımlı niteliklerde kullanılabilecek **nitelik\_tipi**, **nesne** ve **deger** örnekleri gösterilmiştir.

```
nitelik tipi : bit, integer, std logic vector(tüm veri tipleri)
```

```
nesne : type, signal, procedure, v.b
deger : '1', 254, v.b
```

Aşağıda tanımlanan **kosul\_nitelik** niteliği **boolean** nitelik tipindedir ve **in\_clk** sinyalinin **true** olduğu durumlarda doğru değeri döndürür.

```
attribute kosul_nitelik : boolean;
attribute kosul_nitelik of in_clk: signal is "true";
```