# 7. Eşzamanlı Atama İfadeleri

Eşzamanlı atama ifadeleri mimari bölgesinde bir değerin bir sinyale atama işleminde kullanılır. VHDL 4 çeşit eşzamanlı atama ifadesi mevcuttur. Bu atama ifadeleri aşağıda tanıtılacaktır.

# 7.1. Basit Sinyal Atamaları

Basit sinyal atamaları lojik veya aritmetik ifadelerde kullanılır. Atama işlemine ait genel form aşağıda verilmiştir.

```
sinyal adi <= ifade;
```

<= operatörü VHDL'de atama operatörüdür. Aşağıdaki verilen örnekte bu operatörün kullanımını daha detaylı olarak göstermektedir. sinyal\_sonuc sinyaline, sinyal\_1 ve sinyal\_2 sinyallerinin xor sonucunun sinyal\_3 ile and işlemine tabi tutulmasında elde edilen sonuç atanmaktadır. Bu tanımlamada sinyal\_sonuc ifadesi, bir bitlik sonucu içermektedir.</p>

```
..
signal sinyal_1 : std_logic;
signal sinyal_2 : std_logic;
signal sinyal_3 : std_logic;
signal sinyal_sonuc : std_logic;
..
..
sinyal_sonuc <= (sinyal_1 xor sinyal_2) and sinyal_3;
..
..</pre>
```

VHDL'de aynı zamanda çoklu bit atamaları da yapılabilmektedir. Aşağıda verilen örnekte **sinyal\_1** ve **sinyal\_2** sinyalleri 3 bitlik **std\_logic\_vector** tipinde tanımlanmıştır. **sinyal\_1** ve **sinyal\_2** sinyallerinin **or** işleminin sonucu ise yine 3 bitlik **std\_logic\_vector** tipinde tanımlanan **sinyal\_sonuc** sinyaline atanmaktadır.

```
..
signal sinyal_1 : std_logic_vector(2 downto 0);
signal sinyal_2 : std_logic_vector(2 downto 0);
signal sinyal_sonuc : std_logic_vector(2 downto 0);
..
```

```
sinyal_sonuc <= sinyal_1 or sinyal_2;
...</pre>
```

Bu tanımlamada tek bitli olarak aslında aşağıdaki işlemler yapılmaktadır. sinyal\_sonuc ifadesinin 0. bitine sinyal\_1 ile sinyal\_2'nin 0. bitlerinin or işlemlerinin sonucu atanmaktadır. Aynı şekilde sinyal\_sonuc ifadesinin 1. bitine sinyal\_1 ile sinyal\_2'nin 1. bitlerinin or işlemlerinin sonucu ve sinyal\_sonuc ifadesinin 2. bitine sinyal\_1 ile sinyal\_2'nin 2. bitlerinin or işlemlerinin sonucu atanmaktadır.

```
sinyal_sonuc(0) <= sinyal_1(0) or sinyal_2(0);
sinyal_sonuc(1) <= sinyal_1(1) or sinyal_2(1);
sinyal sonuc(2) <= sinyal 1(2) or sinyal 2(2);</pre>
```

Aritmetik işlemlerde atama işlemlerine ilişkin örnek aşağıda verilmiştir. Verilen örnekte sinyal\_1 ve sinyal\_2 sinyalleri 4 bitlik std\_logic\_vector tipinde tanımlanmıştır. sinyal\_1 ve sinyal\_2 sinyallerinin toplama işleminin sonucu ise yine 4 bitlik std\_logic\_vector tipinde tanımlanan sinyal sonuc sinyaline atanımaktadır.

```
..
signal sinyal_1 : std_logic_vector(3 downto 0);
signal sinyal_2 : std_logic_vector(3 downto 0);
signal sinyal_sonuc : std_logic_vector(3 downto 0);
..
..
sinyal_sonuc <= sinyal_1 + sinyal_2;
..
..</pre>
```

Yukarda belirtilen tanımlamaya alternatif olarak aşağıdaki tanımlamada kullanılabilmektedir. Verilen örnekte sinyal\_1 ve sinyal\_2 sinyalleri 4 bitlik std\_logic\_vector tipinde tanımlanmıştır. sinyal\_3 ise 1 bitlik std\_logic tipinde tanımlanmıştır. sinyal\_1 sinyali & operatörü ile başına '0' eklenerek 5 bitlik hale getirilmiştir. Daha sonra elde edilen bu değer sinyal\_2 ve sinyal\_3 ile toplanarak işleminin sonucu ise 5 bitlik std\_logic\_vector tipinde tanımlanan sinyal\_sonuc sinyaline atanımaktadır.

```
...
signal sinyal_1 : std_logic_vector(3 downto 0);
signal sinyal_2 : std_logic_vector(3 downto 0);
signal sinyal_3 : std_logic;
signal sinyal_sonuc : std_logic_vector(4 downto 0);
...
...
```

```
sinyal_sonuc<= ('0' & sinyal_1) + sinyal_2 + sinyal_3;
...</pre>
```

Örnek 7.1 : Aşağıda verilen tam\_toplayici.vhd VHDL kodunda 21. satırda yukarda anlatılan ifadenin kullanımıyla, 4 bitlik tam toplayıcı devresinde kullanılması gösterilmektedir. Toplam değerinin, en anlamlı biti elde değerini tutmaktadır ve out\_cikis\_elde değerine atanmaktadır. Geri kalan 4 bit ise toplam sonucu olarak out cikis değerine atanmaktadır.

```
1. library IEEE;
2. use IEEE.STD LOGIC 1164.all;
3. use IEEE.STD LOGIC SIGNED.all;
5. entity tam_toplayici is
    port (
7.
       in giris elde : in std logic;
       in giris 1 : in std logic vector(3 downto 0);
       in giris 2 : in std logic vector(3 downto 0);
       out cikis : out std logic vector(3 downto 0);
       out cikis elde : out std logic
11.
12.
    );
13.end tam toplayici;
15.architecture Behavioral of tam toplayici is
16.
17.
     signal r Toplam : std logic vector(4 downto 0);
18.
19.begin
20.
     r Toplam<= ('0' & in giris 1) + in giris 2 + in giris elde;
     out_cikis_elde<= r_Toplam(4);</pre>
22.
     out cikis<= r Toplam(3 downto 0);</pre>
23.
24.
25.end Behavioral;
```

#### 7.1.1. OTHERS Kullanarak Sinyal Değeri Atama

Bir sinyal değerinin belli bir kısmına aynı bitler yazılacaksa others kullanılarak bu işlem yapılabilmektedir. Aşağıda verilen tanımlamada sinyal\_1 sinyalinin tüm bitlerine 0, sinyal\_2 sinyalinin tüm bitlerine ise 1 atanmaktadır.

٠.

```
signal sinyal_1 : std_logic_vector(7 downto 0)
signal sinyal_2 : std_logic_vector(3 downto 0);
...
...
sinyal_1<= (others => '0');
sinyal_2<= (others => '1');
...
```

# 7.2. Seçilmiş Sinyal Atama

Seçilmiş sinyal ifadesi, seçim koşullarına uygun birkaç alternatif değerden bir sinyalin değer olarak atanmasında kullanılır. Genel tanımlama ifadesi aşağıdaki gibidir.

```
with ifade select
    sinyal_adi<= ifade when sabit_deger
{,ifade when sabit_deger };</pre>
```

Aşağıda verilen tanımlamada **sinyal\_cikis** ifadesine yapılacak atama değeri **sinyal\_secme** sinyalinin değerine bağlı olarak yapılmaktadır. Eğer **sinyal\_secme** sinyali '0' ise **sinyal\_cikis** değerine **sinyal\_1** sinyali atanmaktadır. **sinyal\_secme** sinyali 0 haricinde başka değerler alması durumunda ise **sinyal\_cikis** değerine **sinyal\_2** sinyali atanmaktadır.

```
..
signal sinyal_1 : std_logic;
signal sinyal_2 : std_logic;
signal sinyal_secme : std_logic;
signal sinyal_sonuc : std_logic;
...
...
with sinyal_secme select
    sinyal_sonuc <= sinyal_1 when '0',
    sinyal_2 when others;
...
...</pre>
```

### 7.3. Şartlı Sinyal Atamaları

Seçilmiş sinyal atamalarına benzer olarak; şartlı sinyal atamaları da birkaç alternatif değerden bir sinyal değerinin atanması için kullanılır. Genel gösterim aşağıdaki gibidir:

Aşağıda verilen tanımlamada sinyal\_cikis ifadesine yapılacak atama değeri 3 farklı koşulda belirlenmektedir. Eğer sinyal\_secme sinyali '0' ise sinyal\_cikis değerine sinyal\_1 sinyali atanmaktadır. Eğer sinyal\_secme sinyali '1' ise sinyal\_cikis değerine sinyal\_2 sinyali atanmaktadır. sinyal\_secme sinyali '0' ve '1' haricinde başka değerler alması durumunda ise sinyal cikis değerine 0 atanmaktadır.

Örnek 7.2: Aşağıda verilen oncelikli\_atama.vhd VHDL kodunda şartlı sinyal atama kullanılarak tasarım yapılmıştır. Kodda in\_giris\_1, in\_giris\_2 ve in\_giris\_3 girişlerini 1 olması durumunda out\_cikis değerine sırası ile "01", "10" ve "11" atanmaktadır. Bu şartların dışında meydana gelebilecek durumlarda ise cıkısa "00" atanmaktadır.

```
1. library IEEE;
2. use IEEE.STD_LOGIC_1164.all;
3.
4. entity oncelikli_atama is
5. port (
6.    in_giris_1 : in std_logic;
7.    in_giris_2 : in std_logic;
8.    in_giris_3 : in std_logic;
9.    out cikis : out std logic vector(1 downto 0)
```

```
10.);
11.end oncelikli atama;
13.architecture Behavioral of oncelikli atama is
14.
15.begin
16.
     out cikis<= "01" when in giris 1 = '1'
17.
        else "10" when in giris 2 = '1'
18.
        else "11" when in giris 3 = '1'
19.
        else "00" ;
20.
21.
22.end Behavioral;
```

#### 7.4. GENERATE İfadeleri

generate ifadesi, VHDL'de tekrarlanan lojikler eşitlikler veya component örneklerinde kullanılır. İki tip generate ifadesi mevcuttur:

- if generate
- for generate

Bu ifadelerden **if generate** çok nadir kullanılır. Fakat **for generate** sıklıkla kullanılan bir ifadedir ve genel gösterimi aşağıda verilmiştir.

```
for değer in aralik generate
   ifade ;
   {ifade ;}
end generate;
```

Aşağıda verilen örnekte 4 bitlik std\_logic\_vector tipinde sinyal\_1 sinyaline başlangıç değeri olarak "0001" atanmıştır. sinyal\_2 sinyali de 5 bitlik std\_logic\_vector tipinde tanımlanmıştır. sinyal\_2 sinyalinin en anlamsız bitine '1' değeri atanmaktadır. Daha sonra for generate döngüsü içerisinde sinyal\_1 ve sinyal\_2'ye ait n\_i. bitler xor işlemine tabi tutulduktan sonra sinyal\_2'nin n\_i + 1. bitine atamaktadır. Koda ilişkin devre benzetimi Şekil 6.1'de verilmiştir.

```
..
..
signal sinyal_1 : std_logic_vector(3 downto 0) := "0001";
signal sinyal_2 : std_logic_vector(4 downto 0);
..
..
sinyal 2(0) <= '1';</pre>
```

```
for_kontrol: for n_i 0 to 3 generate
    sinyal_2(n_i + 1) <= sinyal_2(n_i) xor sinyal_1(n_i)
end generate for_kontrol;
...
..</pre>
```



Şekil 6-1 for generate için verilen örneğe ilişkin lojik gösterim

if generate ifadesinin genel gösterimi aşağıda verilmiştir.

```
if koşul generate
    ifade ;
    {ifade ;}
end generate;
```

Örnek 7.3: Aşağıda verilen for\_if\_generate.vhd VHDL kodunda for generate ve if generate ifadeleri kullanılarak 8 bitlik toplayıcı tasarımı yapılmıştır. for\_kontrol etiketli for generate döngüsü ile ardışık olarak oluşturulan toplayıcı devreleri ile toplama sonucu elde edilmektedir. Döngü içerisinde bulunan if\_kontrol\_EAB etiketli if generate söz dizimi ile sadece n\_i değerinin sıfır olduğu durumda söz dizimi içerisinde bulunan yarı toplayıcı lojik eşitlikleri aktif hale gelmektedir. n\_i'nin diğer durumlarında ise bu blok pasif durumda olacaktır. if\_kontrol\_DB etiketli if generate söz dizimi ile sadece n\_i değerinin sıfırdan farklı olduğu durumlarda söz dizimi içerisinde bulunan tam toplayıcı lojik eşitlikleri aktif hale getirmektedir.

```
1. library IEEE;
2. use IEEE.STD LOGIC 1164.all;
3.
4. entity for_if_generate is
5.
    port (
       in giris 1 : in std logic vector(7 downto 0);
6.
       in giris 2 : in std logic vector(7 downto 0);
7.
       out cikis : out std logic vector(7 downto 0);
9.
       out cikis elde : out std logic
10.
     );
11.end for if generate;
12.
13.architecture Behavioral of for if generate is
```

```
14.
15.
     signal r toplam : std logic vector(8 downto 1);
16.
17.begin
18.
     for kontrol : for n i in 0 to 7 generate
19.
20.
       if kontrol EAB : if n i = 0 generate
21.
         out cikis(n i) <= in giris 1(n i) xor in giris 2(n i);
22.
         r toplam(n i + 1) \leq in giris 1(n i) and in giris 2(n i);
       end generate if kontrol EAB;
23.
24.
25.
       if kontrol DB : if n i> 0 generate
26.
         out cikis(n i) <= r toplam(n i) xor</pre>
27.
         in giris 1(n i) xor in giris 2(n i);
28.
         r toplam(n i + 1) \le (r toplam(n i) and
29.
         in giris 1(n i)) or (in giris 1(n i) and
30.
         in giris 2(n i)) or (in giris 2(n i) and
31.
32.
         r_toplam(n_i));
33.
34.
       end generate if kontrol DB;
35.
     end generate for kontrol;
36.
     out cikis elde <= r toplam(8);</pre>
38.
39.end Behavioral;
```

Örnek 7.4: Yukarıda verilen for\_if\_generate.vhd VHDL kodunda yarı toplayıcı ve tam toplayıcı lojik eşitlikleri yerine yari\_toplayici ve tam\_toplayici alt devrelerinin kullanıldığı port\_map\_for\_if\_generate.vhd VHDL kodu aşağıda verilmiştir. Kodda 40-46. satırlarda yari\_toplayici alt devre tasarımı yapılmıştır. Kodda 50-47. satırlarda tam\_toplayici alt devre tasarımı yapılmıştır.

```
1. library IEEE;
2. use IEEE.STD_LOGIC_1164.all;
3.
4. entity port_map_for_if_generate is
5. Port (
6.    in_giris_1 : in std_logic_vector(7 downto 0);
7.    in_giris_2 : in std_logic_vector(7 downto 0);
8.    out_cikis_elde : out std_logic;
```

```
out cikis : out std logic vector(7 downto 0)
10.);
11.end port_map_for_if_generate;
13.architecture Behavioral of port map for if generate is
14.
15. component yari_toplayici
16. port(
17.
     in giris 1 : in std logic;
      in giris 2 : in std logic;
18.
      out cikis : out std logic;
19.
      out cikis elde : out std logic
20.
21. );
22.
     end component;
23.
24. component tam toplayici
25. port(
26.
      in giris elde : in std logic;
27.
      in giris 1 : in std logic;
28.
      in giris 2 : in std logic;
     out cikis : out std logic;
29.
     out cikis elde : out std logic
30.
31.
    );
32.
    end component;
33.
34.
     signal r toplam : std logic vector(8 downto 1);
35.
36.begin
37.
38.
    for kontrol : for n i in 0 to 7 generate
39.
       if kontrol EAB : if n i = 0 generate
40.
         yari toplayici map : yari toplayici
41.
        port map (
42.
          in giris 1 => in giris 1(n i),
43.
          in giris 2 => in giris 2(n i),
44.
          out_cikis => out_cikis(n_i),
45.
           out cikis elde => r toplam(n i + 1)
46.
        );
47.
       end generate if kontrol EAB;
48.
```

```
49.
     if_kontrol_DB : if n_i > 0 generate
50.
        tam_toplayici_map : tam_toplayici
       port map(
51.
52.
          in giris elde => r toplam(n i),
          in_giris_1 => in_giris_1(n_i),
53.
          in_giris_2 => in_giris_2(n_i),
54.
          out cikis => out cikis(n i),
55.
          out_cikis_elde => r_toplam(n_i + 1)
56.
57.
        );
      end generate if_kontrol_DB;
58.
59. end generate for kontrol;
60.
61.
    out cikis elde <= r toplam(8);</pre>
62.
63.end Behavioral;
```