# Sözdizimleri

VHDL dilinde kodların anlamlı bir şekilde sözdizimleriyle düzenlenmesi için kullanıcıya sıralı atama sözdizimleri sağlamıştır. Sıralı atama sözdizimleri if, case ve loop olmak üzere 3 çeşittir. Bu sıralı sözdizimlerinin kullanımları mimari içerisinde process söz dizimi ile yapılmalıdır.

### 8.1. PROCESS Sözdizimi

Sıralı sözdizimleri, VHDL dilinde paralel işlemler için kullanılan sözdizimlerinden farklı olarak kullanılmalıdır. Bu nedenle VHDL dilinde sıralı sözdizimleri mimari içerisinde **process** sözdizimi kullanılarak tanımlanmaktadır. **process** için genel tanımlama aşağıda verilmiştir.

```
..

process_etiketi:process(sinyal_adi {, sinyal_adi})
    variable tanımlama

begin

    wait söz dizimleri
    basit sinyal atamaları
    variable atama sözdizimleri
    if söz dizimleri
    case söz dizimleri
    loop söz dizimleri

end process process_etiketi;
...
...
```

**process**'lerin tasarlandıkları işleri yapabilmeleri için dışarıdan uygulanan bir tetikleme işaretine ihtiyaçları vardır. Bu tetikleme işareti herhangi bir sinyalin değişimi olabileceği gibi, harici bir kaynak tarafından üretilen bir işarette olabilir.

**process** sözdizimi içerisinde parantezle tanımlanan sinyaller, tasarlanan devrenin hassasiyet listesini oluşturmaktadır. Hassasiyet listesinde bulunan sinyallerde meydana gelen değişimler ile **process** aktif hale gelmektedir. **variable** söz dizimi tanımlamaları **process** içerisinde yapılmaktadır. **process** dışında kullanılacak **variable** değeri, **signal** sinyaline atanarak aktarılır.

Örnek 8.1: process söz dizimi için process\_ornek\_1.vhd VHDL kodu aşağıda verilmiştir. Kodda 17. satırda process söz dizimi parantez içerisinde yazılan sinyaller, tasarlanan devrenin hassasiyet listesini

oluşturmaktadır. process\_ornek\_1 varlığının hassasiyet listesini in\_giris\_1, in\_giris\_2 ve in\_giris\_3 oluşturmaktadır. Yani in\_giris\_1, in\_giris\_2 ve in\_giris\_3 giriş portlarından biri değişim gösterdiği zaman process aktif hale gelecektir.

```
1. library IEEE;
2. use IEEE.STD LOGIC 1164.ALL;
4. entity process_ornek_1 is
5.
     Port (
6.
       in giris 1 : in std logic;
7.
       in giris 2 : in std logic;
       in giris 3 : in std_logic;
       out sonuc : out std logic
10.
     );
11.end process_ornek_1;
12.
13.architecture Behavioral of process ornek 1 is
14.
15.begin
16.
     process_etiketi:process(in_giris_1, in giris 2, in giris 3)
17.
18.
     begin
19.
20.
       out cikis <= (in giris 1 and in giris 2) or in giris 3;
21.
22.
     end process process etiketi;
23.end Behavioral;
```

Yukarıdaki verilen **process\_ornek\_1** varlığının ait örnek girişlerin ürettiği sonuçlar Tablo 8-1'de verilmiştir ve Şekil 8-1'de benzetim çıktısı gösterilmiştir. Tablo 8-1'de verilen sonuçlarda:

- 1. adımda hassasiyet listesinde bulunan tüm giriş portlarında değişim meydana geldiğinden **process** aktif hale gelmektedir. **process**'in aktif hale gelmesi ile birlikte **out\_cikis** çıkış portuna (**0 and 1**) **or 1** işleminin sonucu atanmaktadır ve **out cikis** çıkış portu değeri '1' olmaktadır.
- 2. adımda hassasiyet listesinde bulunan tüm giriş portlarında değişim meydana geldiğinden **process** aktif hale gelmektedir. **process**'in aktif hale gelmesi ile birlikte **out\_cikis** çıkış portuna (**1 and 0**) **or 0** işleminin sonucu atanmaktadır ve **out cikis** çıkış portu değeri '0' olmaktadır.
- 3. adımda hassasiyet listesinde bulunan in\_giris\_2 giriş portunda değişim meydana geldiğinden process aktif hale gelmektedir. process'in aktif hale gelmesi ile birlikte out\_cikis çıkış portuna (1 and 1) or 0 işleminin sonucu atanımaktadır ve out cikis çıkış portu değeri '1' olmaktadır.
- 4. adımda hassasiyet listesinde bulunan in\_giris\_1 giriş portunda değişim meydana geldiğinden process aktif hale gelmektedir. process'in aktif hale gelmesi ile birlikte out\_cikis çıkış portuna (0 and 1) or 0 işleminin sonucu atanmaktadır ve out cikis çıkış portu değeri '0' olmaktadır.

5. adımda hassasiyet listesinde bulunan tüm giriş portunda değişim meydana geldiğinden **process** aktif hale gelmektedir. **process**'in aktif hale gelmesi ile birlikte **out\_cikis** çıkış portuna (1 and 0) or 1 işleminin sonucu atanmaktadır ve **out\_cikis** çıkış portu değeri '1' olmaktadır.

|   | in_giris_1 | in_giris_2 | in_giris_3 | out_cikis |
|---|------------|------------|------------|-----------|
| 1 | 0          | 1          | 1          | 1         |
| 2 | 1          | 0          | 0          | 0         |
| 3 | 1          | 1          | 0          | 1         |
| 4 | 0          | 1          | 0          | 0         |

0

5

1

Tablo 8-1 process ornek 1 varlığının ilgili girişlere ait ürettiği çıkış değerleri

1

1



Şekil 8-1 process\_ornek\_1 varlığı benzetim çıktısı

Örnek 8.2: Aşağıda hassasiyet listesinde tek değişkenin bulunduğu process\_ornek\_2.vhd VHDL kodu verilmiştir. Kodda 17. satırda process söz dizimi içerisinde parantezle yazılan in\_giris\_3 sinyali tasarlanan process\_ornek\_2 varlığının hassasiyet listesini oluşturmaktadır. Yani in\_giris\_3 sinyalinde değişim meydana geldiği zaman process aktif hale gelecektir.

```
1. library IEEE;
2. use IEEE.STD LOGIC 1164.ALL;
3.
4. entity process ornek 2 is
5.
     Port (
       in giris 1 : in std logic;
6.
       in giris 2 : in std logic;
7.
       in_giris_3 : in std_logic;
9.
       out sonuc : out std logic
10.
     );
11.end process ornek 2;
12.
13.architecture Behavioral of process ornek 2 is
14.
15.begin
16.
```

```
17. process_etiketi:process(in_giris_3)
18. begin
19.
20. out_sonuc <= (in_giris_1 and in_giris_2) or in_giris_3;
21.
22. end process process_etiketi;
23.end Behavioral;</pre>
```

**process\_ornek\_2** varlığının ait örnek girişlerin ürettiği sonuçlar Tablo 8-2'de verilmiştir ve Şekil 8-2'de gösterilmiştir çıktısı verilmiştir. Tablo 8-2'de verilen sonuçlarda:

- 1. adımda **process** hassasiyet listesinde bulunan **in\_giris\_3** giriş portunda değişim meydana geldiğinden **process** aktif hale gelmektedir. **process**'in aktif hale gelmesi ile birlikte **out\_cikis** çıkış portuna (**0 and 1**) **or 1** işleminin sonucu atanmaktadır ve **out cikis** çıkış portu değeri '1' olmaktadır.
- 2. adımda **process** hassasiyet listesinde bulunan **in\_giris\_3** giriş portunda değişim meydana geldiğinden **process** aktif hale gelmektedir. **process**'in aktif hale gelmesi ile birlikte **out\_cikis** çıkış portuna (1 and 0) or 0 işleminin sonucu atanmaktadır ve **out\_cikis** çıkış portu değeri '0' olmaktadır.
- 3. adımda **process** hassasiyet listesinde bulunan **in\_giris\_3** giriş portunda değişim meydana gelmediğinden **process** aktif hale gelmemektedir. Bu nedenle **out cikis** çıkış portu değeri değişmemiştir.
- 4. adımda **process** hassasiyet listesinde bulunan **in\_giris\_3** giriş portunda değişim meydana gelmediğinden **process** aktif hale gelmemektedir. Bu nedenle **out cikis** çıkış portu değeri değişmemiştir.
- 5. adımda **process** hassasiyet listesinde bulunan **in\_giris\_3** giriş portunda değişim meydana geldiğinden **process** aktif hale gelmektedir. **process**'in aktif hale gelmesi ile birlikte **out\_cikis** çıkış portuna (1 and 0) or 1 işleminin sonucu atanmaktadır ve **out\_cikis** çıkış portu değeri '1' olmaktadır.

|   | in_giris_1 | in_giris_2 | in_giris_3 | out_cikis |
|---|------------|------------|------------|-----------|
| 1 | 0          | 1          | 1          | 1         |
| 2 | 1          | 0          | 0          | 0         |
| 3 | 1          | 1          | 0          | 0         |
| 4 | 0          | 1          | 0          | 0         |
| 5 | 1          | 0          | 1          | 1         |

Tablo 8-2 process\_ornek\_2 varlığının ilgili girişlere ait ürettiği çıkış değerleri

| Name | Value            | 0 ns | 10 ns | 20 ns | 30 ns | 40 ns |
|------|------------------|------|-------|-------|-------|-------|
|      | 1<br>0<br>1<br>1 |      |       |       |       |       |

Şekil 8-2 process ornek 2 varlığı benzetim çıktısı

### 8.2. variable Kullanımı

Örnek 8.3: Aşağıda signal veri nesnesi kullanılarak 8 bitlik giriş portu değerinde bulunan '1' bitlerinin sayısını çıkışa aktaran programı gerçeklemeyi amaçlayan bit\_say\_signal.vhd VHDL kodu verilmiştir. Kodda 17. satırda process hassasiyet listesinde in\_giris girişi mevcuttur. Bunun anlamı in\_giris giriş portunda meydana gelen değişikliklerde process aktif hale gelecektir. process'in aktif olması ile birlikte 19. satırda tanımlanan varsayılan atama işlemi gerçekleştirlecektir ve r\_sayac sinyalinin değeri 0 olacaktır. Daha sonra 21. satırda tanımlanan döngü aktif hale gelecektir. Döngünün aktif hale gelmesi ile birlikte n\_i değişkeni 7'den 0'a doğru aşağıya doğru azalacaktır. Azalma işlemini her gerçekleşmesinde 22. satırda tanımlanan kontrol söz dizimi ile birlikte n\_i değeri için in\_giris değerinin ilgili n\_i. bitinin '1' olup olmadığının kontrolü yapılmaktadır. Eğer kontrol söz dizimi doğru ise 24. satırda tanımlanan söz dizimi ile birlikte r\_sayac sinyalinin değerinin 1 arttırılması beklenmektedir. Mimari içerisinde 29. satırda tanımlanan atama ifadesi ile in\_giris giriş portunda bulunan '1' bitlerinin sayısının varlık dışına aktarımının yapılması beklenmektedir.

```
1. library IEEE;
2. use IEEE.STD LOGIC 1164.all;
3.
4. entity bit say signal is
5.
     port(
       in giris : in std logic vector(0 to 7);
7.
       out sayac : out integer
8.
     );
9. end bit say signal;
10.
11.architecture Behavioral of bit say signal is
12.
13.
     signal r sayac : integer := 0;
14.
15.begin
16.
17.
     process(in giris)
18.
     begin
19.
       r sayac<= 0;
20.
       for n i in 7 downto 0 loop
21.
         if in giris(n i) = '1' then
22.
           r sayac<= r sayac + 1;
23.
24.
         end if;
       end loop;
25.
26.
27.
     end process;
28.
```

```
29. out_sayac <= r_sayac;
30.
31.end Behavioral;</pre>
```

signal veri nesnesinin özelliği **process**'in sonlanmasıyla birlikte yeni değerini almasıdır. Bu nedenle in\_giris giriş portunun değerinde '1' biti olmaması durumunda sonuç her zaman sıfır olacaktır. Aksi durumda başlangıç değeri sıfır olarak atanmış olan r\_sayac sinyali process'in aktif olması ile birlikte bir arttırılarak devam edecektir. bit\_say\_signal varlığına ait örnek girişlerin ürettiği sonuçlar Tablo 8-3'de verilmiştir ve Şekil 8-3'de benzetim çıktısı gösterilmiştir. Tablo 8-3'de verilen sonuçlarda:

- 1. adımda in\_giris giriş portu değerinde bulunan '1' bitinden dolayı değeri 0 olan r\_sayac sinyalinin yeni değeri 1 olmuştur. Fakat bu giriş değeri için r\_sayac sinyal değerinin 4 olması gerekmektedir. signal veri nesnesi process sonunda yeni değerini aldığı için sayaç artırım işlemi bir kere yapılmaktadır ve değeri 1 olmaktadır.
- 2. adımda in\_giriş giriş portu değerinde bulunan '1' bitinden dolayı değeri 1 olan r\_sayac sinyalinin yeni değeri 2 olmuştur. Fakat bu giriş değeri için r\_sayac sinyal değerinin 4 olması gerekmektedir. signal veri nesnesi process sonunda yeni değerini aldığı için sayaç artırım işlemi bir kere yapılmaktadır ve değeri 2 olmaktadır.
- 3. adımda in\_giris giriş portu değerinde bulunan '1' bitinden dolayı değeri 2 olan r\_sayac sinyalinin yeni değeri 3 olmuştur. Fakat bu giriş değeri için r\_sayac sinyal değerinin 6 olması gerekmektedir. signal veri nesnesi process sonunda yeni değerini aldığı için sayaç artırım işlemi bir kere yapılmaktadır ve değeri 3 olmaktadır.
- 4. adımda in\_giris sinyali içerisinde bulunan '1' bitinin bulunmamasından dolayı r\_sayac sinyal değeri 0 olmaktadır. signal veri nesnesi process sonunda yeni değerini aldığı için 20. satırda tanımlanan atama işlemi gerçekleştirilmiştir.
- 5. adımda in\_giris giriş portu değerinde bulunan '1' bitinden dolayı değeri 0 olan r\_sayac sinyalinin yeni değeri 1 olmuştur. Fakat bu giriş değeri için r\_sayac sinyal değerinin 8 olması gerekmektedir. signal veri nesnesi process sonunda yeni değerini aldığı için sayaç artırım işlemi bir kere yapılmaktadır ve değeri 1 olmaktadır.
- 6. adımda in\_giris giriş portu değerinde bulunan '1' bitinden dolayı değeri 1 olan r\_sayac sinyalinin yeni değeri 2 olmuştur. Fakat bu giriş değeri için r\_sayac sinyal değerinin 4 olması gerekmektedir. signal veri nesnesi process sonunda yeni değerini aldığı için sayaç artırım işlemi bir kere yapılmaktadır ve değeri 2 olmaktadır.
- 7. adımda in\_giris giriş portu değerinde bulunan '1' bitinin bulunmamasından dolayı r\_sayac sinyal değeri 0 olmaktadır. signal veri nesnesi process sonunda yeni değerini aldığı için 20. satırda tanımlanan atama işlemi gerçekleştirilmiştir.
- 8. adımda in\_giris giriş portu değerinde bulunan '1' bitinden dolayı değeri 0 olan r\_sayac sinyalinin yeni değeri 1 olmuştur. Fakat bu giriş değeri için r\_sayac sinyal değerinin 1 olması gerekmektedir. signal veri nesnesi process sonunda yeni değerini aldığı için sayaç artırım işlemi bir kere yapılmaktadır ve değeri 1 olmaktadır.

Tablo 8-3 ve Şekil 8-3'de gösterilen benzetim sonuçlarından da görüleceği üzere **bit\_say\_signal.vhd** VHDL kodu ile istenen amaca ulaşılamamıştır.

Tablo 8-3 bit say signal varlığının ilgili girişlere ait ürettiği çıkış değerleri

|   | in giriş   | out_sayac |
|---|------------|-----------|
| 1 | "01010101" | 1         |
| 2 | "10100101" | 2         |
| 3 | "01011111" | 3         |

| 4 | "0000000"  | 0 |
|---|------------|---|
| 5 | "11111111" | 1 |
| 6 | "11000011" | 2 |
| 7 | "0000000"  | 0 |
| 8 | "00011000" | 1 |

| Name        | Value    | 0 ns     |          | 20 ns    |          | 40 ns    |          | 60 ns    |          |
|-------------|----------|----------|----------|----------|----------|----------|----------|----------|----------|
| <b>⊞ </b>   | 00011000 | 01010101 | 10100101 | 01011111 | 00000000 | 11111111 | 11000011 | 00000000 | 00011000 |
| 🔓 out_sayac | 1        |          | 2        | 3        | 0        | 1        | 2        | •        | 1        |
| ¼ r_sayac   | 1        | 1        | 2        | 3        | ( 0      | 1        | 2        | 0        | 1        |
|             |          |          |          |          |          |          |          |          |          |

Şekil 8-3 bit say signal varlığı benzetim çıktısı

process içerisinde variable veri nesnesi tanımlama işlemi process ile process'e ait begin söz dizimi arasında yapılmalıdır. variable veri nesnesi tanımlamaya ilişkin söz dizimi aşağıdaki gibidir.

```
process_etiketi:process( sinyal_adi {, sinyal_adi})
    variable degisken_adi : tip_adi;
begin
    ..
    ..
end processprocess etiketi;
```

örnek 8.4 : Örnek 8.3'de signal veri nesnesi kullanılarak giriş portu değerindeki 'l' bitlerini saymayı amaçlayan bit\_say\_signal.vhd VHDL kodu variable veri nesnesi kullanılarak bit\_say\_variable.vhd VHDL kodu aşağıda verilmiştir. Kodda 17. satırda process hassasiyet listesinde in\_giris girişi mevcuttur. Bunun anlamı in\_giris giriş portunda meydana gelen değişikliklerde process aktif hale gelecektir. process'in aktif olması ile birlikte 22. satırda tanımlanan varsayılan atama işlemi gerçekleştirlecektir ve v\_sayac sinyalinin değeri 0 olacaktır. variable veri nesnesinde atama işlemleri := operatörü ile yapılmaktadır. Daha sonra 23. satırda tanımlanan döngü aktif hale gelecektir. Döngünün aktif hale gelmesi ile birlikte n\_i değişkeni 7'den 0'a doğru aşağıya doğru azalacaktır. Azalma işlemini her gerçekleşmesinde 24. satırda tanımlanan kontrol söz dizimi ile birlikte n\_i değeri için in\_giris değerinin ilgili bitinin 'l'olup olmadığının kontrolü yapılmaktadır. Eğer kontrol söz dizimi doğru ise 25. satırda tanımlanan söz dizimi ile birlikte v\_sayac değerinin 1 arttırılması beklenmektedir. Mimari içerisinde 29. satırda tanımlanan atama ifadesi ile sayaç değeri process dışına çıkarılmaktadır. 32. satırda tanımlanan ifade ile in\_giris girişinde bulunan 'l' bitlerinin sayısının varlık dışına aktarımının yapılması beklenmektedir.

```
1. library IEEE;
2. use IEEE.STD_LOGIC_1164.all;
3.
4. entity bit_say_variable is
5. port (
6.    in_giris : in std_logic_vector(0 to 7);
7.    out_sayac : out integer
8. );
```

```
9. end bit say variable;
10.
11.architecture Behavioral of bit say variable is
12.
     signal r sayac : integer := 0;
13.
14.
15.begin
16.
17.
     process(in giris)
18.
19.
       variable v sayac : integer := 0;
20.
     begin
21.
22.
       v sayac := 0;
23.
       for n i in 7 downto 0 loop
         if in giris(n i) = '1' then
24.
25.
           v_sayac := v_sayac + 1;
26.
         end if;
27.
       end loop;
28.
29.
       r sayac <= v sayac;
30.
31.
     end process;
32.
     out sayac <= r sayac;
33.
34.end Behavioral;
```

variable veri nesnesinin özelliği işlemleri gecikme olmadan gerçekleştirmesidir. Bu nedenle in\_giris giriş portu değerinde '1' biti olmaması durumunda sonuç her zaman sıfır olacaktır. Aksi durumda başlangıç değeri sıfır olarak atanmış olan v\_sayac variable değişkenin process'in aktif olması ile birlikte in\_giris girişine ait '1' bit değerlerini hızlıca saymaktadır. Aşağıda bit\_say\_variable varlığına ait örnek girişlerin ürettiği sonuçlar Tablo 8-4'de gösterilmiştir verilmiştir ve Şekil 8-4'de benzetim çıktısı gösterilmiştir. Tablo 8-4'de verilen sonuçlarda:

- 1. adımda in\_giris giriş portu değerinde bulunan '1' bitinden dolayı 23. satırda tanımlanan başlangıç değeri ataması ile 0 olan v\_sayac değişkeninin yeni değeri 4 olmuştur. v\_sayac değişken değerinin r\_sayac sinyaline atanması ile değeri 4 olmaktadır ve bu değer out\_cikis çıkış portuna aktarılmaktadır.
- 2. adımda in\_giris giriş portu değerinde bulunan '1' bitinden dolayı 23 satırda tanımlanan başlangıç değeri ataması ile 0 olan v\_sayac değişkeninin yeni değeri 4 olmuştur. v\_sayac değişken değerinin r\_sayac sinyaline atanması ile değeri 4 olmaktadır ve bu değer out\_cikis çıkış portuna aktarılmaktadır.
- 3. adımda in\_giris giriş portu değerinde bulunan '1' bitinden dolayı 23. satırda tanımlanan başlangıç değeri ataması ile 0 olan v\_sayac değişkeninin yeni değeri 6 olmuştur. v\_sayac değişken

değerinin **r\_sayac** sinyaline atanması ile değeri **6** olmaktadır ve bu değer **out\_cikis** çıkış portuna aktarılmaktadır.

- 4. adımda in\_giris giriş portu değerinde bulunan '1' bitinin bulunmamasından dolayı 23. satırda tanımlanan başlangıç değeri ataması ile v\_sayac sinyal değeri 0 olmaktadır. v\_sayac değişken değerinin r sayac sinyaline atanması ile değeri 0 olmaktadır ve bu değer out cikis çıkış portuna aktarılmaktadır.
- 5. adımda in\_giris giriş portu değerinde bulunan '1' bitinden dolayı 23. satırda tanımlanan başlangıç değeri ataması ile 0 olan v\_sayac değişkeninin yeni değeri 8 olmuştur. v\_sayac değişken değerinin r\_sayac sinyaline atanması ile değeri 8 olmaktadır ve bu değer out\_cikis çıkış portuna aktarılmaktadır.
- 6. adımda in\_giris giriş portu değerinde bulunan '1' bitinden dolayı 23 satırda tanımlanan başlangıç değeri ataması ile 0 olan v\_sayac değişkeninin yeni değeri 4 olmuştur. v\_sayac değişken değerinin r\_sayac sinyaline atanması ile değeri 4 olmaktadır ve bu değer out\_cikis çıkış portuna aktarılmaktadır.
- 7. adımda in\_giris giriş portu değerinde bulunan '1' bitinin bulunmamasından dolayı 23. satırda tanımlanan başlangıç değeri ataması ile v\_sayac sinyal değeri 0 olmaktadır. v\_sayac değişken değerinin r sayac sinyaline atanması ile değeri 0 olmaktadır ve bu değer out cikis çıkış portuna aktarılmaktadır.
- 8. adımda **in\_giris** giriş portu değerinde bulunan **'1'** bitinden dolayı 23. satırda tanımlanan başlangıç değeri ataması ile **0** olan **v\_sayac** değişkeninin yeni değeri **2** olmuştur. **v\_sayac** değişken değerinin **r\_sayac** sinyaline atanması ile değeri **2** olmaktadır ve bu değer **out\_cikis** çıkış portuna aktarılmaktadır.

Tablo 8-4 ve Şekil 8-4'de gösterilen benzetim sonuçlarından da görüleceği üzere **bit\_say\_variable.vhd** VHDL kodu ile istenen amaca ulaşılmıştır.

Tablo 8-4 bit say variable varlığının ilgili girişlere ait ürettiği çıkış değerleri

|   | in_giris   | out_sayac |
|---|------------|-----------|
| 1 | "01010101" | 4         |
| 2 | "10100101" | 4         |
| 3 | "01011111" | 6         |
| 4 | "0000000"  | 0         |
| 5 | "11111111" | 8         |
| 6 | "11000011" | 4         |
| 7 | "0000000"  | 0         |
| 8 | "00011000" | 2         |

| Name         | Value    | 0 ns     | 10 ns    | 20 ns    | 30 ns    | 40 ns    | 50 ns    | 60 ns    | 70 ns    |
|--------------|----------|----------|----------|----------|----------|----------|----------|----------|----------|
|              | 00011000 | 01010101 | 10100101 | 01011111 | 00000000 | 11111111 | 11000011 | 00000000 | 00011000 |
| ¹₪ out_sayac | 2        | ,        |          | 6        | •        | 8        | 4        | 0        | 2        |
| ₩ r_sayac    | 2        | ,        |          | 6        | 0        | 8        | 4        | 0        | 2        |
| ······       |          |          |          |          |          |          |          |          |          |

Şekil 8-4 bit\_say\_variable varlığı benzetim çıktısı

Örnek 8.3 ve Örnek 8.4'te verilen uygulamalarda signal ve variable veri nesneleri arasındaki kullanım farklılıkları göstermek amaçlanmıştır. Yine bu iki veri nesnesinin kullanım farklılıklarını göstermek amacıyla VE DEĞİL (NAND) mantıksal kapı uygulama örnekleri üzerinde durulacaktır.

Şekil 8-5'de **DEĞİL** (**NAND**) mantık devresi gösterimi verilmiştir. Tablo 8-5'de ise **VE DEĞİL** (**NAND**) mantık kapısına ilişkin doğruluk tablosu verilmiştir.

Şekil 8-6'de **VE DEĞİL** (**NAND**) kapısı kullanılarak gerçeklenmek istenen uygulama blok diyagramı verilmiştir. Şekil 8-6'den de görüleceği üzere **in\_giris** portunun **0**. biti ile **1**. biti **VE DEĞİL** işlemine tabi tutulduktan sonra elde edilen sonuç değeri **in\_giris** portunun **2**. biti ile **VE DEĞİL** işlemine tabi tutulur. Benzer şekilde işlem sonucu **in\_giris** portunun **3**. biti ile **VE DEĞİL** işlemine tabi tutulur. **in\_giris** giriş portunun tüm bitleri benzer işlemlere tabi tutularak çıkış değeri elde edilir.



Şekil 8-5 nand kapısı lojik devresi

Tablo 8-5 VE DEĞİL lojik kapısı doğruluk tablosu

| in_giris_1 | in_giris_2 | out_cikis |
|------------|------------|-----------|
| 0          | 0          | 1         |
| 0          | 1          | 1         |
| 1          | 0          | 1         |
| 1          | 1          | 0         |



Şekil 8-6 Örnek 7.5 ve Örnek 7.6 içim uygulanacak VE DEĞİL lojik devresi

Örnek 8.5 : Şekil 8-6'de verilen VE DEĞİL lojik devresi problemini signal veri nesnesi kullanarak çözmeyi amaçlayan nand\_kapi\_signal.vhd VHDL kodu aşağıda verilmiştir.

Kodda 19. satırda hassasiyet listesinde in\_giris giriş portu mevcuttur. Bunun anlamı in\_giris giriş portunda meydana gelen değişikliklerde **process** aktif hale gelecektir ve 23. satırda tanımlanan atama işlemi gerçekleşmektedir. Daha sonra 24. satırda tanımlanan n\_i değişkeni ile tanımlanmış döngü aktif hale gelecektir. Döngü 1'den 7'e doğru artarken her n\_i değeri için 25. Satırda tanımlanan in\_giris değerinin ilgili biti ile r\_nand\_sonuc sinyali ile VE işlemine tabi tutulmakta ve elde edilen sonucun tersi tekrar r\_nand\_sonuc sinyaline atanımaktadır. Mimari içerisinde 17. satırda tanımlanan atama ifadesi ile in\_giris giriş portu değerinde bulunan bitlerinin VE DEĞİL işlemi sonucunun varlık dışına aktarılması beklenmektedir.

```
1. library IEEE;
2. use IEEE.STD LOGIC 1164.all;
3.
4. entity nand kapi signal is
    port(
       in giris : in std logic vector(7 downto 0);
       out cikis : out std logic
7.
8.
    );
9. end nand kapi signal;
11.architecture Behavioral of nand kapi signal is
12.
     signal r nand sonuc : std logic := '0';
13.
14.
15.begin
16.
17.
     out cikis <= r nand sonuc;
18.
19.
     process(in giris)
20.
       variable v nand sonuc : std logic := '0';
21.
22.
23.
       r nand sonuc <= in giris(0);</pre>
       for n i in 1 to 7 loop
24.
25.
         r nand sonuc <= not(r nand sonuc and in giris(n i));</pre>
26.
       end loop;
27.
28.
     end process;
29.end Behavioral;
```

process'in aktif olması ile birlikte signal veri nesnesinin değerini process'in bitimi ile almasından dolayı r nand sonuc sinyalinin yeni değeri r nand sonuc <= not(r nand sonuc and

in\_giris (7)) söz dizimi ifadesi ile elde edilmektedir. in\_giris (7) bit değeri Tablo 8-6'da kırmızı renk ile gösterilmiştir.

Tablo 8-6'da **nand\_kapi\_signal** varlığına ait örnek girişlerin ürettiği sonuçlar gösterilmiştir. Şekil 8-7'de benzetim çıktısı verilmiştir. Tablo 8-6'da verilen sonuçlarda:

- 1. adımda **signal** veri nesnesinin değerini **process**'in sonunda almasından dolayı **in\_giris** sinyalinin en anlamlı biti ile **r\_nand\_sonuc** sinyali **VE** işlemi sonucunun tersi tekrar **r\_nand\_sonuc** sinyaline atanmaktadır ve bu değer '1' olmaktadır. **r\_nand\_sonuc** sinyalinin **out\_cikis** portuna atanmasıyla sonuç varlık dışına aktarılmaktadır.
- 2. adımda **signal** veri nesnesinin değerini **process**'in sonunda almasından dolayı **in\_giris** sinyalinin en anlamlı biti ile 1. adımda elde edilen **r\_nand\_sonuc** sinyali **VE** işlemi sonucunun tersi tekrar **r\_nand\_sonuc** sinyaline atanmaktadır ve bu değer '1' olmaktadır. **r\_nand\_sonuc** sinyalinin **out cikis** portuna atanmasıyla sonuç varlık dışına aktarılmaktadır.
- 3. adımda **signal** veri nesnesinin değerini **process**'in sonunda almasından dolayı **in\_giris** sinyalinin en anlamlı biti ile 2 adımda elde edilen **r\_nand\_sonuc** sinyali **VE** işlemi sonucunun tersi tekrar **r\_nand\_sonuc** sinyaline atanmaktadır ve bu değer '0' olmaktadır. **r\_nand\_sonuc** sinyalinin **out cikis** portuna atanmasıyla sonuç varlık dışına aktarılmaktadır.
- 4. adımda **signal** veri nesnesinin değerini **process**'in sonunda almasından dolayı **in\_giris** sinyalinin en anlamlı biti ile 3. adımda elde edilen **r\_nand\_sonuc** sinyali **VE** işlemi sonucunun tersi tekrar **r\_nand\_sonuc** sinyaline atanmaktadır ve bu değer '1' olmaktadır. **r\_nand\_sonuc** sinyalinin **out cikis** portuna atanmasıyla sonuç varlık dışına aktarılmaktadır.
- 5. adımda **signal** veri nesnesinin değerini **process**'in sonunda almasından dolayı **in\_giris** sinyalinin en anlamlı biti ile 4. adımda elde edilen **r\_nand\_sonuc** sinyali **VE** işlemi sonucunun tersi tekrar **r\_nand\_sonuc** sinyaline atanmaktadır ve bu değer '1' olmaktadır. **r\_nand\_sonuc** sinyalinin **out cikis** portuna atanmasıyla sonuç varlık dışına aktarılmaktadır.
- 6. adımda **signal** veri nesnesinin değerini **process**'in sonunda almasından dolayı **in\_giris** sinyalinin en anlamlı biti ile 5. adımda elde edilen **r\_nand\_sonuc** sinyali **VE** işlemi sonucunun tersi tekrar **r\_nand\_sonuc** sinyaline atanmaktadır ve bu değer '0' olmaktadır. **r\_nand\_sonuc** sinyalinin **out\_cikis** portuna atanmasıyla sonuç varlık dışına aktarılmaktadır.

Tablo 8-6 nand\_kapi\_signal varlığının ilgili girişlere ait ürettiği çıkış değerleri

|   | in_giris                  |                  | out_cikis |
|---|---------------------------|------------------|-----------|
| 1 | " <mark>1</mark> 0101010" | not('0' and '1') | 1         |
| 2 | "0000000"                 | not('1' and '0') | 1         |
| 3 | " <b>1</b> 0000000"       | not('1' and '1') | 0         |
| 4 | "01111111"                | not('0' and '0') | 1         |
| 5 | "0000000"                 | not('1' and '0') | 1         |
| 6 | "10101111"                | not('1' and '1') | 0         |

1. adımda verilen giriş değeri için döngü içerisinde her adımda **r\_nand\_sonuc** sinyalinin alacağı değer ve **out cikis** çıkış portuna aktarılacak değerler aşağıdaki gibi elde edilmektedir.

Yukarıda yapılan açıklama ile birlikte Tablo 8-6' ve Şekil 8-7'de gösterilen benzetim sonuçlarından da görüleceği üzere **nand kapi signal.vhd** VHDL kodu ile istenen amaca ulaşılamamıştır.

| Name              | Value    | 0 ns     | 10 ns    | 20 ns ,  | 30 ns    | 40 ns    | 50 ns    |
|-------------------|----------|----------|----------|----------|----------|----------|----------|
| ⊞ 👫 in_giris[7:0] | 10101111 | 10101010 | 00000000 | 10000000 | 01111111 | 00000000 | 10101111 |
| out_cikis         | 0        |          |          |          |          |          |          |
| ₩ r_nand_sonuc    | 0        |          |          |          |          |          |          |

Şekil 8-7 nand kapi signal varlığı benzetim çıktısı

Örnek 8.6 : Şekil 8-6'de verilen VE DEĞİL lojik devresi problemini variable veri nesnesi kullanarak çözmeyi amaçlayan nand kapi variable.vhd VHDL kodu aşağıda verilmiştir.

Kodda 19. satırda hassasiyet listesinde **in\_giris** girişi mevcuttur. Bunun anlamı **in\_giris** değerinde meydana gelen değişikliklerde **process** aktif hale gelecektir ve 23. satırda tanımlanan atama işlemi gerçekleşmektedir. Daha sonra 24. satırda tanımlanan **n\_i** değişkeni ile tanımlanmış döngü aktif hale gelecektir. Döngü 1'den 7'e doğru artarken her **n\_i** değeri için 25. satırda tanımlanan **in\_giris** değerinin ilgili biti ile **v\_nand\_sonuc** değişkenini ile **VE** işlemine tabi tutulmakta ve elde edilen sonucun tersi tekrar **v\_nand\_sonuc** değişkenine atanımaktadır. 27. satırda tanımlanan atama ifadesi ile birlikte **v\_nand\_sonuc** değişkeninde tutulan sonuç değeri **process** dışına aktarılır. Mimari içerisinde 17. satırda tanımlanan atama ifadesi ile **in\_giris** girişinde bulunan bitlerinin **VE DEĞİL** işlemi sonucunun varlık dışına aktarılması beklenmektedir.

```
1. library IEEE;
2. use IEEE.STD_LOGIC_1164.all;
3.
4. entity nand_kapi_variable is
5. port (
6. in_giris : in std_logic_vector(7 downto 0);
7. out_cikis : out std_logic
8. );
9. end nand kapi variable;
```

```
10.
11.architecture Behavioral of nand kapi variable is
12.
13.
     signal r nand sonuc : std logic := '0';
14.
15.begin
16.
17.
     out_cikis <= r_nand_sonuc;</pre>
18.
19.
    process(in giris)
20.
21.
       variable v nand sonuc : std logic := '0';
22.
     begin
23.
       v nand sonuc := in giris(0);
24.
       for n i in 1 to 7 loop
         v nand sonuc := not(v nand sonuc and in giris(n i));
25.
26.
       end loop;
27.
       r_nand_sonuc <= v_nand_sonuc;</pre>
28.
29.
     end process;
30.end Behavioral;
```

variable veri nesnesinin yeni değerini gecikme olmadan alması nedeniyle nand\_kapi\_variable.vhd VHDL kodu doğru sonuç üretmektedir. Tablo 8-7'de uygulamaya ait örnek girişlere ait sonuçlar verilmiştir. Şekil 8-8'da nand\_kapi\_variable varlığına ait benzetim çıktısı gösterilmektedir. Tablo 8-7 ve Şekil 8-8'dan da görüleceği üzere variable veri nesnesi kullanılarak istenen amaca ulaşılmıştır.

Tablo 8-7 nand kapi variable varlığının ilgili girişlere ait ürettiği çıkış değerleri

|   | in_giris   | out_cikis |
|---|------------|-----------|
| 1 | "10101010" | 0         |
| 2 | "0000000"  | 1         |
| 3 | "10000000" | 0         |
| 4 | "0111111"  | 1         |
| 5 | "0000000"  | 1         |
| 6 | "10101111" | 0         |

| Name         | Value         | 0 ns     | 10 ns    | 20 ns    | 30 ns    | 40 ns    | 50 ns    |
|--------------|---------------|----------|----------|----------|----------|----------|----------|
|              | 10101111<br>0 | 10101010 | 00000000 | 10000000 | 01111111 | 00000000 | 10101111 |
| r_nand_sonuc | 0             |          |          |          |          |          |          |

### 8.3. if Sözdizimi

VHDL dilinde **if** sözdizimi, bir veya birden fazla koşula bağlı olarak, koşulların bağlı olduğu sözdizimlerinden birini seçmektedir ve seçilen koşula ait söz dizim ifadesi gerçeklenmektedir. Eğer koşul ifadelerinin hiç biri sağlanmamış ise bu durumda hiçbir işlem yapılmamaktadır. Aşağıda VHDL dilinde **if** sözdizimi tanımı verilmiştir. Verilen sözdiziminde **if** söz dizimi ile ilgili koşul denetlenmektedir. Eğer bu koşul sağlanırsa koşula bağlı sözdizimleri gerçeklenir. Aksi durumda ise **else** söz dizimi ile ilgili koşul denetlenmektedir ve koşul sağlanırsa koşula bağlı sözdizimleri gerçeklenir. Aksi durumda ise **else** söz dizimi ile ilgili koşullar gerçeklenmektedir.

```
if koşul then
    sözdizimi;
    {sözdizimi;}
elsif koşul then
    Sözdizimi;
    {sözdizimi;}
else
    sözdizimi;
{sözdizimi;}
end if;
```

Örnek 8.7: Aşağıda verilen if\_ornek\_process.vhd VHDL kodunda if sözdizimi process içerisinde kullanılmıştır. out\_cikis çıkış portunun alacağı değer 3 farklı koşulda belirlenmektedir. Eğer in\_giris\_secme giriş port değeri '0' ise out\_cikis çıkış portuna in\_giris\_1 giriş portunun değeri atanmaktadır. Eğer in\_giris\_secme giriş port değeri '1' ise out\_cikis çıkış portuna in\_giris\_2 giriş portunun değeri atanmaktadır. in\_giris\_secme giriş port değeri '0' ve '1' haricinde başka değerler alması durumunda ise out\_cikis çıkış portuna '0' değeri atanmaktadır.

```
1. library IEEE;
2. use IEEE.STD LOGIC 1164.ALL;
3.
4. entity if ornek process is
5.
     Port (
       in giris 1 : in std_logic;
6.
       in giris 2 : in std logic;
7.
       in giris secme : in std logic;
8.
       out cikis : out std logic
a.
9.
    );
10.end if ornek process;
11.
```

```
12.architecture Behavioral of if ornek process is
13.
14.begin
15.
16.
     process(in giris 1, in giris 2, in giris secme)
17.
     begin
18.
19.
       if in giris secme = '0' then
20.
         out cikis <= in giris 1;
21.
       elsif in giris secme = '1' then
22.
         out cikis <= in giris 2;
23.
24.
         out cikis <= '0';
25.
       end if;
26.
27.
     end process;
28.end Behavioral;
```

Örnek 8.8 : Aşağıda verilen if\_ornek\_function.vhd VHDL kodunda if sözdizimi function içerisinde kullanılmıştır. seçme if fonksiyonun döndürdüğü değer out cikis çıkış portuna atanmaktadır.

```
1. library IEEE;
2. use IEEE.STD LOGIC 1164.ALL;
4. entity if ornek function is
5.
    Port (
      in giris 1 : in std logic;
6.
7.
      in giris 2 : in std logic;
      in giris secme : in std logic;
      out cikis : out std logic
9.
10.
   );
11.end if ornek function;
13.architecture Behavioral of if ornek function is
15. function secme if(sinyal 1, sinyal 2, sinyal secme : std logic)
  return std logic is
16.
17.
      variable sinyal cikis : std logic;
18.
19. begin
```

```
20.
       if sinyal secme = '0' then
         sinyal cikis := sinyal 1;
21.
22.
       elsif sinyal secme = '1' then
         sinyal cikis := sinyal 2;
23.
24.
       else
         sinyal cikis := '0';
25.
26.
       end if;
27.
       return sinyal cikis;
28.
     end secme if;
29.
30.begin
31.
     out cikis <= secme if(in giris 1, in giris 2, in giris secme);
32.
33.
34.end Behavioral;
```

### 8.4. case Sözdizimi

Aşağıda VHDL dilinde **case** sözdizimi tanımı verilmiştir. Verilen sözdiziminde her **when** ifadesine bağlı sabit değerlerin **case** sözdizimidne tanımlanmış ifade değerine eşit olması durumunda, o sabit değere ilişkin sözdizimleri gerçklenmektedir.

```
case ifade is
  when sabit_deger =>
      Sözdizimi;
      {Sözdizimi;}
  when sabit_deger=>
      Sözdizimi;
      {Sözdizimi;}
      ...
      ...
  when others =>
      Sözdizimi;
      {Sözdizimi;}
      end case ;
```

Örnek 8.9 : Aşağıda verilen case\_ornek\_process.vhd VHDL kodunda case sözdizimi process içerisinde kullanılmıştır. out\_cikis çıkış portunun alacağı değer 3 farklı koşulda belirlenmektedir. Eğer in\_giris\_secme giriş port değeri '0' ise out\_cikis çıkış portuna in\_giris\_1 giriş portunun değeri atanmaktadır. Eğer in\_giris\_secme giriş port değeri '1' ise out\_cikis çıkış portuna in\_giris\_2

giriş portunun değeri atanmaktadır. **in\_giris\_secme** giriş port değeri '0' ve '1' haricinde başka değerler alması durumunda ise **out\_cikis** çıkış portuna '0' değeri atanmaktadır.

```
1. library IEEE;
2. use IEEE.STD LOGIC 1164.ALL;
4. entity case_ornek_process is
    Port (
       in_giris_1 : in std_logic;
6.
       in giris 2 : in std logic;
7.
      in_giris_secme : in std_logic;
       out cikis : out std logic
9.
10.
     );
11.end case_ornek_process;
12.
13.architecture Behavioral of case ornek process is
14.
15.begin
     process(in_giris_1, in_giris_2, in_giris_secme)
17.
     begin
18.
       case in giris secme is
        when '0' =>
19.
20.
           out cikis <= in giris 1;
21.
22.
       when '1' =>
23.
           out_cikis <= in_giris_2;</pre>
24.
25.
         when others =>
26.
           out cikis <= '0';
27.
       end case;
     end process;
29.end Behavioral;
```

Örnek 8.10 : Aşağıda verilen case\_ornek\_function.vhd VHDL kodunda if sözdizimi function içerisinde kullanılmıştır. seçme\_case fonksiyonun döndürdüğü değer out\_cikis çıkış portuna atanmaktadır.

```
    library IEEE;
    use IEEE.STD_LOGIC_1164.ALL;
    entity case_ornek_function is
```

```
5.
   Port (
      in giris 1 : in std logic;
6.
       in giris 2 : in std logic;
7.
8.
       in giris secme : in std logic;
      out cikis : out std logic
9.
10.);
11.end case ornek function;
13.architecture Behavioral of case ornek function is
14.
    function secme case (sinyal 1, sinyal 2, sinyal secme : std logic)
   return std logic is
16.
17.
       variable sinyal cikis : std logic;
18.
19.
    begin
20.
21.
       case sinyal secme is
22.
         when '0' =>
23.
           sinyal cikis := sinyal 1;
24.
25.
         when '1' =>
26.
           sinyal cikis := sinyal 2;
27.
28.
         when others =>
           sinyal cikis := '0';
29.
30.
       end case;
31.
       return sinyal cikis;
32.
     end secme case;
33.
34.begin
35.
     out cikis <= secme case(in giris 1, in giris 2, in giris secme);
36.
37.
38.end Behavioral;
```

Örnek 8.11: Aşağıda verilen case\_ornek\_type.vhd VHDL kodunda case sözdizimi process içerisinde kullanılmıştır. case sözdiziminde kullanılacak olan sabit değer ifadeleri t\_MATH\_ISLEM tipinde tanımlanmış olan TOPLA ve CIKAR ifadeleridir. r\_MATH\_ISLEM sinyali de t\_MATH\_ISLEM tipinde sinyal olarak tanımlanmıştır. case r\_MATH\_ISLEM is söz dizimi ile r\_MATH\_ISLEM sinyalinin TOPLA değerine eşit olması durumunda out\_cikis çıkış portuna in\_giris\_1 ve in\_giris\_2 giriş port değerlerinin toplamı atanmaktadır. r\_MATH\_ISLEM sinyalinin CIKAR değerine eşit olması durumunda out\_cikis çıkış

portuna in\_giris\_1 ve in\_giris\_2 giriş port değerlerinin farkı atanmaktadır. r\_MATH\_ISLEM sinyalinin alacağı diğer durumlarda ise out cikis değerinin tüm bitlerine '0' atanmaktadır.

```
1. library IEEE;
2. use IEEE.STD LOGIC 1164.ALL;
3. use IEEE.STD LOGIC SIGNED.ALL;
5. entity case ornek type is
    Port (
       in giris 1 : in std logic vector(3 downto 0);
7.
       in_giris_2 : in std_logic_vector(3 downto 0);
       out cikis : out std logic vector(3 downto 0)
9.
10.
     );
11.end case ornek type;
12.
13.architecture Behavioral of case ornek type is
14.
15.
     type t MATH ISLEM is (TOPLA, CIKAR);
16.
     signal r MATH ISLEM : t MATH ISLEM := TOPLA;
17.
18.begin
19.
20.
    process(in giris 1, in giris 2)
21.
     begin
22.
       case r MATH ISLEM is
23.
         when TOPLA =>
           r MATH ISLEM <= CIKAR;
24.
25.
           out_cikis <= in_giris_1 + in_giris_2;</pre>
26.
         when CIKAR =>
27.
28.
           r MATH ISLEM <= TOPLA;
29.
           out cikis <= in giris 1 - in giris 2;
30.
31.
         when others =>
32.
           out cikis <= (others => '0');
33.
       end case;
     end process;
35.end Behavioral;
```

## 8.5. loop Sözdizimi

Döngü deyimi tekrarlı sıralı sözdizimlerinden meydana gelmektedir. Aynı zamanda söz dizimi ardışık tekrar veya iterasyon numarasının atanması için koşulu listeler. VHDL iki tip döngü tipini desteklemektedir:

```
for-loopwhile-loop
```

for loop döngü sözdizimi için genel yazım formu aşağıda verilmiştir.

```
dongu_etiketi : for degisken_adi in aralik loop
    sözdizimi;
    {sözdizimi;}
end loop dongu_etiketi ;
```

Örnek 8.12: Aşağıda for\_ornek\_process.vhd VHDL kodunda process içerisinde for loop sözdizimi kullanımı örneği verilmiştir. process hassasiyet listesinde in\_giris sinyali mevcuttur. Bu durumda in\_giris sinyalinde meydana gelecek olan değişimlerde process aktif hale gelecektir. 25. satırda process içerisinde v\_sinyal\_sonuc değişkeninin 0. bitine '0' atanımaktadır. 27. satırda n\_i değişkeni 0'dan 7'e kadar artış gösterecek şekilde for loop döngüsü tanımlanmaktadır. Döngü içerisinde v\_sinyal\_sonuc değişkeninin ve in\_giris giriş portunun n\_i. bitleri or işlemine tabi tutulduktan sonra v\_sinyal\_sonuc değişkeninin n\_i+1. bitine atanımaktadır. 31. Satırda tanımlı atama işlemi ile v\_sinyal\_sonuc değişkeninin ilk 8 biti r\_sinyal\_sonuc sinyaline atanımaktadır. 17. satırda tanımlı atama ifadesi ile r\_sinyal\_sonuc sinyali out\_cikis çıkış portuna aktarılmaktadır.

```
1. library IEEE;
2. use IEEE.STD LOGIC 1164.ALL;
4. entity for ornek process is
5.
    Port(
       in giris : in std logic vector(7 downto 0);
7.
       out cikis : out std logic vector(7 downto 0)
     );
9. end for ornek process;
10.
11.architecture Behavioral of for ornek process is
12.
13.
     signal r sinyal sonuc : std logic vector(7 downto 0);
14.
15.begin
16.
17. out_cikis <= r_sinyal_sonuc;</pre>
```

```
18.
19.
    process(in giris)
20.
       variable v sinyal sonuc : std logic vector(8 downto 0);
21.
22.
23.
    begin
24.
25.
       v sinyal sonuc(0) := '0';
26.
27.
       for n i in 0 to 7 loop
         v sinyal sonuc (n i + 1) := v sinyal sonuc
                                                                (n i)
   in giris(n i);
29.
       end loop;
30.
31.
       r sinyal sonuc <= v sinyal sonuc(8 downto 1);</pre>
32.
33.
     end process;
34.
35.end Behavioral;
```

Örnek 8.13 : Aşağıda verilen for\_ornek\_function.vhd VHDL kodunda for loop sözdizimi function içerisinde kullanılmıştır. fonksiyon\_for fonksiyonun döndürdüğü değer out\_cikis çıkış portuna atanımaktadır.

```
1. library IEEE;
2. use IEEE.STD LOGIC 1164.ALL;
4. entity for_ornek_function is
5.
    Port (
      in_giris : in std_logic_vector(7 downto 0);
      out cikis : out std logic vector (7 downto 0)
7.
    );
9. end for ornek function;
10.
11.architecture Behavioral of for_ornek_function is
12.
     function fonksiyon for(sinyal giris : std logic vector(7 downto 0))
13.
  return std logic vector is
14.
       variable sinyal cikis : std logic vector(8 downto 0);
15.
16.
17. begin
```

```
18.
       sinyal cikis(0) := '0';
19.
20.
       for n i in 0 to 7 loop
         sinyal cikis(n i
                                     1) := sinyal cikis(n i)
21.
                                                                          or
   sinyal giris(n i);
22.
       end loop;
23.
       return sinyal cikis(8 downto 1);
24.
     end fonksiyon for;
25.
26.begin
27.
28.
     out cikis <= fonksiyon for(in giris);</pre>
29.
30.end Behavioral;
```

while loop döngü sözdizimi için genel yazım formu aşağıda verilmiştir.

```
dongu_etiketi : while kosul loop
    sözdizimi;
    {sözdizimi;}
end loop dongu etiketi ;
```

Örnek 8.14: Aşağıda while\_ornek\_process.vhd VHDL kodunda process içerisinde for loop sözdizimi kullanımı örneği verilmiştir. process hassasiyet listesinde in\_giris sinyali mevcuttur. Bu durumda in\_giris sinyalinde meydana gelecek olan değişimlerde process aktif hale gelecektir. 27. satırda process içerisinde v\_sinyal\_sonuc değişkeninin 0. bitine '0' atanımaktadır. 28. satırda n\_i değişkeninin 8'den küçük olma koşulu ile while loop döngüsü tanımlanmaktadır. Döngü içerisinde v\_sinyal\_sonuc değişkeninin ve in\_giris giriş portunun n\_i. bitleri or işlemine tabi tutulduktan sonra v\_sinyal\_sonuc değişkeninin n\_i+1. bitine atanımaktadır. 33. satırda tanımlı atama işlemi ile v\_sinyal\_sonuc değişkeninin ilk 8 biti r\_sinyal\_sonuc sinyaline atanımaktadır. 17. satırda tanımlı atama ifadesi ile r sinyal sonuc sinyali out cikis çıkış portuna aktarılmaktadır.

```
1. library IEEE;
2. use IEEE.STD_LOGIC_1164.ALL;
3.
4. entity while_ornek_process is
5.  Port (
6.    in_giris : in std_logic_vector(7 downto 0);
7.    out_cikis : out std_logic_vector(7 downto 0)
8.   );
9. end while_ornek_process;
10.
11.architecture Behavioral of while ornek process is
```

```
12.
13.
    signal r sinyal sonuc : std logic vector(7 downto 0);
14.
15.begin
16.
    out cikis <= r sinyal sonuc;
17.
18.
19.
    process(in giris)
20.
21.
      variable v sinyal sonuc : std logic vector(8 downto 0);
      variable n i : integer := 0;
22.
23.
24.
    begin
25.
26.
     n i := 0;
      v sinyal sonuc(0) := '0';
27.
       while n i < 8 loop</pre>
28.
        v_sinyal_sonuc(n_i + 1) := v_sinyal_sonuc(n_i)
29.
                                                                      or
  in_giris(n_i);
30.
        n i := n i + 1;
       end loop;
31.
32.
33.
       r sinyal sonuc <= v sinyal sonuc(8 downto 1);
34.
35. end process;
36.end Behavioral;
```

Örnek 8.15 : Aşağıda verilen while\_ornek\_function.vhd VHDL kodunda while loop sözdizimi function içerisinde kullanılmıştır. fonksiyon\_while fonksiyonun döndürdüğü değer out\_cikis çıkış portuna atanmaktadır.

```
1. library IEEE;
2. use IEEE.STD_LOGIC_1164.ALL;
3.
4. entity while_ornek_function is
5. Port (
6.    in_giris : in std_logic_vector(7 downto 0);
7.    out_cikis : out std_logic_vector(7 downto 0)
8.    );
9. end while_ornek_function;
10.
```

```
11.architecture Behavioral of while ornek function is
12.
     function fonksiyon while (sinyal giris : std logic vector (7 downto
13.
  0)) return std logic vector is
       variable sinyal cikis : std logic vector(8 downto 0);
14.
15.
       variable n i : integer := 0;
16.
     begin
17.
       sinyal cikis(0) := '0';
18.
       while n i < 8 loop
19.
         sinyal cikis(n i
                                   1) := sinyal cikis(n i)
                                                                         or
  sinyal giris(n i);
20.
         n i := n i + 1;
21.
       end loop;
22.
       return sinyal cikis(8 downto 1);
23.
     end fonksiyon while;
24.
25.begin
26.
27.
     out_cikis <= fonksiyon_while(in_giris);</pre>
28.
29.end Behavioral;
```

### 8.6. Saat Darbesi Kullanımı

Genelde **process** yapılarını tetikleme için harici bir kaynak tarafından üretilen kare dalga işareti kullanılmaktadır. Bu kare dalga işaretinin değişimlerinde ise **process** yapısı tetiklenmektedir. Bu dışarıdan uygulanan (tasarıma göre FPGA içerisinde de üretilebilir) tetikleme işareti çoğu zaman "saat darbesi" (clock) olarak adlandırılır.

Şekil 8-9'da saat darbesi gösterimi verilmiştir. Şekil 8-9'dan da görüleceği üzere saat darbesi işaretin 0'dan 1'e veya 1'den 0'a değişim göstermektedir. Bu değişimler iki şekilde adlandırılır:

- Yükselen Kenar Tetikleme (Rising Edge Triggered)
- Düşen Kenar Tetikleme (Falling Edge Triggered)'dir.



Şekil 8-9 Saat darbesi gösterimi

VHDL dilinde yükselen kenar durumunu tespiti için iki tip sözdizimi mevcuttur:

```
if in_clk'event and in_clk='1' thenif rising edge(in clk) then
```

Yukarıda verilen sözdizimleri **in\_clk** sinyalinde değişim meydana geldiğinde ve **in\_clk** değerinin 0'dan 1'e değiştiğinde koşul ifadelerini aktif etmektedir.

VHDL dilinde düşen kenar durumunu tespiti için iki tip sözdizimi mevcuttur:

```
if in_clk'event and in_clk='0' thenif falling_edge(in_clk) then
```

Yukarıda verilen sözdizimleri **in\_clk** sinyalinde değişim meydana geldiğinde ve **in\_clk** değerinin 1'den 0'a değiştiğinde koşul ifadelerini aktif etmektedir.

Örnek 8.16 : Aşağıda saat\_darbesi\_ornek.vhd VHDL kodunda saat darbesi uygulaması gerçeklenmiştir. process hassasiyet listesinde in\_clk giriş portu mevcuttur. 20. satırda tanımlanan koşul ifadesi ile in\_clk giriş portunda değişim meydana geldiğinde ve in\_clk giriş portu değeri 0'dan 1'e değiştiğinde: in\_giris\_secme giriş port değeri '0' ise out\_cikis çıkış portuna in\_giris\_1 giriş portunun değeri atanımaktadır. Eğer in\_giris\_secme giriş port değeri '1' ise out\_cikis çıkış portuna in\_giris\_2 giriş portunun değeri atanımaktadır. in\_giris\_secme giriş port değeri '0' ve '1' haricinde başka değerler alması durumunda ise out\_cikis çıkış portuna '0' değeri atanımaktadır.

```
1. library IEEE;
2. use IEEE.STD LOGIC 1164.ALL;
3.
4. entity saat_darbesi_ornek is
5.
    Port (
      in clk : in std logic;
6.
      in giris 1 : in std logic;
7.
      in giris 2 : in std logic;
8.
      in giris secme : in std logic;
      out cikis : out std logic
11.
    );
12.end saat darbesi ornek;
13.
14.architecture Behavioral of saat darbesi ornek is
15.begin
16.
17. process(in clk)
18.
    begin
19.
20.
      if rising edge(in clk) then
         if in giris secme = '0' then
21.
22.
           out cikis <= in giris 1;
```

```
23. elsif in_giris_secme = '1' then
24.     out_cikis <= in_giris_2;
25. else
26.     out_cikis <= '0';
27. end if;
28. end if;
29. end process;
30.end Behavioral;</pre>
```

Bu noktada önemli bir uyarı yapmak gerekmektedir. Bir **process** içerisinden aynı anda hem yükselen hem de düşen kenar kontrolü **yapılamaz.** Bu şekilde bir kod yazıldığında sentezleyici hata verecektir.

## 8.7. WAIT UNTIL Söz dizimi

Aşağıda VHDL dilinde wait until sözdizimi tanımı verilmiştir:

```
wait until kosul;
```

process içerisinde wait until söz dizimi kullanımı özel bir durumudur. Çünkü wait until kullanım durumunda hassasiyet listesi ihmal edilir.

Örnek 8.17: Aşağıda verilen wait\_until\_ornek.vhd VHDL kodunda saat darbesi uygulaması gerçeklenmiştir. 20. satırda tanımlanan sözdizimi ile in\_clk giriş portunda değişim meydana geldiğinde ve in\_clk giriş portu değeri 0'dan 1'e değiştiğinde out\_cikis çıkış portunun alacağı değer 3 farklı koşulda belirlenmektedir. Eğer in\_giris\_secme giriş port değeri '0' ise out\_cikis çıkış portuna in\_giris\_1 giriş portunun değeri atanmaktadır. Eğer in\_giris\_secme giriş port değeri '1' ise out\_cikis çıkış portuna in\_giris\_2 giriş portunun değeri atanmaktadır. in\_giris\_secme giriş port değeri '0' ve '1' haricinde başka değerler alması durumunda ise out\_cikis çıkış portuna '0' değeri atanmaktadır.

```
1. library IEEE;
2. use IEEE.STD LOGIC 1164.ALL;
3.
4. entity wait until ornek is
5.
    Port (
6.
      in clk : in std logic;
7.
      in giris 1 : in std logic;
8.
      in giris 2 : in std logic;
       in giris secme : in std logic;
10.
       out cikis : out std logic
11.
     );
12.end wait until ornek;
13.
```

```
14.architecture Behavioral of wait until ornek is
15.
16.begin
17.
18.
     process
19.
     begin
20.
21.
       wait until in clk'event and in clk = '1';
22.
23.
         case in giris secme is
           when '0' =>
24.
25.
             out cikis <= in giris 1;
26.
           when '1' =>
27.
             out cikis <= in giris 2;
28.
           when others =>
29.
             out cikis <= '0';
30.
         end case;
31.
32.
     end process;
33.
34.end Behavioral;
```

# 8.8. İfade Düzenleme

Aşağıda verilen kodda, **sinyal\_secme** sinyalinin '1' olma durumunda **siynal\_cikis** sinyaline **sinyal\_2** sinyali atanmakta aksi durumda ise **sinyal\_1** sinyali atanmaktadır. **sinyal\_secme**, **sinyal\_1** ve **sinyal\_2** sinyallerinin herhangi birinde meydan gelen değişimde **process** aktif olmakta ve koşul işlemektedir.

```
..
signal sinyal_1 : std_logic;
signal sinyal_2 : std_logic;
signal sinyal_secme : std_logic;
signal sinyal_sonuc : std_logic;
...
...
process_etiketi:process(sinyal_secme, sinyal_1, sinyal_2)
begin
    if sinyal_secme = '1' then
        sinyal_cikis<= sinyal_2;</pre>
```

VHDL dilinde **process** içerisinde işlemlerin sıralı olarak yapılmasından dolayı yukarıda verilen uygulama aşağıdaki gibide ifade edilebilmektedir. **sinyal\_secme**, **sinyal\_1** ve **sinyal\_2**sinyallerinin herhangi birinde meydan gelen değişimle **process** aktif olmakta ve **sinyal\_cikis** sinyaline **sinyal\_1** sinyali atanmaktadır. Eğer **sinyal\_secme** sinyali '1' ise **sinyal\_cikis** sinyaline **sinyal\_2** sinyali atanmaktadır.

```
..
signal sinyal_1 : std_logic;
signal sinyal_2 : std_logic;
signal sinyal_secme : std_logic;
signal sinyal_sonuc : std_logic;
..
..
process_etiketi:process(sinyal_secme, sinyal_1, sinyal_2)
begin
    sinyal_cikis<= sinyal_1;
    if sinyal_secme = '1' then
        sinyal_cikis<= sinyal_2;
    end if;
end process process_etiketi;
...</pre>
```