



دانشکده مهندسی کامپیوتر

دانشگاه صنعتی امیرکبیر

تحویل در روز یکشنبه مورخ ۱۳۹۶/۰۷/۱۶ ساعت ۲۳:۵۵ از طریق سایت درس

# سوالهای اختیاری (نمرهای به حل این سوالها تعلق نمیگیرد و تنها به منظور تمرین بیشتر قرار داده شدهاند)

۱. با توجه به ساختار Logic cell ارائه شده در کلاس، Logic cell مناسب برای پیادهسازی تابع زیر را طراحی کنید. ( LUTها را سه ورودی در نظر بگیرید)

$$F(a,b,c) = \sum m(0,3,4,9,10,12,15)$$

- ۲. انواع FPLD و ASIC را از نظر پارامترهای زیر با هم مقایسه کنید و ذکر کنید هر یک برای چه
  کاربردهایی مناسبتر می باشند.
  - زمان طراحی و پیادهسازی
    - سرعت کار مدار
      - چگالی مدار
      - توان مصرفی
  - ساخت نمونهی اولیهی محصول
  - هزینهی مهندسی غیر تکراری (مستقل از تعداد تراشه )
- ۳. در گروه تراشههای برنامهپذیر سه زیرگروه CPLDها، SPLDها و FPGAها را مقایسه کنید و مشخص کنید هرگروه برای چه کاربردی مناسب میباشد.





دانشکده مهندسی کامپیوتر

دانشگاه صنعتی امیرکبیر

تحویل در روز یکشنبه مورخ ۱۳۹۶/۰۷/۱۶ ساعت ۲۳:۵۵ از طریق سایت درس

۴. در شکل زیر در دایرههای خالی CPLD/FPGA ،ASIC ،full custom و SPLD و SPLD را جایگذاری کنید.



### سوالات اصلی (حل این سوالات اجباری است و به آنها نمره تعلق می گیرد)

۵. الف) فرض کنید برای تولید یک محصول می توانید از FPGAهای با قیمت هر عدد ۲۱۰ هزار تومان استفاده کنید و یا این محصول را به صورت ASIC بسازید. در صورتی که بخواهید ASIC بسازید باید حدود ۱٫۵ میلیارد تومان هزینه اولیه برای ساخت ماسکهای VLSI بپردازید که این هزینه وابسته به تیراژ ساخت نیست و همچنین برای هر عدد چیپ ASIC باید ۱۰ هزار تومان هزینه پرداخت کنید. جدول زیر را کامل کنید.





دانشکده مهندسی کامپیوتر

دانشگاه صنعتی امیرکبیر

#### تحویل در روز یکشنبه مورخ ۱۳۹۶/۰۷/۱۶ ساعت ۲۳:۵۵ از طریق سایت درس

| کدام یک مناسب است؟ | هزینه ساخت با<br>ASIC | هزینه ساخت با<br>FPGA | تیراژ<br>(تعداد محصول) |
|--------------------|-----------------------|-----------------------|------------------------|
|                    |                       |                       | 1                      |
|                    |                       |                       | 9                      |
|                    |                       |                       | 1                      |

ب) در صورتی که از میزان فروش محصول در آینده مطلع نیستید چه پیشنهادی دارید؟

۶. با استفاده از ابزار Vivado شرکت Xilinx ابتدا کد یک تشخیص اکثریت ۳بیتی و را در سطح تجرید گیت توصیف کنید سپس عملکرد مدار خود را با ابزار ISim از طریق اعمال چندین سیگنال مختلف شبیه سازی کنید.

 $<sup>^{1}</sup>f(a,b,c) = ab + bc + ac$ 





دانشکده مهندسی کامپیوتر

دانشگاه صنعتی امیرکبیر

## تحویل در روز یکشنبه مورخ ۱۳۹۶/۰۷/۱۶ ساعت ۵۵:۲۳ از طریق سایت درس

۷. شماتیک زیر را با چند LUT چهار ورودی قابل پیادهسازی است.



۸. حداقل تعداد LUTهای سه ورودی لازم برای پیادهسازی توابع زیر چقدر است؟ محتوای LUTها را مشخص کنید و مدار حاصل از نگاشت آن را برای این LUTها رسم نمایید.

- F(a,b,c,d) = b'd'+d+c'd'
- F(a,b,c,d,e) = (a'd+bd').(e'c)





دانشکده مهندسی کامپیوتر

دانشگاه صنعتی امیرکبیر

تحویل در روز یکشنبه مورخ ۱۳۹۶/۰۷/۱۶ ساعت ۲۳:۵۵ از طریق سایت درس

#### سوالات امتیازی (به حل این سوالات نمرهی اضافی تعلق می گیرد)

۹. ماشین حالت زیر را در نظر بگیرید:



مشخص کنید آیا می توان برای پیاده سازی این مدار از ساختاری مانند ساختار زیر استفاده کرد؟ دلیل خود را توضیح دهید. می توان دو یا تعداد بیشتری از ساختار شکل زیر را به شکل استفاده شده در PAL 16R8 به یکدیگر متصل کرد. در صورت اتصال آنها به یکدیگر آیا امکان پیاده سازی ماشین حالت مذکور وجود دارد؟ در صورتی که پاسخ مثبت است نحوه ی پیاده سازی آن را توضیح دهید (مشخص کنید هریک از نقاط قابل برنامه ریزی در شکل چه مقداری را باید بگیرد و اتصال در گاههای ورودی اخروجی را مشخص کنید).

