## به نام خدا



# آزمایش شماره ۱

آز معماری - دکتر سربازی آزاد

دانشکده مهندسی کامپیوتر

دانشگاه صنعتی شریف

نيمسال اول ١-٠٠٠

گروه :

امیرحسین هادیان - ۹۷۱۰۲۶۰۹

محمدرضا مفيضي - ٩٨١٠۶٠۵٩

على حاتمي تاجيك - ٩٨١٠١٣٨٥

انشکده مهندسی کامپیوتر آز معماری آز معماری آزمایش شماره ۱



شکل ۱: مدار نهایی

#### ۱ مقدمه

در این سند گزارشی بر روند طراحی، پیادهسازی و تست یک مدار جمع کننده BCD سه رقمی آورده شده است. برای شبیهسازی این طراحی از نرمافزار Proteus استفاده شده است.

#### ۲ هدف

هدف از انجام این آزمایش طراحی و ساخت یک جمع کننده دهدهی سهرقمی است. این جمع کننده ترکیبی خواهد بود و با تغییر ورودیها تغییرات مستقیما در خروجی نمایان خواهند شد.

### ۳ طراحی

طراحی این مدار به صورت Top-Down صورت گرفته است. به همین صورت نیز توضیح داده خواهد شد. در بالاترین لایه جمع کننده ده ده هی سه بیتی ما به همراه کلیدهای ورودی و نمایشگرهای 7-Segments قرار دارند که ورودیها و نتیجه خروجی را به ما نمایش می دهند. برای متصل کردن هر عدد ده رقمی از یک خط باس چهاربیتی استفاده شده است. از این خط باس در ماژولهای پایین تر نیز برای تمیزی و سادگی نمایش بهره برده شده است. به ورودی  $C_{in}$  جمع کننده مقدار ثابت صفر وارد می شود. همینطور در در نمایش سه پایه نمایشگر به زمین متصل شدهاند چرا که همواره صفر خواهند بود و تنها پایه اول که به  $C_{out}$  متصل است (بزرگترین عددی که ممکن است تولید شود عدد ۱۹۹۹ خواهد بود). بالاترین سطح طراحی در شکل ۱ آمده است.