# گزارش آزمایش هفتم



دانشگاه صنعتی شریف **– بهار ۱٤۰۰** 

## آزمایشگاه طراحی سیستمهای دیجیتال - دکتر اجلالی

نویسندگان: سروش جهانزاد — ۹۸۱۰۰۳۸۹ علی حاتمی تاجیک — ۹۸۱۰۱۳۸۰

#### ۱ مقدمه

در این گزارش روند طراحی یک ارسال کننده سریال UART آورده شده است. سعی شده تا تمام موارد به صورت کامل و کافی توضیح داده شود. عکسهای نتایج شبیهسازی در فولدر گزارش موجود هستند. همچنین کدهای آورده شده در این گزارش نیز در کنار گزارش قرار دارند. از صبر و بردباری شما در مطالعه این مستند صمیمانه سپاسگزاریم.

با احترام سروش جهانزاد، على حاتمي تاجيك – بهار ١٤٠٠

### ۲ طراحی UART

:طراحی شده از چهار بخش اصلی تشکیل شده است UART:

- تولید کننده سیگنال enable با توجه به بیتریت
  - فرستنده
  - گيرنده
  - كنترل كننده سه بخش قبل

کار کرد کلی دستگاه هم بدین صورت است که ابتدا کاربر عدد ورودی خود را اعلام می کند و دکمه شروع به کار دستگاه را می زند. سپس فرستنده از پیت TX خود ابتدا یک سیگنال صفر به معنای شروع می فرستند. سپس یک بیت parity مربوط به داده ورودی را ارسال می کند و سپس به ترتیب از بیت پر ارزش به بیت کم ارزش را ارسال می کند. در آن سمت گیرنده وقتی بیت صفر ابتدایی را می گیرد کار خود را شروع می کند. این بخش هم یک سیگنال فعالیت به اندازه بیت ریت دریافت می کنه و هنگامی که روی کلاک متناسب با ریت می رسد بیتهای بعدی را میخواند. این کار که اولین بیتی هم که خوانده می شود روی بیت ریت باشد به این مسئله که بیتها تقریبا در وسط ارسال خوانده شوند و روی لبه ها نباشد کمک خواهد کرد (یعنی احتمال اینکه اولین صفر روی لبه خوانده شود بسیار کم است). در نهایت که کار ماژول تمام شد پریتی آن چک می شود که مشخص شود در فرایند ارسال و دریافت اشکالی پیش آمده است یا نه. در ادامه کار هر قسمت به صورت جداگانه و کامل توضیح داده شده است.

لازم به ذکر است که نرخ کلاک ورودی به این ماژول باید ۱۰۰ مگاهرتز باشد!

#### Transmitter

این ماژول یک سیگنال کلاک، یک سیگنال فعال، یک سیگنال شروع، یک سیگنال اکتیو لو ریست و یک عدد ۷ بیتی ورودی می گیرد. خروجی های آن هم یک سیگنال busy که نشان دهنده این است که ماژول مشغول ارسال داده است و یک سیگنال tx که همان داده خروجی است خروجی دارد.

در لبه پایین رونده ریست کارهای مربوط به ریست انجام می شود. اگر استارت فشرده شده باشد، وضعیت را از ریلکس به ارسال بیت استارت تغییر میدهد. اگر در وضعیت ارسال بیت استارت باشد یک صفر می فرستد و به حالت بعد میرود. در حالت بعد دیتای از قبل ساخته شده را از رجیستر می خواند هشت بار و سپس به قسمت بعد می رود. در نهایت یک بیت استاپ می فرستد، مدار را به حالت اولیه در می آورد و منتظر سیگنال استارت بعدی می ماند.

```
module transmiter (tx, clk, tx_en, [7:0] data_in, start, busy, resetN);
  output reg tx, busy;
  input wire start, resetN, clk, tx_en,;
  input [6:0] data_in;
  reg [7:0] data_send;
  reg [1:0] current_state = 0;
  reg [2:0] pos = 0;
  reg isStarted = 0;
  assign busy = ~(current_state == 2b'00);
                                                // if we are not relaxing, we are busy =)
  always @ (posedge clk or negedge resetN or posedge start) begin
   if (~resetN) begin
                                                // if module was reset
     current_state <= 2b'00;</pre>
                                                // go to Relax State
     isStarted <= 1b'0;</pre>
                                                 // make not started
                                                // make tx 1
     tx <= 1b'1;
    end else if (start && ~isStarted) begin
                                                // set started flag
     isStarted <= 1;</pre>
     current_state <= 2b'01;</pre>
                                                // Current State to Send Start Bit
     data_send <= {~^data_in,data_in};</pre>
                                                // set data to send
    end else if (current_state == 2b'01) begin // If in Send Start Bit State
                                                // If we are on rate
     if (tx_en) begin
       tx <= 1b'0;
                                                // send start bit
        current_state <= 2b'10;</pre>
                                                // go to next state - send data
    end else if (current_state == 2b'10) begin // if in send data state
                                                // if we are on rate
      if (tx en) begin
        tx <= data_send[7-pos];</pre>
                                                // make tx the data in send position
        pos \leftarrow pos + 1;
                                                // add to position
        if (pos == 3b'111)begin
                                                // if we reach position 7
          current_state <= 2b'11</pre>
                                                // go to next state - send stop bit
    end else if (current_state == 2b'11) begin // if in send stop bit state
     if (tx_en) begin
                                                // if we are on rate
                                                // send stop bit (1)
        tx <= 1b'1;
        current_state <= 2b'00;</pre>
                                                // go to relax state
      end
    end
  end
endmodule
```

#### Receiver

این ماژول دریافت پیام را انجام میدهد. ورودیهای این ماژول شامل ورودی سریال ۲۲، کلاک دریافت کننده، بیت rx\_en (برای enable) و بیت resetN (برای pusy) و بیت انتخار ویست آسنکرون اکتیولو) هستند. در هنگام دریافت پیام، سیگنال busy روشن و در غیر از آن، خاموش است. پس از دریافت پیام، ۲ بیت داده ی خروجی در ۷ بیت سمت راست خروجی data\_out قرار می گیرند و سیگنال parity نشانگر بیت parity دریافت شده از مبدا است. سیگنال خروجی error نیز هنگامی فعال می شود که زوجیت داده ی دریافت شده با بیت parity دریافت شده متفاوت باشد.

این ماژول دو حالت دارد که با سیگنال state نگهداری می شوند. در حالتی که این سیگنال برابر صفر باشد، ماژول در انتظار دریافت پیام است و تا زمانی که ورودی TX\_en روشن باشد و سیگنال شروع داده شود (بیت TX در یک کلاک صفر شود)، وارد حالت دوم (TX و بقی می ماند. در هنگامی که ورودی TX\_en روشن بودن TX\_en) یک بیت از ورودی state = 1 می خوانیم و از راست وارد رجیستر data می کنیم (همه می بیتهای این رجیستر یک واحد به سمت چپ شیفت داده می شوند). این کار را برای ۹ سیکل ساعت انجام می دهیم. پس از آن، بیت شماره ۷ در این رجیستر (هشتم از سمت راست و اول از سمت چپ، با توجه به ۸ بیتی بودن رجیستر data) برابر سیگنال می دو اختال می می کنیم که خروجی parity به بیت شماره ۷ و بیت های شفر تا شش همان ۷ بیت داده ی دریافت شده و بیتهای دریافت بیت دهم (بیت پایان) دوباره به خروجی data ربین بیت دهم (بیت پایان) دوباره به حالت انتظار برای دریافت برمی گردد و آماده ی دریافت یک پیام جدید خواهد بود.

```
module receiver(rx, clk, data_out, rx_en, resetN, error, busy, parity);
  input rx, clk, rx_en, resetN;
  output [7:0]data_out;
 output error, busy, parity;
  reg state; // 0 is ready, 1 is receiving
  reg [3:0] counter;
  reg [7:0] data;
  assign busy = state;
  assign error = (data[7] == ^data[6:0]);
  assign data_out = {1'b0, data};
  assign parity = data[7];
  always @(posedge clk or negedge resetN) begin
    if (~resetN) begin
      state <= 0;
     data <= 0;
    else if (rx_en) begin
      if (state == 0) begin // start
        if (~rx) begin
         state = 1;
        counter <= 0;
      end
      else begin // state == 1
        if(counter <8) begin // 0 through 7 -> start, parity, data[6:0]
         data <= {data[6:0], rx};</pre>
        else begin // stop
          state <= 0;
        counter <= counter + 1;</pre>
      end
  end
endmodule
```

#### Bit Rate Converter

این ماژول مسئول ساخت پالس فعال برای دریافت کننده و فرستنده است. به این صورت عمل می کند که یک پارامتر اندازه کلاک بر بیت ریت دارد و یک شمارنده دارد که با هر کلاک آنرا اضافه می کند و هر وقت این شمارنده به این عدد رسید یک پالس یک کلاکه فعال تولید میکند و این روند به همین یک شمارنده دارد که با هر کلاک آنرا اضافه می کند و هر وقت این شمارنده به این عدد رسید یک پالس یک کلاکه فعال تولید میکند و هر وقت این شمارنده کود کرد

```
module bitrate_converter(
 clk,
 rx_en,
 tx_en,
 resetN
);
parameter baudrate = 1000000000 / 9600; // 100 MHz clock, baud : 9600
input clk, resetN;
output wire rx_en, tx_en;
reg[15:0] buadCountRX, buadCountTX;
reg[15:0] rate = baudrate;
// RX RATE
always @ (posedge clk or negedge resetN) begin
 if (~resetN) begin
    buadCountRX <= 16'b1;</pre>
 end else if (rx_en) begin
   buadCountRX <= 16'b1;</pre>
 end else begin
   buadCountRX <= buadCountRX + 1'b1;</pre>
  end
end
assign rx_en = (buadCountRX == rate);
// TX RATE
always @ (posedge clk or negedge resetN) begin
 if (~resetN) begin
    buadCountTX <= 16'b1;</pre>
 end else if (tx_en) begin
   buadCountTX <= 16'b1;</pre>
 end else begin
   buadCountTX <= buadCountTX + 1'b1;</pre>
  end
 end
assign tx_en = (buadCountTX == rate);
endmodule
```

#### **UART**

این ماژول مسئول هماهنگی بین فرستنده و گیرنده است. یک نقش واسط بین اجزاء را بازی می کنـد. این مـاژول عـدد ورودی، کلاک، سـیگنال شـروع، سیگنال ریست و RX را به عنوان ورودی دریافت می کند و در خروجی سیگنالهای در گیر بودن هر کدام از خط های فرستنده و گیرنده، TX، خطـای مربوط به پریتی بیت، خود پریتی بیت و دیتای خروجی را به عنوان خروجی دارد.

```
module uart (data_in, data_out,
  tx,rx,
  resetN,clk,
  error,parity_out, rx_busy, tx_busy,start);
  input [7:0]data_in;
  output [7:0] data_out;
  input resetN, clk;
  input rx, start;
  output tx, error, parity_out, tx_busy,rx_busy;
  wire rx_enable, tx_enable;
  bitrate_converter bitrate_converter_inst(
    .clk(clk),
    .rx_en(rx_enable),
    .tx_en(tx_enable),
    .resetN(resetN)
  );
  receiver receiver inst(
    .rx(rx),
    .clk(clk),
    .data_out(data_out),
    .rx_en(rx_enable),
    .resetN(resetN),
    .error(error),
    .busy(rx_busy),
    .parity(parity_out)
  transmiter transmitter(
    .tx(tx),
    .clk(clk),
    .tx_en(tx_enable),
    .data_in(data_in),
    .start(start),
    .busy(tx_busy),
    .resetN(resetN)
  );
endmodule
```

#### تست مدار

برای تست این مدار دو عدد از دستگاههای طراحی شده را به یکدیگر متصل می کنیم. دو عدد ورودی به هر کدام میدهیم و سیگنالهای استارت آنها را میزنیم اما به این صورت که یکی را در حین انجام کار دیگری میزنیم. دو سیم هم نیاز داریم تا پایههای فرستنده و گیرنده یکدیگر را به هم وصل کنیم. در ادامه کد مورد تست و نتیجه تست آمده است:

```
module uart_tb();
 reg clk = 0;
  reg [7:0] data_in1 = 164;
 reg start1 = 0 ,resetN1 = 0;
 wire [7:0] data_out1;
 wire error1, parity_out1, tx_busy1,rx_busy1;
 wire wire1,wire2;
 uart u1(data in1, data out1, wire1, wire2, resetN1, clk,
  error1,parity_out1, rx_busy1,tx_busy1,start1);
  reg [7:0]data_in2 = 354;
  reg start2 = 0,resetN2 = 0;
 wire [7:0] data_out2;
 wire error2, parity_out2, tx_busy2,rx_busy2;
  uart u2(data in2,data out2,wire2,wire1,resetN2,clk,
    error2,parity_out2,rx_busy2,tx_busy2,start2);
  initial begin
    forever begin
     #5 clk = \simclk;
    end
  end
  initial begin
   #10
   resetN1 = 1;
   resetN2 = 1;
    start1 = 1;
    #40 start1 = 0;
    #5 start2 = 1;
   #5 start2 = 0;
   #1000000000 $finish;
  end
endmodule
```

