# گزارش آزمایش پنجم



دانشگاه صنعتی شریف – **بهار ۱٤۰۰** 

# آزمایشگاه طراحی سیستمهای دیجیتال - دکتر اجلالی

نویسندگان: سروش جهانزاد – ۹۸۱۰۰۳۸۹ علی حاتمی تاجیک – ۹۸۱۰۱۳۸۵

#### مقدمه

در مستند پیش رو گزارشی بر روند طراحی مدار ضرب کننده اعداد با الگوریتم بوث ارائه شده است. تصاویر مربوط به ایاسام چارت مدار همراه با تصاویر مربوط به تستها در کنار فایل این گزارش قرار دارند. همینطور فایل های کد این مدار (گرچه کـدها درون این مستند نیز موجودنـد) بـه همراه کد تست بنچ آن نیز در کنار گزارش قابل دسترسی اند. سعی شده تا در صورت لزوم توضیحات کافی برای بخش هـای مختلـف آورده شـود. از صبر و بردباری شما در مطالعه این گزارش سپاسگزاریم.

با احترام سروش جهانزاد، على حاتمي تاجيك – بهار ١٤٠٠

# ا الكوريتم Booth و ASM Chart آن

الگوريتم بوث، الگوريتمي است كه با استفاده از آن ضرب اعداد علامتدار مكمل دو انجام مي شود و بـراي راحت شـدن و تسـريع ضـرب انجـام مي شود.

چون الگوریتم مورد نظر سؤال با الگوریتم اصلی مقداری تفاوت دارد (به خاطر شیفتهای چندتایی) کمی روند ماژول تفاوت خواهد داشت. در ادامه ابتدا رجیسترها و چند علامت توضیح داده خواهندشد و پس از آن ای اسام چارت رسم می شود و الگوریتم بهبود یافته بوث در آن نشان داده خواهد شد. توضیحاتی که در ادامه خواهد آمد مربوط به یک ضرب کننده ۸ بیتی با این الگوریتم خواهد بود. برای اینکه مدار حالت دو بخشی کنترل یونیت و دیتا پث پیدا کند، از رجیستر عادی استفاده نشده است و چند ماژول هم برای رجیسترهای عادی ساخته شده است تا دارای سیگنال لو د باشند.

#### ورودی های ما به صورت زیر خواهد بود:

- IN1: عدد ۸ بیتی اول مکمل دو
- IN2: عدد ۸ بیتی دوم مکمل دو
  - S: سیگنال شروع به کار مدار
- نخواهد آمد) asm chart خواهد بود و در left نخواهد آمد): آمد نخواهد آمد) نخواهد آمد)

رجیسترهایی که استفاده میشوند به صورت زیر خواهند بود:

- ایک رجیستر ۱۷ بیتی با قابلیت شیفت به راست چندتایی. ۱۶ بیت پرارزش آن پس از پایان کار مدار نشاندهنده پاسخ نهاییست.
   همینطور عملیاتهای جمع و تفریق روی ۸ بیت پرارزش آن انجام می شود. همینطور در ابتدای کار عدد ابتدایی در بیتهای دوم تا نهم آن ریخته خواهد شد. این رجیستر یک ورودی شیفت، یک ورودی لود، یک ورودی عدد ورودی و یک ورودی اندازه شیفت خواهد داشت.
  - الجیستر ۸ بیتی که اندازه عدد دوم را نگه میدارد.
  - Left: رجیستر ۴ بیتی که تعداد شیفتهای باقیمانده را در خود نگه میدارد که در ابتدا مقدار ۸ درون آن است.

سیگنالهایی که به صورت ترکیبی درون دیتا پث وجود دارند:

- (amount: این یک سیگنال است که می سنجد که چه تعداد شیفت باید انجام شود تا دو بیت ابتدایی اعداد متفاوتی باشند. این سیگنال به روشی مانند پر ایاریتی انکودر کار می کند با این تفاوت که صفرها را دنبال نمی کند و به دنبال اولین ناصفری می گردد، مثل اینکه دو به دو بیتهای کنارهم را XOr کنیم و سپس به دنبال جایگاه اولین یک بگردیم. این سیگنال در دیتا پث پیاده سازی می شود اما برای جلوگیری از شلوغی ای اسام چارت از نوشتن رابطه دقیق آن در آن خودداری شده و فقط از عبارت (amount) استفاده شده است.
  - است.  $\mathbf{M}$  این سیگنال جمع  $\mathbf{A}[16:8]$  با  $\mathbf{M}$  است.
  - () subtract: این سیگنال تفریق M از A[16:8] است.

#### ASM Chart

مدار از دو استیت تشکیل شده است. یکی اینکه منتظر است تا شروع به کار کند و مقادیر را لود کند و دیگری کار اصلی را انجام می دهـد. زمـانی که کار شروع می شود (پس از مقدار دهیها در مرحله قبل) اول چک می کند که تعداد شیفتهای باقیمانده صفر شده است یا نـه. اگـر شـده باشـد کار به پایان رسیده است و به استیت ابتدایی می رود.



شكل ا: ASM Chart of Booth's Algorithm with multiple shifts

# ۳ ساخت مدار ضرب کننده

پیشنیازها

17bit multiple shift register

این یک شیفت رجیستر است که برای A از آن استفاده خواهیم کرد. لود آن بر شیفتش اولویت دارد. تنها به راست شیفت میدهد. از یک تا ۱۷ بار قابلیت شیفت دارد اما در مدارمان حداکثر از ۸بیت شیفت آن استفاده خواهیم کرد. شیفت به صورت ریاضی صورت می گیرد که به این معنی است که اعداد هنگام شیفت، بیت علامت خود را حفظ خواهند کرد.

```
module shift_register(
                       clk,
                       data,
                       load.
                        shift.
                       amount
                       out_data
                         // Terminal Deceleration
                        // clk : the universal clock
                          // shift: shift command (the load is prior to shift)
                          // reset: asynchronous reset for register
                        input clk, load, shift;
// data : the input data for load command
                         input [16:0] data;
                          // amount : the amount of shift for variable shift
                         input [4:0] amount;
                         // out_data : the output data of the register (assigned memory register)
                        output [16:0] out_data;
                                                                         register that we use for keeping data
                       reg [16:0] memory=0;
                         // register keep amount of shift at negative edge
                       reg [4:0] amountkeeper;
                          // keep amount at last clock
                       always @ (negedge clk) amountkeeper <= amount;
                         // sending the register value to the output
                       assign out_data = memory;
                       always @ (posedge clk) begin
                         if (load) begin // if load commmand requested
                                                                     memory <= data;
                       end else if (shift && (|amountkeeper)) begin // else if shift command was requested
                         if (amountkeeper == 1) memory <= {memory[16],memory[16:1]}; // concatenation shift
                        else if (amountkeeper == 2) memory <= {memory[16], memory[16], memory[16:2]};</pre>
                       else if (amountkeeper == 3) memory <= {memory[16], memory[16], memory[16], memory[16:3]};
else if (amountkeeper == 4) memory <= {memory[16], memory[16], memo
                       else if (amountkeeper == 5) memory <=</pre>
                                            {memory[16], memory[16], memory[16], memory[16], memory[16], memory[16]]
                        else if (amountkeeper == 6) memory <=
                                           \{\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{memory}[16]\,,\mathsf{m
                        else if (amountkeeper == 7) memory <=
                                          \{memory[16], memory[16], mem
                       else if (amountkeeper == 8) memory <=
                         \{\mathsf{memory}[16], \mathsf{memory}[16], \mathsf{m
                        end
endmodule
                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    8bit simple register
                                                                                                                                                                                                                                                                                                                                                                                                             این ماژول یک رجیستر ۸بیتی ساده تنها با قابلیت لود است.
module register8bit(
                       input [7:0] data, input load, input clk,
output [7:0] out);
                       reg [7:0] memory;
                        assign out = memory;
                       always @ (posedge clk) if (load) memory <= data;
endmodule
```

```
4bit register with decrease and reset این ماژول یک رجیستر ۴ بیتی با قابلیت کاهش و ریست سنکرون و بارگذاری خواهد بود. ریست بر کاهش و کاهش بر بارگذاری اولویت دارد.

dule register4bit(

input clk, input dec, input load, input resetN, input [3:0] data,
```

```
module register4bit(
  input clk, input dec, input load, input resetN, input [3:0] data,
  output [3:0] out
  );
  reg [3:0]memory = 0;
  assign out = memory;
  always @ (posedge clk)
    if (~resetN) memory <= 4'b0;
    else if (dec) memory <= memory - 1;
    else if (load) memory <= data;
endmodule</pre>
```

Shift amount finder

این ماژول یک ماژول ترکیبی است که جایگاه اولین بیتی که با بیتهای ابتدای ورودی تفاوت دارد را پیدا کرده و مقداری که باید شیفت بخورد تا این تفاوت به ابتدای عدد برسد را برمی گرداند. این کار به وسیله assign و شرط گذاری روی بیتهای عدد ورودی انجام می شود.

endmodule

**DFF** 

یک دی فلیپفلاپ ساده با سیگنال Q و 'Q و قابلیت ریست میسازیم تا از آن برای پیادهسازی کنترل یونیت با روش One Hot استفاده کنیم.

```
module dff(
   input clk, input d, input resetN, output q, output qn);
   reg bit = 0;
   assign q = bit;
   assign qn = ~bit;
   always @ (posedge clk or negedge resetN)
        if (~resetN) bit <= 1'b0;
        else bit <= d;
endmodule</pre>
```

# مدار اصلي

#### Data Path

در این ماژول تمام پیادهسازی هایی که مربوط به RTL های درون ASMچارت می شود را انجام می دهیم. سیگنالهای کنترلی هر ماژول داخلی استفاده شده به صورت ورودی و کامند و سیگنالهای استاتوس هم خروجی های این ماژول خواهد بود. برای خط سلکت A از عملی مشابه وانهات استفاده شده است. هر بیت نمایانگر یکی از حالتهای داده های ورودی رجیستر است.

```
module dp(
        clk, loadA, shiftA, selectA, IN1, IN2, loadM, loadleft, selectleft, resetleft, decleft,
        Sin, Sout, orleft, xorfirsttwo, amountlowerthanleft, secondbit, F, out
         // list of inputs - else than clk, IN1 and IN2 other inputs are commands from CU
        input clk, loadA, shiftA, loadM, loadleft, selectleft, resetleft, decleft, Sin; input [2:0] selectA;
         input [7:0] IN1, IN2;
        output Sout, orleft, xorfirsttwo, amountlowerthanleft, secondbit, F;
        output [15:0] out;
         // Assigning M register
          wire signed [7:0]M;
          register8bit mregister(.data(IN2), .load(loadM), .clk(clk),
                 .out(M));
         // send S directly to the output for CU
        assign Sout = Sin;
         // 17bit shift register coresponding to A
        wire [16:0]dataA;
        wire [4:0]amount;
        wire [16:0]A;
        wire signed [7:0]a8msb;
        assign a8msb = A[16:9];
         // Subtract and Add signals that always are calculated in combinational way
        wire signed [7:0]add, subtract;
        assign add = a8msb + M;
        assign subtract = a8msb + (\sim M + 1);
        //Assignment for dataA based on selectA (init, add, subtract) assign dataA = selectA[2] ? {8'b00000000, IN1, 1'b0} // init
                                       :selectA[0] ? {add[7], add, A[8:1]} // add
:selectA[1] ? {subtract[7], subtract, A[8:1]} // subtract
: 17'b00000000000000000; // otherwie zero but this value is never used
        wire [4:0] selected_amount;
        shift_register aregister(
                 .clk(clk),
                  .data(dataA),
                  .load(loadA)
                 .shift(shiftA),
                  .amount(selected_amount),
                  .out_data(A)
                Assigning the amount
           shift_amount amount_finder( .number(A), .amount(amount));
              / Assigning left register
           wire [3:0]left;
           wire [3:0]dataleft;
           assign selected_amount = (amountlowerthanleft) ? amount : left;
                                        left data to
           assign dataleft = selectleft? left - amount[3:0]: 4'd8;
          register 4 bit \ leftregister(.clk(clk),.dec(decleft),.load(loadleft),.resetN(resetleft),.data(dataleft),.dec(decleft),.dec(decleft),.det(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(decleft),.dec(de
                  .out(left));
            // Assigning outputs
           assign orleft = |left;
           assign xorfirsttwo = A[0] ^ A[1];
           assign amountlowerthanleft = ~(amount >= left);
           assign secondbit = A[1];
           assign F = \sim |left;
          assign out = A[16:1];
endmodule
```

```
module cu(
       {\tt clk}, \; {\tt S}, \; {\tt orleft}, \; {\tt xorfirsttwo}, \; {\tt amountlowerthanleft}, \; {\tt secondbit}, \; {\tt resetNinit}, \; {\tt resetNmul}, \; {\tt mountlowerthanleft}, \; {\tt secondbit}, \; {\tt resetNinit}, \; {\tt resetNmul}, \; {\tt mountlowerthanleft}, \; {\tt secondbit}, \; {\tt resetNinit}, \; {\tt resetNmul}, \; {\tt mountlowerthanleft}, \; {\tt secondbit}, \; {\tt resetNinit}, \; {\tt resetNmul}, \; {\tt mountlowerthanleft}, \; {\tt secondbit}, \; {\tt resetNinit}, \; {\tt resetNmul}, \; {\tt mountlowerthanleft}, \; {\tt secondbit}, \; {\tt resetNinit}, \; {\tt resetNmul}, \; {\tt mountlowerthanleft}, \; {\tt secondbit}, \; {\tt resetNinit}, \; {\tt resetNmul}, \; {\tt mountlowerthanleft}, \; {\tt secondbit}, \; {\tt resetNinit}, \; {\tt resetNmul}, \; {\tt mountlowerthanleft}, \; {\tt secondbit}, \; {\tt resetNinit}, \; {\tt resetNmul}, \; {\tt mountlowerthanleft}, \; {\tt secondbit}, \; {\tt mountlowerthanleft}, 
        loadA, shiftA, selectA, loadM, loadleft, selectleft, resetleft, decleft
        input\ clk,\ S,\ or left,\ xor first two,\ amount lower than left,\ second bit, reset Ninit,\ reset Nmul;
       output loadA, shiftA, loadM, loadleft, selectleft, resetleft, decleft;
       output [2:0] selectA;
       // creating d filp flops for one hot
wire d_init, init, d_mul, mul;
       dff initdff(.clk(clk),.d(d_init),.resetN(resetNinit),.q(init));
       dff muldff(.clk(clk),.d(d_mul),.resetN(resetNmul),.q(mul));
        // assigning d inputs
       assign d_init = (init && ~S)
                               || (mul && ~orleft)
                               || (mul && orleft && ~xorfirsttwo && ~amountlowerthanleft);
       // assigning outputs based on statuses and flip-flops
        // assignments for register A
        assign selectA = {init && S, mul && secondbit, mul && ~secondbit};
        assign loadA = (init && S)
                              || (mul && orleft && xorfirsttwo);
        assign shiftA = mul && orleft && ~xorfirsttwo;
        // assignments for register M
       assign loadM = init && S;
        // assignments for register left
       assign loadleft = (init && S)
                                       ||(mul && orleft && ~xorfirsttwo && amountlowerthanleft);
        assign decleft = mul && orleft && xorfirsttwo;
       assign resetleft = ~(mul && orleft && ~xorfirsttwo && ~amountlowerthanleft);
       assign selectleft = (~(init && S) && (mul && orleft && ~xorfirsttwo && amountlowerthanleft));
endmodule
                                                                                                                                                                      Booth Multiplier
module booth(
        input [7:0] IN1,
        input [7:0] IN2,
        input clk,
        input S,
       output f
       output [15:0] out
        ):
       wire loadA, shiftA, loadM, loadleft, selectleft, resetleft,
        decleft, Snet, orleft, xorfirsttwo, amountlowerthanleft, secondbit;
       wire [2:0] selectA;
       reg resetNinit=1, resetNmul = 0;
        .clk(clk), .loadA(loadA), .shiftA(shiftA), .selectA(selectA), .IN1(IN1), .IN2(IN2),
        .loadM(loadM), .loadleft(loadleft), .selectleft(selectleft), .resetleft(resetleft), .decleft(decleft),
        .Sin(S), .Sout(Snet), .orleft(orleft), .xorfirsttwo(xorfirsttwo),
        .amountlowerthanleft(amountlowerthanleft), .secondbit(secondbit), .F(f), .out(out)
        );
       cu controlunit(
        .clk(clk), .S(Snet), .orleft(orleft), .xorfirsttwo(xorfirsttwo),
        .amountlowerthanleft(amountlowerthanleft), .secondbit(secondbit),
        .resetNinit(resetNinit), .resetNmul(resetNmul),
        .loadA(loadA), .shiftA(shiftA), .selectA(selectA), .loadM(loadM)
        .loadleft(loadleft), .selectleft(selectleft), .resetleft(resetleft), .decleft(decleft)
        initial begin
               #10 resetNmul <= 1;
       end
endmodule
```

# ا تست مدار

مدار را برای دو سری عدد تست می کنیم. برای برسی بیشتر عددهای دودویی مربوط به هر تغییر در فراینـد آورده شـده است تـا رونـد ضـرب و شیفتهای چندگانه درون آن مشخص باشند (بیتی که درون پرانتز است آخرین بیتی است که شیفت داده شده است. جزو عدد نیسـت امـا در منطـق ضرب تأثیر دارد).

```
module booth_tb;
    reg [7:0] IN1 = 35;
    reg [7:0] IN2 = -17;
    reg clk;
    reg S = 0;
    wire f;
    wire [15:0] out;

    initial clk = 1'b0;
    always #10 clk = ~clk;

    booth uut(
        IN1(IN1), IN2(IN2), .clk(clk), .S(S),
        f(f), .out (out));

    initial begin
        #80 S = 1;
        #40 S = 0;

    #500 $finish;
    end
```

endmodule

**70** × -1**V** 



شكل ۲: تست ۱۷ –×۳۵

#### binary sequence:

10 × 1.



شکل ۳: ۲۵ × ۱۰

### binary sequence:

0000000000011001(0): 25 1111101100001100(1): -1268 0000001010000110(0): 646 => Subtract + 1 SAR => Add + 1 SAR => 1 SAR 0000000101000011(0): 323 => Subtract + 1 SAR 111110111010001(1): -1119 111110111010000(1): -560 0000001111101000(0): 1000 0000000011111010(0): 250 => 1 SAR => Add + 1 SAR => 2 SAR

 $-19 \times -17$ 



شكل ۴: ۱۳ – × ۱۶ –

# binary sequence:

000000011110000(0): 240 => 4 SAR

0000000000001111(0): 15 => Subtract + 1 SAR

=> 3 SAR

0000011010000111(1): 1671 0000000011010000(1): 208