## 🥏 گزارش آزمایش ۴

آزمایشگاه طراحی سیستمهای دیجیتال

Alireza Habibzadeh 99109393 April 19, 2022

## پیادہسازی پشته

برای نگه داشتن بلوکهای پشته باید از یک رجیستر دوبعدی استفاده کنیم. یعنی ۱۶ عدد رجیستر که هر کدام ۸ بیت فضا دارند:

```
reg [7:0] storage [15:0];
```

همچنین از آنجایی که توصیف ما رفتاری است، کافی است در انتهای هر تغییر احتمالی متغییرها یکبار Full و Empty را به سادگی با همان تعریفشان آپدیت کنیم:

```
1 Full <= (counter == 16);
2 Empty <= (counter != 0);</pre>
```

از متغییر count برای نگه داشتن تعداد فعلی پشته (یا همان آدرس فعلی در پشته) استفاده شده است. در صورتی که برای این متغییر از ۴ بیت استفاده کنیم تنها تا ۱۵ میتواند نگه دارد و برای مقدار خاص ۱۶ باید کمی توصیفمان را پیچیده کنیم. (البته مدار در این حالت Full است و میتوان با بررسی آن مانند بیت بعدی فهمید در این حالت هستیم) ولی با افزودن یک بیت به counter دیگر مشکل overflow نداریم و توصیف سادهتر میشود.

با این توضیحات کد نهایی میشود:

```
module stack(
input Clk,
input RstN,
input [7:0] Data_In,
input Push,
input Pop,
output reg [7:0] Data_Out,
```

```
output reg Full,
       output reg Empty
       );
             reg [7:0] storage [15:0];
             reg [4:0] counter = 5'b0;
14
             always @(posedge Clk, negedge RstN) begin
                    if (~RstN)
                             begin
                             counter = 0;
                             Data_Out = 8'bz;
                             end
                    else if (Pop && Empty)
                             begin
                             counter = counter - 1;
24
                             Data_Out = storage[counter];
                             end
                    else if (Push && ~Full)
                             begin
                             storage[counter] = Data_In;
                             counter = counter + 1;
                             end
             Full <= (counter == 16);</pre>
             Empty <= (counter != 0);</pre>
             end
34
   endmodule
```

## ىست

برای بررسی صحت عملکرد مدار از test bench زیر استفاده شده است. البته قسمتهایی از آن به صورت خودکار توسط نرمافزار تولید میشود و کافی است داخل بلاک initial را تغییر دهیم.

در این تست ابتدا اعداد ۱ و ۲ و ۳ و ۴ در چندین خانهی پشته پر میشوند تا جایی که پشته به طور کامل پر میشود. در این حالت دیگر پشته ورودی جدیدی نمیگیرد و آنها را نادیده میگیرد. همچنین میبینیم که با گرفتن اولین مقدار و همچنین با پر شدن پشته، سیگنالهای Full و Empty به درستی کار میکنند.

همچنین باید ابتدای کار باید یک بار ماژول را ریست کنیم. و دقت کنیم که ریست آن active low است و در ابتدا در حالت ریست نیست و باید یک لبهی پایین روندهی ریست بزنیم.

```
`timescale 1ns / 1ps
2
   module stack_tb;
3
4
            // Inputs
            reg Clk;
            reg RstN;
            reg [7:0] Data_In;
8
            reg Push;
            reg Pop;
            // Outputs
            wire [7:0] Data_Out;
            wire Full;
            wire Empty;
            // Instantiate the Unit Under Test (UUT)
14
            stack uut (
                     .Clk(Clk),
17
                     .RstN(RstN),
                     .Data_In(Data_In),
                     .Push(Push),
                     .Pop(Pop),
                     .Data_Out(Data_Out),
21
                     .Full(Full),
                     .Empty(Empty)
            );
24
```

```
always #5 Clk = ~Clk;
            initial begin
                    // Initialize Inputs
                    Clk = 0;
                    RstN = 1'b1;
                    Data_In = 0;
                    Push = 0;
                    Pop = 0;
                    // Wait 100 ns for global reset to finish
                    #100;
                    // Add stimulus here
                    $monitor("Data in = %d, Data out = %d, Full =
   %d, Empty = %d, Push = %d, Pop = %d", Data_In, Data_Out, Full,
   Empty, Push, Pop);
40
                    RstN = 1'b0; #10;
                    RstN = 1'b1; #10;
41
42
                    Data In = 8'd1;
                    Push = 1'b1;
43
                    #40 Data In = 8'd2;
                    #40 Data_In = 8'd3;
45
                    #40 Data_In = 8'd4;
46
                    #40 Push = 1'b0;
47
                    #30 Pop = 1'b1;
                    #200;
                    $stop;
            end
   endmodule
```

## شبیەسازی

پس از شبیهسازی، دستور <mark>monitor\$ که در ابتدای بلاک initial قرار داده بودم خروجی زیر را در کنسول تولید میکند. البته نکتهای که وجود دارد این است که دستور monitor\$ تنها در صورت</mark>

تغییر متغییرهای داخل آن خروجی جدید را چاپ میکند. در تست ما تعدادی ورودی یکسان چند بار کلاک خوردهاند که در اینجا مشخص نیستند اما در خروجی موج قابل بررسی هستند.

```
ISim P.20131013 (signature 0x7708f090)
  This is a Full version of ISim.
  Time resolution is 1 ps
  Simulator is doing circuit initialization process.
  Finished circuit initialization process.
  Data in =
               0, Data out = z, Full = 0, Empty = 0, Push = 0,
   Pop = 0
  Data in =
               1, Data out =
                               z, Full = 0, Empty = 0, Push = 1,
   Pop = 0
  Data in =
                               z, Full = 0, Empty = 1, Push = 1,
               1, Data out =
   Pop = 0
  Data in =
                               z, Full = 0, Empty = 1, Push = 1,
               2, Data out =
   Pop = 0
                               z, Full = 0, Empty = 1, Push = 1,
10 Data in =
               3, Data out =
   Pop = 0
  Data in =
               4, Data out =
                               z, Full = 0, Empty = 1, Push = 1,
   Pop = 0
  Data in =
                               z, Full = 1, Empty = 1, Push = 1,
               4, Data out =
   Pop = 0
                               z, Full = 1, Empty = 1, Push = 0,
  Data in =
               4, Data out =
   Pop = 0
  Data in =
               4, Data out =
                               z, Full = 1, Empty = 1, Push = 0,
   Pop = 1
                               4, Full = 0, Empty = 1, Push = 0,
  Data in =
               4, Data out =
   Pop = 1
  Data in =
               4, Data out =
                               3, Full = 0, Empty = 1, Push = 0,
   Pop = 1
                              2, Full = 0, Empty = 1, Push = 0,
  Data in =
               4, Data out =
   Pop = 1
                               1, Full = 0, Empty = 1, Push = 0,
  Data in =
               4, Data out =
   Pop = 1
  Data in =
               4, Data out = 1, Full = 0, Empty = 0, Push = 0,
   Pop = 1
```

پس میتوان نتیجه گرفت که مدار ما برای این تست درست کار میکند. همچنین موج مدار برای این تست نیز در صفحهی بعد آمده است.

