# Relatório Final: Hardware de transmissão de dados

Alline Silva Domingos \* Layssa Alves Pacheco †

Dezembro 2016

## Resumo

Como projeto final da disciplina de Dispositivos Lógicos Programáveis I desenvolveu-se em linguagem de descrição de hardware VHDL um sistema de transmissão de dados em 1bps e 1000bps. Para isso, a correta transmissão exigiu a construção de blocos de verificação de paridade par, serializador, deserializador e a transformação dos dados binários em código hexadecimal para visualizar no led de sete segmentos da placa de FPGA DE2-115 da TERASIC. Por último, também conectou-se leds da placa para facilitar o compreensão dos sinais referentes as diferentes frequência, as atividades de transmissão e recepção, assim como o de erro na paridade dos dados de entrada e saída, além do próprio bit de paridade.

**Palavras-chaves**: FPGA. Transmissão. Serial. Dispositivos Lógicos Programáveis.

## Introdução

O projeto final da disciplina de Dispositivos Lógicos Programáveis I da sexta fase do curso de Engenharia de Telecomunicações do semestre 2/2016 consiste em um circuito de transmissão e recepção serial implementado em linguagem de descrição de hardware VHDL.

<sup>\*</sup>Aluna do curso de Engenharia de Telecomunicações. Contato: lline.domingosdmg@gmail.com

<sup>&</sup>lt;sup>†</sup>Aluna do curso de Engenharia de Telecomunicações. Contato: layssapacheco@gmail.com

O circuito possui sete portas de entrada e de saída. As portas de entrada são:

- baud\_rate\_sel: std\_logic;
- clk: std\_logic;
- rst: std\_logic;
- sel: std\_logic;
- data\_in\_1: std\_logic\_vector(6 downto 0);
- data\_in\_2: std\_logic\_vector(6 downto 0);
- tipo\_ssd: std\_logic.

As portas de saída são:

- baud\_rate\_out: std\_logic;
- sample\_rate\_out: std\_logic;
- ssd\_in\_lsb: std\_logic\_vector(6 downto 0);
- ssd\_in\_msb: std\_logic\_vector(6 downto 0);
- ssd\_out\_lsb: std\_logic\_vector(6 downto 0);
- ssd out msb: std logic vector(6 downto 0);
- bit error: std logic.

Além disso, há um multiplexador e dez blocos compostos de seis componentes diferentes, sendo que dois deles também tem um componente cada. O circuito completo é apresentado nos RTLs as Figuras 01 e 02.



Figura 1 – RTL compactado



Figura 2 - RTL descompactado

Os blocos e o multiplexador que compõem o harware são descritos a seguir:

- Multiplexador: quando a entrada sel é '1' seleciona para o hardware as chaves SW3 até SW9 que correspondem a porta de entrada data\_in\_1, caso seja '0' seleciona as chaves SW10 até SW16 que correspondem a porta de entrada data in 2;
- I3 (parity\_generator): recebe na porta de entrada data o dado escolhido pelo multiplexador. Calcula a paridade par e envia pela porta de saída data\_parity;
- I4 (parity\_generator): recebe o dado da porta de saída data\_par do bloco serial\_RX na porta de entrada data. Calcula a paridade par e envia pela porta de saída data parity;
- I1 (serial\_TX): recebe na porta de entrada data\_par o dado concatenado da porta de saída data\_parity do bloco parity\_generator com o escolhido no multiplexador. Além disso, o bloco possui as portas de entrada de controle, baud\_rate e sample\_rate. A baud\_rate controla a frequência de entrada e saída dos dado e o sample\_rate decide se o bloco transmitirá ou não. O bloco é responsável em transformar o dado de formato serial em paralelo, o qual sairá pela porta data\_ser;
- I2 (serial\_RX): recebe na porta de entrada data\_par o dado da porta de saída data\_ser do bloco serial\_TX. Além disso, o bloco possui as portas de entrada de controle, baud\_rate e sample\_rate. A baud\_rate controla a frequência de entrada e saída dos dado e o sample\_rate decide se o bloco transmitirá ou não. O bloco é responsável em transformar o dado de formato paralelo em serial, o qual sairá pela porta data par;
- I6 (baud\_rate\_generator): recebe os dados da porta de entrada do harware baud\_rate\_sel, clk e rst, as quais possuem o mesmo nome

no baud\_rate\_generator. O rst decide se o bloco funcionará ou permanecerá parado, o que implica em definir o funcionamento de todo o circuito. O clk é o sinal de clock proveniente da placa FPGA DE2-115. Já o baud\_rate\_sel é o sinal que seleciona qual será a frequência de transmissão dos dados, 1bps ou 1000bps, o qual sairá através da porta de saída baud\_rate. Além disso, o bloco possui a porta de saída sample\_rate, que é responsável por controlar os blocos seriais, ativando-os alternativamente:

- I7 (bin2ssd): recebe na porta de entrada bin os quatro bits LSB do dado selecionado no multiplexador. O bloco é responsável por traduzir o código binário recebido na entrada e enviar para a porta de saída ssd o código hexadecimal referente. Dependendo do sinal recebido na porta de entrada sel da pela porta de entrada do harware tipo\_ssd, a saída é invertida, então os leds de sete segmento que acendem são aqueles que não representam o dado chaveado no circuito. A porta de saída ssd é conectada a porta de saída ssd\_in\_lsb do harware, que está ligada a um dos led de sete segmentos;
- I8 (bin2ssd): recebe na porta bin os três bits MSB da porta de entrada do harware concatenados com um bit '0' na. O bloco é responsável por traduzir o código binário recebido na entrada e enviar para a porta de saída ssd o código hexadecimal referente. Dependendo do sinal recebido na porta de entrada sel da pela porta de entrada do harware tipo\_ssd, a saída é invertida, então os leds de sete segmento que acendem são aqueles que não representam o dado chaveado no circuito. A porta de saída ssd é conectada a porta de saída ssd\_in\_msb do harware, que está ligada a um dos led de sete segmentos;
- I9 (bin2ssd): recebe na porta de entrada bin os quatro bits LSB da porta de saída data\_par do bloco serial\_RX. O bloco é responsável por traduzir o código binário recebido na entrada e enviar para a porta de saída ssd o código hexadecimal referente. Dependendo do sinal recebido na porta de entrada sel da pela porta de entrada do harware tipo\_ssd, a saída é invertida, então os leds de sete segmento que acendem são aqueles que não representam o dado chaveado no circuito. A porta de saída ssd é conectada a porta de saída ssd\_out\_lsb do harware, que está ligada a um dos led de sete segmentos;
- I10 (bin2ssd): recebe na porta bin os três bits MSB da porta de saída data\_par do bloco serial\_RX concatenados com um bit '0' na. O bloco é responsável por traduzir o código binário recebido na entrada e enviar para a porta de saída ssd o código hexadecimal referente. Dependendo do sinal recebido na porta de entrada sel da pela porta de entrada do harware tipo\_ssd, a saída é invertida, então os leds de sete segmento que acendem são aqueles que não representam o dado chaveado no circuito.

A porta de saída ssd é conectada a porta de saída ssd\_out\_msb do harware, que está ligada a um dos led de sete segmentos;

• I5 (compara\_2bits): recebe na porta de entrada in2 o último bit da porta de saída data\_par do bloco serial\_RX, esse bit corresponde ao bit de paridade. Já na porta de entrada in1 recebe o bit da porta de saída data\_parity do bloco I4 (parity\_generator). O compara\_2bits é responsável por comparar os dois valores de paridade para verificação de erro. Com isso, caso os valores sejam diferentes a porta de saída erro receberá '1', caso contrário '0'. A porta de saída erro é conectada a porta de saída bit\_error do harware.

Resumidamente a função do circuito de transmissão serial é transmitir dados de setes bits para leitura nos leds de sete seguimentos da placa de FPGA DE2-115 da TERASIC. Isso acontece através de um circuito capaz de variar a frequência de envio e promover a verificação de erro por meio da paridade.

## 1 Simulações

Uma das etapas do projeto consistiu na realização de simulações, sendo divididas em três:

- Blocos: são as simulações de cada bloco de componente individualmente.
  Essas sismulações explicam visualmente o comportamento de cada bloco e facilitam que se encontre possíveis erros que comprometam todo o funcionamento do circuito.
- Circuito completo: é a simulação do circuito completo, ou seja, do trabalho em conjunto dos blocos de componente. Essa sismulação explica visualmente o comportamento do circuito, mostrando os sinais de entrada e suas saída, além dos sinais internos quando desejado.
- Placa: depois de promovidas as simulações anteriores, a simulação na placa é a que apresenta o trabalho completo, funcionando de acordo com o simulado no item anterior. Além disso, possibilita perceção do funcionamento pelos leds usados, que foram: os leds de sete segmentos, e leds para a saída de baud\_rate\_out (saída baud\_rate do baud\_rate\_generator), bit\_error (saída erro do compara\_2bits), sample\_rate (saída sample\_rate do baud\_rate\_generator) e led\_tex (saída data\_parity do I3 parity\_generator).

#### 1.1 Blocos

O hardware construído consiste em seis blocos de componentes, os quais são: um deserializador (serial\_RX), um serializador (serial\_TX), um gerador de paridade par (parity\_generator), um comparador de 2 bits (compara\_2bits), um conversor de binário para hexadecimal (bin2ssd) e um conversor de frequência (baud rate generator).

#### 1.1.1 serial\_RX

O serial\_RX possui três portas de entrada: data\_ser (tipo std\_logic), sample\_rate (std\_logic) e baud\_rate (std\_logic); e uma porta de saída data\_par (std\_logic\_vector(n-1 downto 0)).

O serial\_RX possui mais um componente, o comp\_rx, e juntos trabalham para receber na entrada um bit em formato std\_logic e realizar a saída de um dado em formato std\_logic\_vector(n-1 downto 0). Cada bit recebido na ordem n-1 até 0 é adicionado nas posições do dado de forma 0 até n-1.

Esse componente é controlado pelo sinal de sample\_rate, no qual quando baixo transmite e quando é alto não. Além disso, a frequência de transmissão é definida pela entrada baud\_rate.

Com o intuito de exemplificar melhor, as Figuras 03, 04 e 05 são simulações do serial\_RX em ModelSim para a saída dos dados "10101010", "10110010"e "01100011".



Figura 3 – Simulação "10101010" em serial\_RX

#### 1.1.2 serial\_TX

O serial\_TX possui três portas de entradas: data\_par (std\_logic\_vector(0 to n-1)), sample\_rate(std\_logic) e baud\_rate (std\_logic); e uma porta de saída data ser (std\_logic).

O serial\_TX possui mais um componente, o comp\_tx, e juntos trabalham para receber na entrada um dado em formato std\_logic\_vector(n-1 downto 0) e realizar a saída de um bit por vez em formato std\_logic de cada posição do dado de entrada.

Esse componente é controlado pelo sinal de sample\_rate, no qual quando alto transmite e quando é baixo não. Além disso, a frequência de transmissão é definida pela entrada baud\_rate.



Figura 4 – Simulação "10110010"<br/>em serial\_RX



Figura 5 – Simulação "01100011"em serial\_RX

Para exemplificar melhor, a Figura 06 é a simulação do serial\_TX em ModelSim para as entradas dos dados "10101010", "11111111", "010101011"e "0000000".

## 1.1.3 parity\_generator

O parity\_generator possui uma porta de entrada data\_par (std\_logic\_vector(0 to n-1)) e uma porta de saída data\_parity (std\_logic).

O parity\_generator trabalha a paridade par do dado de entrada e a apresenta na saída. Se o dado tiver quantidade ímpar de bits '1', a saída é um bit '1'. Caso contrário, a saída é um bit '0'. No bloco I3, a saída é apresentada no LEDR11 da placa.

Com o intuito de exemplificar melhor, a Figura 07 é a simulação do parity\_generator em ModelSim para as entradas dos dados "1111111", "0000000",



Figura 6 – Simulação serial\_TX

## "0000001"e "0000011".



Figura 7 – Simulação parity generator

#### 1.1.4 compara\_2bits

O compara\_2bits possui duas portas de entrada, in1 (std\_logic) e in2 (std\_logic), e uma porta de saída, error (std\_logic).

O compara\_2bits é responsável por comparar dois bits de paridade, um que sai do I3 (parity\_genertor) e outro do I4 (parity\_generator) a fim de verificar se há erro na transmissão do dado de entrada para a saida, que será apresentanda no led de sete segmentos. O resultado é visível no LEDR15 da placa, caso tenha erro, o led acenderá, caso contrário, permanecerá apagado.

Para exemplificar melhor, a Figura 08 é a simulação do compara\_2bits em ModelSim para as entradas dos dados iguais e diferentes.



Figura 8 – Simulação compara\_2bits

#### 1.1.5 bin2ssd

O bin2ssd possui duas entradas: bin (std\_logic\_vector(0 to 3)) e sel (std\_logic). Além disso, apresenta a saída ssd (std\_logic\_vector(0 to 6)).

O bin2ssd recebe na entrada um dado de quatro bits em código binário e o converte para um dado de sete bits em código hexadecimal, o qual é a saída do bloco, e inclusive visível no led de sete segmentos da placa.

Esse componente tem sua saída controlada pelo sinal de sel, o qual tem origem na entrada do hardware como tipo\_ssd e no formato std\_logic. Quando sel é '1' a saída é como esperado, já quando sel é '0', a saída é invertida devido a negação no final do bloco, assim os leds que ficariam apagados acendem e vice-versa.

Para exemplificar melhor, as Figuras 09 e 10 são as simulações do bin 2s<br/>sd em Model Sim para quando o sel é '1' e '0' com diferentes valores de entrada.



Figura 9 – Simulação bin2ssd com sel 1

No hardware final há quatro instanciações desse bloco, a fim de traduzir de binário para hexadecimal dos bits MSB e LSB do dado de entrada no circuito e o de saída do componente serial\_RX.



Figura 10 - Simulação bin2ssd com sel 1

#### 1.1.6 baud\_rate\_generator

O baud\_rate\_generator possui três portas de entrada: baud\_rate\_sel (std\_logic), clk (std\_logic) e rst (std\_logic); e duas portas de saída: baud\_rate (std\_logic) e sample\_rate (std\_logic).

O baud\_rate\_generator é o componente que recebe da entrada do harware o clock da placa usada e, a partir disso, produz duas frequências de clock diferentes. As frequências geradas saem pela porta baud\_rate e são para taxas de transmissão de 1bps ou 1000bps. A escolha das frequências depende do sinal da porta baud\_rate\_sel, sendo que quando essa é '0' a transmissão ocorre em 1000bps e quando em '1' ocorre em 1bps. Além disso, a taxa de transmissão é visível pelo LEDR17, visto que a saída baud\_rate do bloco é ligada a baud\_rate out que é conectada ao led da placa.

O rst é responsável por ativar ou desativar o trabalho do bloco e, portanto, controlar a transmissão ou não transmissão de todo o harware.

O sample\_rate é a saída encarregada de controlar as atividades dos blocos serial\_RX e serial\_TX, sendo manipulado de acordo com o clock produzido pelas frequências. Quando o sinal interno mux\_baud é '1', ou seja, quando o quando a frequência de trabalho é de 1bps e o baud\_rate\_sel é '1', o sample\_rate recebe '1' a cada oito ciclos, ou seja, o serial\_TX é permitido de funcionar e o serial\_RX não. Já quando o sinal interno mux\_baud é '0', ou seja, quando o quando a frequência de trabalho é de 1000bps e o baud\_rate\_sel é '0', o sample\_rate recebe '0' a cada oito ciclos, ou seja, o serial\_RX é permitido de funcionar e o serial\_TX não. Assim como o baud\_rate, o sample\_rate também tem uma saída par um led da placa, LEDR13.

Para exemplificar melhor, as Figuras 11 e 12 correspondem as simulações do baud  $\,$ rate  $\,$ generator em ModelSim.



Figura 11 – Simulação baud\_rate\_generator para 1bps



Figura 12 – Simulação baud\_rate\_generator para 1000bps

## 1.2 Circuito completo

O circuito completo consiste na escolha de dois dados, data\_in\_1 ou data\_in\_2, pelo multiplexador de entrada, e a transmissão pela sequência controlada pelo I6 (baud\_rate\_generator): I3 (parity\_generator), I1 (serial\_TX), I2 (serial\_RX), I4 (parity\_generator) e os ssd2bin (I7, I8, I9 e I10).

As simulações são apresentadas nas Figuras a seguir:

## 1.3 Placa

AS simulaç es na placa foram feitas em apresentação para o professor da disciplina no dia 21 de Dezembro de 2016.



Figura 13 – Simulação parcial $01\,$ 



Figura 14 – Simulação parcial 02



Figura 15 – Simulação parcial $03\,$ 



Figura 16 – Simulação parcial 04



Figura 17 – Simulação completa