# Universidad de Costa Rica

Facultad de Ingeniería Escuela de Ingeniería Eléctrica IE-0624 – Laboratorio de Microcontroladores III ciclo 2023

#### Laboratorio 1

# Introducción a microcontroladores y manejo de GPIOS

Estudiante: Alonso José Jiménez Anchía B63561

> Profesor: MSc. Marco Villalta Fallas

> > Fecha de entrega: 10 de enero, 2024

# Índice

| 1.         | Resumen                                                                                                  | 1           |
|------------|----------------------------------------------------------------------------------------------------------|-------------|
| 2.         | 2.2. Características eléctricas                                                                          |             |
| 3.         | Desarrollo   3.1. Diseño   3.1.1. Diseño del circuito en software simulIDE   3.2. Análisis de resultados | 3<br>3<br>4 |
| 4.         | Conclusiones y recomendaciones                                                                           | 5           |
| <b>5</b> . | Bibliografía                                                                                             | 6           |
| 6.         | Apéndices                                                                                                | 7           |

### 1. Resumen

En el presente laboratorio consiste en la simulación del juego bingo utilizando el microcontrolador (MCU) PIC12F683, un botón, resistencias, dos displays de 7 segmentos y dos Latch Decoders Drivers CD4511 para el poder enviar la cantidad de señales adecuadas a los displays. El MCU tiene capacidades muy limitadas, lo que fue un gran reto al enfrentarse a los recursos como lo fue la poca memoria o su poca capacidad y flexibilidad para podérsele implementar ciertas bibliotecas en lenguage c que podrían haber hecho el código más fácil.

El logro más importante fue el representar números aleatorios en 2 displays de 7 segmentos. Estos se controlaron a través de sus pines de entrada que daban directo a los LEDs que encendian el enviar señales en estado alto a través de un algoritmo desarrollado en c.

Se puede visitar el repositorio en donde se desarrolló el laboratorio en el siguiente enlace:

https://github.com/alo96jose/Microcontrollers-Labs.git

### 2. Nota teórica

### 2.1. MCU PIC12F68

Durante el desarrollo de este laboratorio, se utilizó un microcontrolador PIC12F683 con CPU RISC de alto rendimiento. El MCU posee 8 bits, representado en 8 pins basados en memoria flash además de ser un microcontrolador CMOS con tecnología NanoWatt [1].

Algunas características importantes que menciona su hoja de datos es que tiene un amplio rango de operación en tensión (2V-5.5V), 6 I/O pins configurables para entrada o salida, con excepción del pin3 que es solo para entrada, 35 instrucciones en total, 2 relojes, entre otras [1].

La tensión en los pines de este MCU es aproximada a la con que se alimenta el mismo para su funcionamiento, con diferencia de 0.3V en el peor de los casos. También, la corriente aproximada que puede salir de sus pines es de 25mA [1]. Estos pines son de suma importancia porque con ellos se le estará enviando señales a los display de 7 segmentos, y como es fácil de apreciar, alguna maniobra debe hacerse porque apenas son 5 pines para 7 entradas en el display, es decir, se necesitan más pines el MCU, pero hay técnicas para sobreponerse al problema.

#### 2.2. Características eléctricas

### Absolute Maximum Ratings(†)

| Ambient temperature under bias                                                                             | 40° to +125°C                                                   |
|------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------|
| Storage temperature                                                                                        | 65°C to +150°C                                                  |
| Voltage on VDD with respect to Vss                                                                         | -0.3V to +6.5V                                                  |
| Voltage on MCLR with respect to Vss                                                                        | 0.3V to +13.5V                                                  |
| Voltage on all other pins with respect to Vss                                                              | 0.3V to (VDD + 0.3V)                                            |
| Total power dissipation <sup>(1)</sup>                                                                     | 800 mW                                                          |
| Maximum current out of Vss pin                                                                             | 95 mA                                                           |
| Maximum current into VDD pin                                                                               | 95 mA                                                           |
| Input clamp current, lik (Vi < 0 or Vi > VDD)                                                              | ± 20 mA                                                         |
| Output clamp current, lok (Vo < 0 or Vo >VDD)                                                              | ± 20 mA                                                         |
| Maximum output current sunk by any I/O pin                                                                 | 25 mA                                                           |
| Maximum output current sourced by any I/O pin                                                              | 25 mA                                                           |
| Maximum current sunk by GPIO                                                                               | 90 mA                                                           |
| Maximum current sourced GPIO                                                                               | 90 mA                                                           |
| <b>Note 1:</b> Power dissipation is calculated as follows: PDIS = VDD x {IDD $-\Sigma$ IOH} + $\Sigma$ {(V | $V_{DD} = V_{OH} \times I_{OH} + \Sigma (V_{OI} \times I_{OI})$ |

**Note 1:** Power dissipation is calculated as follows: PDIS = VDD x {IDD  $-\Sigma$  IOH} +  $\Sigma$  {(VDD - VOH) x IOH} +  $\Sigma$ (VOI x IOL).

† NOTICE: Stresses above those listed under "Absolute Maximum Ratings" may cause permanent damage to the device. This is a stress rating only and functional operation of the device at those or any other conditions above those indicated in the operation listings of this specification is not implied. Exposure above maximum rating conditions for extended periods may affect device reliability.

Figura 1: Características eléctricas del PIC tomada de [1].

### 2.3. Periféricos utilizados

### 2.4. Componentes electrónicos complementarios

#### 2.4.1. Display de 7 segmentos

## 3. Desarrollo

### 3.1. Diseño

El microcontrolador (MCU) PIC12f683, según la hoja de datos del fabricante, tiene una tensión de operación de (2.0V-5.5V); esto significa que las tensiones en los pines I/O operan a la misma tensión VDD. Es importante destacar que al diseño le hacen falta resistencias para proteger a los LEDs internos de los displays.

#### 3.1.1. Diseño del circuito en software simulIDE

La figura 3 muestra la circuiteria lograda para desplegar los números aleatorios en los dos displays para poder jugar bingo. Son solo 5 pines de la salida del MCU por lo que se decidió implementar el uso del código en BCD para producir números del 0 al 9, sin tener la necesidad de conectar de forma directa los displays con el MCU. Se conectaron los displays a los latch driver CD4511 tal y como se observa, una entrada en BCD y una salida en decimal.



Figura 2: Circuito eléctrico cuya función es controlar las señales que se envían desde del MCU a los displays.

# 3.2. Análisis de resultados



Figura 3: Circuito eléctrico en funcionamiento mostrando el número aleatorio 58 en pantallas.

# 4. Conclusiones y recomendaciones

- 1. Se aprendió mucho respecto al control básico del MCU PIC12F683 como lo fue el control de sus puertos I/O a través del lenguage c.
- 2. Se logró desplegar en 2 pantallas de 7 segmentos, 2 números respectivamente, cuya unión forma un número aleatorio.
- 3. A pesar de todos los intentos por optimizar el código, la falta de memoria fue un gran problema para cumplir con los requisitos de no repetir el número aleatorio, la presentación del 99 al final de un juego y la inicialización de las variables.
- 4. Queda pendiente informarse sobre más componentes electrónicos que puedan ayudar a hacer más eficiente el circuito eléctrico; esto permitirá no utilizar grandes cantidades de código.

# 5. Bibliografía

# Referencias

[1] Microchip Technology Incorporated. Microcontroller pic12f683, howpublished = https://www.microchip.com/en-us/product/pic12f683, year = [2007].

# 6. Apéndices



### 2N2222A

### **NPN Plastic Encapsulated Transistor**

#### RoHS Compliant Product A suffix of "-C" specifies halogen & lead-free

### **FEATURE**

Complementary PNP type available 2N2907A

#### **TO-92**





### PACKAGING INFORMATION

Weight: 0.2056 g





D

| REF. | Millimeter |      |  |  |  |  |
|------|------------|------|--|--|--|--|
| KLI. | Min.       | Max. |  |  |  |  |
| Α    | 4.40       | 4.70 |  |  |  |  |
| В    | 4.30       | 4.70 |  |  |  |  |
| O    | 12.70      | -    |  |  |  |  |
| О    | 3.30       | 3.81 |  |  |  |  |
| П    | 0.36       | 0.56 |  |  |  |  |
| Ŧ    | 0.36       | 0.51 |  |  |  |  |
| G    | 1.27       | TYP. |  |  |  |  |
| H    | 1.10       | -    |  |  |  |  |
| J    | 2.42       | 2.66 |  |  |  |  |
| K    | 0.36       | 0.76 |  |  |  |  |

# **ABSOLUTE MAXIMUM RATINGS** (at $T_A = 25$ °C unless otherwise specified)

| Parameter                      | Symbol                            | Ratings          | Unit       |
|--------------------------------|-----------------------------------|------------------|------------|
| Collector to Base Voltage      | $V_{CBO}$                         | 75               | V          |
| Collector to Emitter Voltage   | $V_{CEO}$                         | 40               | V          |
| Emitter to Base Voltage        | $V_{EBO}$                         | 6                | V          |
| Collector Current – Continuous | Ic                                | 600              | mA         |
| Collector Power Dissipation    | Pc                                | 625              | mW         |
| Junction, Storage Temperature  | T <sub>J</sub> , T <sub>STG</sub> | +150, -55 ~ +150 | $^{\circ}$ |

### **ELECTRICAL CHARACTERISTICS** (at T<sub>A</sub> = 25°C unless otherwise specified)

| Parameter                            | Symbol                    | Min. | Тур. | Max. | Unit | Test Conditions                                          |  |
|--------------------------------------|---------------------------|------|------|------|------|----------------------------------------------------------|--|
| Collector-Base Breakdown Voltage     | $V_{(BR)CBO}$             | 75   | -    | -    | V    | I <sub>C</sub> = 10uA, I <sub>E</sub> = 0                |  |
| Collector-Emitter Breakdown Voltage  | V <sub>(BR)CEO</sub>      | 40   | -    | -    | V    | I <sub>C</sub> = 10mA, I <sub>B</sub> = 0                |  |
| Emitter-Base Breakdown Voltage       | $V_{(BR)EBO}$             | 6    | -    | -    | V    | $I_E = 10uA, I_C = 0$                                    |  |
| Collector Cut-off Current            | I <sub>CBO</sub>          | -    | -    | 10   | nA   | V <sub>CB</sub> = 60V, I <sub>E</sub> = 0                |  |
| Collector Cut-off Current            | I <sub>CEX</sub>          | -    | -    | 10   | nA   | V <sub>CE</sub> = 60V, V <sub>EB(Off)</sub> = 3V         |  |
| Emitter Cut-off Current              | I <sub>EBO</sub>          | -    | -    | 100  | nA   | $V_{EB} = 3V, I_{C} = 0$                                 |  |
|                                      | h <sub>FE(1)</sub>        | 100  | -    | 300  |      | V <sub>CE</sub> = 10V, I <sub>C</sub> = 150mA            |  |
| DC Current Gain                      | h <sub>FE(2)</sub>        | 40   | -    | -    |      | V <sub>CE</sub> = 10V, I <sub>C</sub> = 0.1mA            |  |
|                                      | h <sub>FE(3)*</sub>       | 42   | -    | -    |      | V <sub>CE</sub> = 10V, I <sub>C</sub> = 500mA            |  |
| Collector Emitter Seturation Valtage | V <sub>CE(sat)(1)</sub> * | -    | -    | 0.6  | V    | I <sub>C</sub> = 500mA, I <sub>B</sub> = 50mA            |  |
| Collector-Emitter Saturation Voltage | V <sub>CE(sat)(2)</sub> * | -    | -    | 0.3  | V    | I <sub>C</sub> = 150mA, I <sub>B</sub> = 15mA            |  |
| Base-Emitter Saturation Voltage      | V <sub>BE(sat)*</sub>     | -    | -    | 1.2  | V    | I <sub>C</sub> = 500mA, I <sub>B</sub> = 50mA            |  |
| Delay Time                           | t <sub>d</sub>            | -    | -    | 10   | nS   | $V_{CC} = 30V$ , $V_{EB(Off)} = -0.5V$ , $I_C = 150mA$ , |  |
| Rise Time                            | t <sub>r</sub>            | -    | -    | 25   | nS   | I <sub>B1</sub> = 15mA                                   |  |
| Storage Time                         | ts                        | -    | -    | 225  | nS   | V <sub>CC</sub> = 30V, Ic = 150mA,                       |  |
| Fall Time                            | t <sub>f</sub>            | -    | -    | 60   | nS   | $I_{B1} = I_{B2} = 15 \text{mA}$                         |  |
| Transition Frequency                 | f <sub>T</sub>            | 300  | -    | -    | MHz  | V <sub>CE</sub> = 20V, I <sub>C</sub> = 20mA, f = 100MHz |  |

\* Pulse Test

### CLASSIFICATION OF h<sub>FE(1)</sub>

| Rank  | L         | Н         |
|-------|-----------|-----------|
| Range | 100 - 200 | 200 - 300 |

01-June-2005 Rev. B Page 1 of 3



## 5 Pin Configuration and Functions



#### **Pin Functions**

|     | PIN                |     | PIN I/O                                                                                                                                                                                   |  | DESCRIPTION |  |  |  |
|-----|--------------------|-----|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|-------------|--|--|--|
| NO. | NAME               | 1/0 |                                                                                                                                                                                           |  |             |  |  |  |
| 5   | Control<br>Voltage | I   | Controls the threshold and trigger levels. It determines the pulse width of the output waveform. An external voltage applied to this pin can also be used to modulate the output waveform |  |             |  |  |  |
| 7   | Discharge          | I   | Open collector output which discharges a capacitor between intervals (in phase with output). It toggles the output from high to low when voltage reaches 2/3 of the supply voltage        |  |             |  |  |  |
| 1   | GND                | 0   | Ground reference voltage                                                                                                                                                                  |  |             |  |  |  |
| 3   | Output             | 0   | Output driven waveform                                                                                                                                                                    |  |             |  |  |  |
| 4   | Reset              | I   | Negative pulse applied to this pin to disable or reset the timer. When not used for reset purposes, it should be connected to VCC to avoid false triggering                               |  |             |  |  |  |
| 6   | Threshold          | I   | Compares the voltage applied to the terminal with a reference voltage of 2/3 Vcc. The amplitude of voltage applied to this terminal is responsible for the set state of the flip-flop     |  |             |  |  |  |
| 2   | Trigger            | I   | Responsible for transition of the flip-flop from set to reset. The output of the timer depends on the amplitude of the external trigger pulse applied to this pin                         |  |             |  |  |  |
| 8   | V <sup>+</sup>     | I   | Supply voltage with respect to GND                                                                                                                                                        |  |             |  |  |  |

Product Folder Links: LM555

### CD4047B Types

# CD4047B FUNCTIONAL TERMINAL CONNECTIONS NOTE: IN ALL CASES EXTERNAL RESISTOR BETWEEN TERMINALS 2 AND 3A EXTERNAL CAPACITOR BETWEEN TERMINALS 1 AND 3A

| , ,                       |                    | AL CONNE           | CTIONS      | OUTPUT   | OUTPUT PERIOD             |  |
|---------------------------|--------------------|--------------------|-------------|----------|---------------------------|--|
| FUNCTION                  | TO V <sub>DD</sub> | TO V <sub>SS</sub> | INPUT<br>TO | PULSE    | OR<br>PULSE WIDTH         |  |
| Astable Multivibrator:    |                    |                    |             |          |                           |  |
| Free Running              | 4,5,6,14           | 7,8,9,12           |             | 10,11,13 | $t_A (10,11) = 4.40  RC$  |  |
| True Gating               | 4,6,14             | 7,8,9,12           | 5           | 10,11,13 | tA (13) = 2.20 RC#        |  |
| Complement Gating         | 6,14               | 5,7,8,9,12         | 4           | 10,11,13 | ^ ,                       |  |
| Monostable Multivibrator: |                    |                    |             |          |                           |  |
| Positive-Edge Trigger     | 4,14               | 5,6,7,9,12         | 8           | 10,11    | 1                         |  |
| Negative-Edge Trigger     | 4,8,14             | 5,7,9,12           | 6           | 10,11    | $t_{M}$ (10,11) = 2.48 RC |  |
| Retriggerable             | 4,14               | 5,6,7,9            | 8,12        | 10,11    | " '                       |  |
| External Countdown*       | 14                 | 5,6,7,8,9,12       | _           | 10,11    | l                         |  |

- ▲ See Text.
- # First positive ½ cycle pulse-width = 2.48 RC, see Note on Page 3-134.
- \* Input Pulse to Reset of External Counting Chip External Counting Chip Output To Terminal 4





Fig. 2—CD4047B logic diagram.