## 7주차 결과보고서

전공: 신문방송학과 학년: 4학년 학번: 20191150 이름: 전현길

1. even parity bit generator 및 checker의 simulation 결과 및 과정에 대해 설명하시오. (진리표 작성 및 k-map 포함)

#### a. even parity bit generator

| source code                                 | testbench code                                                                 | pari | ty gene | erator | truth t | able   |
|---------------------------------------------|--------------------------------------------------------------------------------|------|---------|--------|---------|--------|
|                                             | `timescale 1ns / 1ps                                                           |      | inŗ     | out    |         | output |
|                                             | module generator_tb;                                                           |      |         |        |         |        |
|                                             | reg aa, bb, cc, dd;<br>wire out1;                                              | a    | b       | С      | d       | P      |
| `timescale 1ns / 1ps                        | generator u_test(<br>.a (aa), .b (bb), .c (cc), .d (dd),<br>.out1 (out1)<br>); | 0    | 0       | 0      | 0       | 0      |
| module generator(<br>input a, b, c, d,      | initial begin<br>aa = 1'b0;<br>bb = 1'b0;                                      | 0    | 0       | 0      | 1       | 1      |
| output out1<br>);<br>assign out1 = a^b^c^d; | cc = 1'b0;<br>dd = 1'b0;<br>end                                                | 0    | 0       | 1      | 0       | 1      |
| endmodule                                   | always@(aa or bb or cc or dd) begin<br>aa <= #400 ~aa;<br>bb <= #200 ~bb;      | 0    | 0       | 1      | 1       | 0      |
|                                             | cc <= #100 ~cc;<br>dd <= #50 ~dd;<br>end                                       | 0    | 1       | 0      | 0       | 1      |
|                                             | initial begin<br>#800<br>\$finish;<br>end                                      | 0    | 1       | 0      | 1       | 0      |
|                                             | endmodule                                                                      | 0    | 1       | 1      | 0       | 0      |
| I                                           | Karnaugh Map                                                                   | 0    | 1       | 1      | 1       | 1      |
| AB 00                                       | 01 11 10                                                                       | 1    | 0       | 0      | 0       | 1      |
|                                             |                                                                                | 1    | 0       | 0      | 1       | 0      |
| 00 0                                        |                                                                                | 1    | 0       | 1      | 0       | 0      |
| <b>01</b> 1                                 | 0 1 0                                                                          | 1    | 0       | 1      | 1       | 1      |
|                                             |                                                                                | 1    | 1       | 0      | 0       | 0      |
| 11 0                                        | 1 0 1                                                                          | 1    | 1       | 0      | 1       | 1      |
| 10 1                                        | 0 1 0                                                                          | 1    | 1       | 1      | 0       | 1      |
|                                             |                                                                                | 1    | 1       | 1      | 1       | 0      |

# SOP form (by K-map) P a^b^c^d





even parity bit generator는 전송된 이진 데이터에서 '1'의 개수가 홀수 개이면 1을, '1'의 개수가 짝수 개이면 0을 출력한다. 따라서, 결과적으로 전송되는 이진 데이터에서 '1'의 개수는 항상 짝수 개가 된다. 따라서, binary data의 각 bit를 전부 XOR 연산하면 even parity bit를 생성할 수 있다. 이 경우 4bit data가 입력되므로 even parity bit 는, 다음과 같다.

EPB = 
$$a \oplus b \oplus c \oplus d$$

실험 결과, EPB의 값이 해당 식을 만족하고 출력된 데이터에서 1이 홀수 개 출력된 경우가 없으므로 성공적으로 even parity bit가 출력되었다.

### b. even parity bit checker

| source code                             | testbench code                                                        | pai | rity c | hecke | er tru | ıth ta | ble |
|-----------------------------------------|-----------------------------------------------------------------------|-----|--------|-------|--------|--------|-----|
|                                         |                                                                       |     |        | input |        |        | out |
|                                         |                                                                       | а   | b      | С     | d      | е      | PEC |
|                                         |                                                                       | 0   | 0      | 0     | 0      | 0      | 0   |
|                                         |                                                                       | 0   | 0      | 0     | 0      | 1      | 1   |
|                                         |                                                                       | 0   | 0      | 0     | 1      | 0      | 1   |
|                                         |                                                                       | 0   | 0      | 0     | 1      | 1      | 0   |
|                                         |                                                                       | 0   | 0      | 1     | 0      | 0      | 1   |
|                                         |                                                                       | 0   | 0      | 1     | 0      | 1      | 0   |
|                                         | `timescale 1ns / 1ps                                                  | 0   | 0      | 1     | 1      | 0      | 0   |
|                                         | module checker_tb;                                                    | 0   | 0      | 1     | 1      | 1      | 1   |
|                                         | reg aa, bb, cc, dd, ee;                                               | 0   | 1      | 0     | 0      | 0      | 1   |
|                                         | wire out1;                                                            | 0   | 1      | 0     | 0      | 1      | 0   |
|                                         | checker u_test(<br>.a (aa), .b (bb), .c (cc), .d (dd), .e (ee),       | 0   | 1      | 0     | 1      | 0      | 0   |
|                                         | out1 (out1)                                                           |     | 1      | 0     | 1      | 1      | 1   |
| timescale 1ns / 1ps                     | initial begin<br>aa = 1'b0;<br>bb = 1'b0;<br>cc = 1'b0;<br>dd = 1'b0; | 0   | 1      | 1     | 0      | 0      | 0   |
| module checker(<br>input a, b, c, d, e, |                                                                       | 0   | 1      | 1     | 0      | 1      | 1   |
| output out1 // PEC                      |                                                                       | 0   | 1      | 1     | 1      | 0      | 1   |
| assign out1 = a^b^c^d^e;                | ee = 1'b0;<br>end                                                     | 0   | 1      | 1     | 1      | 1      | 0   |
| endmodule                               | always@(aa or bb or cc or dd or ee)                                   | 1   | 0      | 0     | 0      | 0      | 1   |
|                                         | begin<br>aa <= #400 ~aa;<br>bb <= #200 ~bb;                           | 1   | 0      | 0     | 0      | 1      | 0   |
|                                         | cc <= #100 ~bb;<br>cd <= #100 ~cc;<br>dd <= #50 ~dd;                  | 1   | 0      | 0     | 1      | 0      | 0   |
|                                         | ee <= #25 ~ee;                                                        | 1   | 0      | 0     | 1      | 1      | 1   |
|                                         | initial begin                                                         | 1   | 0      | 1     | 0      | 0      | 0   |
|                                         | #800<br>\$finish;                                                     | 1   | 0      | 1     | 0      | 1      | 1   |
|                                         | end                                                                   | 1   | 0      | 1     | 1      | 0      | 1   |
|                                         | endmodule                                                             | 1   | 0      | 1     | 1      | 1      | 0   |
|                                         |                                                                       | 1   | 1      | 0     | 0      | 0      | 0   |
|                                         |                                                                       | 1   | 1      | 0     | 0      | 1      | 1   |
|                                         |                                                                       | 1   | 1      | 0     | 1      | 0      | 1   |
|                                         |                                                                       | 1   | 1      | 0     | 1      | 1      | 0   |
|                                         |                                                                       | 1   | 1      | 1     | 0      | 0      | 1   |
|                                         |                                                                       | 1   | 1      | 1     | 0      | 1      | 0   |
|                                         |                                                                       | 1   | 1      | 1     | 1      | 0      | 0   |
|                                         |                                                                       | 1   | 1      | 1     | 1      | 1      | 1   |

|     | SOP form (by K-map) |
|-----|---------------------|
| PEC | a^b^c^d^e           |

|       |    |       |    | Karnau | gh Map |     |       |    |    |
|-------|----|-------|----|--------|--------|-----|-------|----|----|
|       |    | A = 0 |    |        |        |     | A = 1 |    |    |
| DE BC | 00 | 01    | 11 | 10     | DE     | 00  | 01    | 11 | 10 |
| 00    | 0  | 1     | 0  | 1      | 00     | 1   | 0     | 1  | 0  |
| 01    | 1  | 0     | 1  | 0      | 01     | 0   | 1     | 0  | 1  |
| 11    | 0  | 1     | 0  | 1      | 11     | 1   | 0     | 1  | 0  |
| 10    | 1  | 0     | 1  | 0      | 10     | 0   | 1     | 0  | 1  |
|       |    | 29.   |    | oc 71. |        | ē . |       |    |    |





even parity bit checker는 even parity bit를 포함한 이진 데이터에서 '1'의 개수가 홀수 개이면 1, 짝수 개이면 0을 출력한다. even parity bit가 추가되었을 뿐 동작 원리는 generator와 같으므로, 각 bit를 전부 XOR 연산해 even parity를 확인할 수 있다.

$$\mathsf{EPC} \, = \, \mathsf{a} \, \oplus \, \mathsf{b} \, \oplus \, \mathsf{c} \, \oplus \, \mathsf{d} \, \oplus \, \mathsf{EPB}$$

실험 결과, EPB의 값이 해당 식을 만족하고 5bit data에서 1이 홀수 개 출력된 경우에만 EPC가 1로 출력되었으므로 성공적으로 even parity checker가 구현되었다.

# 2. odd parity bit generator 및 checker의 simulation 결과 및 과정에 대해 설명하시오. (진리표 작성 및 k-map 포함)

### a. odd parity bit generator

| source                                 | code     | te                                                   | stbench c            | ode          | pari | ty gene | erator | truth t | able   |
|----------------------------------------|----------|------------------------------------------------------|----------------------|--------------|------|---------|--------|---------|--------|
|                                        |          | `timescale 1                                         | ns / 1ps             |              |      | inp     | out    |         | output |
|                                        |          | module gene                                          |                      |              |      |         |        |         |        |
|                                        |          | reg aa, bb, o<br>wire out1;                          | a                    | b            | С    | d       | P      |         |        |
| `timescale 1r                          | ns / 1ps | generator u_<br>.a (aa), .b (b<br>.out1 (out1)<br>); |                      | 0            | 0    | 0       | 0      | 1       |        |
| module gene<br>input a, l<br>output ou | b, c, d, | initial begin<br>aa = 1'bi<br>bb = 1'bi              |                      |              | 0    | 0       | 0      | 1       | 0      |
| );<br>assign o                         | out1 =   | cc = 1'b(<br>dd = 1'b)                               | 0                    | 0            | 1    | 0       | 0      |         |        |
| ~(a^b^c^d);<br>endmodule               |          | aa <= #4<br>bb <= #2                                 | 400 ~aa;<br>200 ~bb; | or dd) begin | 0    | 0       | 1      | 1       | 1      |
|                                        |          | cc <= #1<br>dd <= #!<br>end                          |                      |              | 0    | 1       | 0      | 0       | 0      |
|                                        |          | initial begin<br>#800<br>\$finish;<br>end            | 0                    | 1            | 0    | 1       | 1      |         |        |
|                                        |          | endmodule                                            |                      |              | 0    | 1       | 1      | 0       | 1      |
|                                        | F        | Karnaugh M                                           | ap                   |              | 0    | 1       | 1      | 1       | 0      |
| CD                                     | 00       | 01                                                   | 11                   | 10           | 1    | 0       | 0      | 0       | 0      |
| = 7                                    |          |                                                      |                      |              | 1    | 0       | 0      | 1       | 1      |
| 00                                     |          | 0                                                    |                      | 0            | 1    | 0       | 1      | 0       | 1      |
| 01                                     | 0        | 1                                                    | 0                    | 1            | 1    | 0       | 1      | 1       | 0      |
|                                        |          |                                                      |                      |              | 1    | 1       | 0      | 0       | 1      |
| 11                                     | 1        | 0                                                    | 1                    | 0            | 1    | 1       | 0      | 1       | 0      |
| 10                                     | 0        | 1                                                    | 0                    | 1            | 1    | 1       | 1      | 0       | 0      |
|                                        |          |                                                      |                      |              | 1    | 1       | 1      | 1       | 1      |

|   | SOP form (by K-map) |
|---|---------------------|
| P | ~(a^b^c^d)          |





odd parity bit generator는 전송된 이진 데이터에서 '1'의 개수가 홀수 개이면 0을, '1'의 개수가 짝수 개이면 1을 출력한다. 따라서, 결과적으로 전송되는 이진 데이터에서 '1'의 개수는 항상 홀수 개가 된다. 따라서, binary data의 각 bit를 전부 XOR 연산한 뒤 NOT 연산하면 odd parity bit를 생성할 수 있다. 이 경우 4bit data가 입력되므로 o dd parity bit는, 다음과 같다.

OPB = 
$$\overline{a \oplus b \oplus c \oplus d}$$

실험 결과, OPB의 값이 해당 식을 만족하고 출력된 데이터에서 1이 홀수 개 출력된 경우가 없으므로 성공적으로 odd parity bit가 출력되었다.

### b. odd parity bit checker

| source code                             | testbench code                                                  | paı | rity c | hecke | er tru | ıth ta | ıble |
|-----------------------------------------|-----------------------------------------------------------------|-----|--------|-------|--------|--------|------|
|                                         |                                                                 |     |        | input |        |        | out  |
|                                         |                                                                 | a   | b      | С     | d      | е      | PEC  |
|                                         |                                                                 | 0   | 0      | 0     | 0      | 0      | 1    |
|                                         |                                                                 | 0   | 0      | 0     | 0      | 1      | 0    |
|                                         |                                                                 | 0   | 0      | 0     | 1      | 0      | 0    |
|                                         |                                                                 | 0   | 0      | 0     | 1      | 1      | 1    |
|                                         |                                                                 | 0   | 0      | 1     | 0      | 0      | 0    |
|                                         |                                                                 | 0   | 0      | 1     | 0      | 1      | 1    |
|                                         | `timescale 1ns / 1ps                                            | 0   | 0      | 1     | 1      | 0      | 1    |
|                                         | module checker_tb;                                              | 0   | 0      | 1     | 1      | 1      | 0    |
|                                         | reg aa, bb, cc, dd, ee;                                         | 0   | 1      | 0     | 0      | 0      | 0    |
|                                         | wire out1;                                                      | 0   | 1      | 0     | 0      | 1      | 1    |
|                                         | checker u_test(<br>.a (aa), .b (bb), .c (cc), .d (dd), .e (ee), | 0   | 1      | 0     | 1      | 0      | 1    |
|                                         | .out1 (out1)<br> );                                             | 0   | 1      | 0     | 1      | 1      | 0    |
| `timescale 1ns / 1ps                    | initial begin                                                   | 0   | 1      | 1     | 0      | 0      | 1    |
| module checker(<br>input a, b, c, d, e, | aa = 1'b0;<br>bb = 1'b0;                                        | 0   | 1      | 1     | 0      | 1      | 0    |
| output out1 // PEC<br>);                |                                                                 | 0   | 1      | 1     | 1      | 0      | 0    |
| assign out1 =<br>~(a^b^c^d^e);          | ee = 1'b0;<br>end                                               | 0   | 1      | 1     | 1      | 1      | 1    |
| endmodule                               | always@(aa or bb or cc or dd or ee)                             | 1   | 0      | 0     | 0      | 0      | 0    |
| enamodule                               | aa <= #400 ~aa;<br>bb <= #200 ~bb;                              | 1   | 0      | 0     | 0      | 1      | 1    |
|                                         | cc <= #100 ~cc;<br>dd <= #50 ~dd;                               | 1   | 0      | 0     | 1      | 0      | 1    |
|                                         | ee <= #25 ~ee;                                                  | 1   | 0      | 0     | 1      | 1      | 0    |
|                                         | initial begin                                                   | 1   | 0      | 1     | 0      | 0      | 1    |
|                                         | #800<br>\$finish;                                               | 1   | 0      | 1     | 0      | 1      | 0    |
|                                         | end                                                             | 1   | 0      | 1     | 1      | 0      | 0    |
|                                         | endmodule                                                       | 1   | 0      | 1     | 1      | 1      | 1    |
|                                         |                                                                 | 1   | 1      | 0     | 0      | 0      | 1    |
|                                         |                                                                 | 1   | 1      | 0     | 0      | 1      | 0    |
|                                         |                                                                 | 1   | 1      | 0     | 1      | 0      | 0    |
|                                         |                                                                 | 1   | 1      | 0     | 1      | 1      | 1    |
|                                         |                                                                 | 1   | 1      | 1     | 0      | 0      | 0    |
|                                         |                                                                 | 1   | 1      | 1     | 0      | 1      | 1    |
|                                         |                                                                 | 1   | 1      | 1     | 1      | 0      | 1    |
|                                         |                                                                 | 1   | 1      | 1     | 1      | 1      | 0    |

|     | SOP form (by K-map) |
|-----|---------------------|
| PEC | ~(a^b^c^d^e)        |

|             |       |    | Karnau | gh Map   |    |    |    |    |  |
|-------------|-------|----|--------|----------|----|----|----|----|--|
|             | A = 0 |    |        | A = 1    |    |    |    |    |  |
| BC 00       | 01    | 11 | 10     | BC<br>DE | 00 | 01 | 11 | 10 |  |
| 00 1        | 0     | 1  | 0      | 00       | 0  | 1  | 0  | 1  |  |
| <b>01</b> 0 | 1     | 0  | 1      | 01       | 1  | О  | 1  | 0  |  |
| 11 1        | 0     | 1  | 0      | 11       | 0  | 1  | 0  | 1  |  |
| <b>10</b> 0 | 1     | 0  | 1      | 10       | 1  | 0  | 1  | 0  |  |





odd parity bit checker는 odd parity bit를 포함한 이진 데이터에서 '1'의 개수가 홀수 개이면 0, 짝수 개이면 1을 출력한다. odd parity bit가 추가되었을 뿐 동작 원리는 generator와 같으므로, 각 bit를 전부 XOR 연산한 뒤 NOT 연산해 odd parity를 확인할 수 있다.

$$OPC = \overline{a \oplus b \oplus c \oplus d \oplus OPB}$$

실험 결과, OPB의 값이 해당 식을 만족하고 5bit data에서 1이 짝수 개 출력된 경우에만 OPC가 1로 출력되었으므로 성공적으로 odd parity checker가 구현되었다.

# 3. 2-bit binary comparator simulation 결과 및 과정에 대해서 설명하시오. (Truth table 작성 및 k-map 포함)

| source code                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | testbench code                                                  | 2bi            | t co           | mpaı           | rator          | trut   | h ta | ble |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------|----------------|----------------|----------------|----------------|--------|------|-----|
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                                 |                | inp            | out            |                | output |      |     |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                                 | $\mathbf{a}_1$ | $\mathbf{a}_2$ | b <sub>1</sub> | b <sub>2</sub> | G      | Z    | S   |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | `timescale 1ns / 1ps                                            | 0              | 0              | 0              | 0              | 0      | 1    | 0   |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | module comparator_tb;                                           | 0              | 0              | 0              | 1              | 0      | 0    | 1   |
| `timescale 1ns / 1ps                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | reg a1, a2, b1, b2;<br>wire G, Z, S;                            | 0              | 0              | 1              | 0              | 0      | 0    | 1   |
| module comparator(<br>input a1, a2, b1, b2,                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | comparator u_test(<br>  .a1 (a1), .a2 (a2), .b1 (b1), .b2 (b2), | 0              | 0              | 1              | 1              | 0      | 0    | 1   |
| output G, Z, S // greater, smaller, equals                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | .G (G), .Z (Z), .S (S)<br>);                                    | 0              | 1              | 0              | 0              | 1      | 0    | 0   |
| );<br>assign G = (a1&~b1)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | initial begin<br>a1 = 1'b0;                                     | 0              | 1              | 0              | 1              | 0      | 1    | 0   |
| (a2&~b1&~b2)<br>(a1&a2&~b2);                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | a2 = 1'b0;<br>b1 = 1'b0;                                        |                | 1              | 1              | 0              | 0      | 0    | 1   |
| assign Z = (~a1 & ~a2 & ~b1 & ~b2)   (~a1 & a2 & ~a2 & | b2 = 1'b0;<br>end                                               | 0              | 1              | 1              | 1              | 0      | 0    | 1   |
| ~b1 & b2)   (a1 & ~a2 & b1 & ~b2)   (a1 & a2 & b1 & b2);                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |                                                                 | 1              | 0              | 0              | 0              | 1      | 0    | 0   |
| assign S = (~a1 & b1)  <br>(~a2 & b1 & b2)   (~a1 &                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | a2 <= #200 ~a2;<br>b1 <= #100 ~b1;                              | 1              | 0              | 0              | 1              | 1      | 0    | 0   |
| ~a2 & b2);                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | b2 <= #50 ~b2;<br>end                                           | 1              | 0              | 1              | 0              | 0      | 1    | 0   |
| endmodule                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | initial begin<br>#800                                           | 1              | 0              | 1              | 1              | 0      | 0    | 1   |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | \$finish;<br>end                                                | 1              | 1              | 0              | 0              | 1      | 0    | 0   |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | endmodule                                                       | 1              | 1              | 0              | 1              | 1      | 0    | 0   |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                                 | 1              | 1              | 1              | 0              | 1      | 0    | 0   |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                                 | 1              | 1              | 1              | 1              | 0      | 1    | 0   |

|          | Karnaugh Map |    |    |    |    |    |    |    |    |  |          |    |    |    |    |
|----------|--------------|----|----|----|----|----|----|----|----|--|----------|----|----|----|----|
|          |              | G  |    |    |    |    | Z  |    |    |  | S        |    |    |    |    |
| AB<br>CD | 00           | 01 | 11 | 10 | CD | 00 | 01 | 11 | 10 |  | AB<br>CD | 00 | 01 | 11 | 10 |
| 00       | 0            | 1  | 1  | 1  | 00 | 1  | 0  | О  | 0  |  | 00       | 0  | 0  | 0  | 0  |
| 01       | 0            | 0  | 1  | 1  | 01 | 0  | 1  | 0  | 0  |  | 01       | 1  | 0  | 0  | 0  |
| 11       | 0            | 0  | 0  | 0  | 11 | 0  | 0  | 1  | 0  |  | 11       | 1  | 1  | 0  | 1  |
| 10       | 0            | 0  | 1  | 0  | 10 | 0  | 0  | 0  | 1  |  | 10       | 1  | 1  | 0  | 0  |





2-bit 비교기는 2bit 이진수 A, B 둘을 비교하여 A>B, A=B, A<B의 결과를 출력하는 조합 논리 회로이다. MSB부터 비교해 먼저 대소를 비교하고, 그 결과가 같다면 다음 bit 를 비교하는 방식으로 연산을 수행한다. 이 경우 A>B를 G, A=B를 Z, A<B를 S로 나타내면 다음과 같다.

|                                                                                | SOP form (by K-map)                                                 |
|--------------------------------------------------------------------------------|---------------------------------------------------------------------|
| G (A>B)                                                                        | $a_1b_1' + a_2b_1'b_2' + a_1a_2b_2'$                                |
| Z (A=B)                                                                        | $a_1a_2b_1b_2 + a_1'a_2'b_1'b_2' + a_1a_2'b_1b_2' + a_1'a_2b_1'b_2$ |
| S (A <b)< th=""><th><math>a_1'b_1 + a_2'b_1b_2 + a_1'a_2'b_2</math></th></b)<> | $a_1'b_1 + a_2'b_1b_2 + a_1'a_2'b_2$                                |

시뮬레이션 결과, G, Z, S의 논리적 동작과 실제 출력 결과가 동일하게 나타났으므로 정상적으로 2-bit 비교기가 구현된 것을 확인할 수 있었다.

#### 4. 결과 검토 및 논의 사항

이번 실험에서는 even parity bit generator/checker, odd parity bit generator/c hecker, 2bit binary comparator를 각각 verilog 상에서 구현하여 시뮬레이션해 보았으며, FPGA 보드를 활용하여 실제 출력 결과를 확인해 보았다. 각 회로의 논리적 동작에 따라 진리표를 그리고, Karnaugh map을 그림으로써 SOP, POS 식을 도출했다. 실험 결과, 진리표를 바탕으로 기대되었던 동작이 정상적으로 이루어졌음을 확인했다.

#### 5. 추가 이론 조사 및 작성

카르노 맵은 주로 6-input 입력에 대해서까지만 유용하다. 5-input 카르노맵까지는 4 \*4 grid를 두 개 그림으로써 작성했지만, 6-input 카르노 맵은 어떻게 그려야 할까?



Out =  $A\overline{X} + AB\overline{Y} + B\overline{X}\overline{Y} + ABC\overline{Z} + AC\overline{Y}\overline{Z} + BC\overline{X}\overline{Z} + C\overline{X}\overline{Y}\overline{Z}$ 6 - variable Karnaugh map (overlay)

다음과 같은 그림을 통해 그리는 방법을 살펴볼 수 있다. 한 줄마다 3변수를 할당하여 4개의 하위 맵으로 분할해 그린 뒤, 중복되는 표현식을 찾는다. 각 4개의 submap에서 공통되는 이진수에 따라 essential prime implicants를 찾는 논리는 동일하다.

위와 같은 방식이 어렵다면, 4변수 카르노 맵을 4개 그려 3차원으로 쌓아서 그릴 수도 있다. A, B, C, D, E, F 6변수에 대해 AB/CD 4변수 서브맵을 4개 그렸다면, EF = 00, 01, 10, 11에 대응하는 각 서브맵들 중에서 겹쳐져 있는 값을 찾아 각 EF 중 어떤 값이 공통되는지 확인하면 된다. 두 방법 모두 원리는 동일하므로 편한 방식으로 그리면 된다.