## 14주차 결과보고서

전공: 신문방송학과 학년: 4학년 학번: 20191150 이름: 전현길

1. Overlapping 방식의 Sequence Detector 1101 Moore machine 구현 (verilog source, simulation 결과, 상태도(State Table) 및 상태표(State Diagram) 작성)



| O(t)           | next state Q(t+1) |       |
|----------------|-------------------|-------|
| Q(t)           | x = 0             | x = 1 |
| $S_0$          | S <sub>0</sub>    | $S_1$ |
| $S_1$          | S <sub>0</sub>    | $S_2$ |
| $S_2$          | $S_3$             | $S_2$ |
| S <sub>3</sub> | S <sub>0</sub>    | $S_4$ |
| S <sub>4</sub> | S <sub>0</sub>    | $S_2$ |

| source code                                                                                                                                                           | testbench code                                                                                                                |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------|
| **Source code**  **Timescale 1ns / 1ps  module moore_1101_detector (                                                                                                  | 'timescale 1ns / 1ps  module moore_1101_detector_tb;  reg x, rst, clk; wire out; wire [3:0] seq;  moore_1101_detector u_test( |
| end default: next_state = S0; endcase // sequence 출력 seq[3] <= x; seq[2] <= seq[3]; seq[1] <= seq[2]; seq[0] <= seq[1]; // 상태 전환 current_state <= next_state; end end | initial begin<br>#50 rst = 1'b1;<br>#300<br>#100 rst = 1'b0;<br>#50 rst = 1'b1;<br>#400<br>\$finish;<br>end<br>endmodule      |
| endmodule                                                                                                                                                             |                                                                                                                               |



sequence detector란 연속적으로 입력되는 bit sequence에서 특정한 patt ern의 bit sequence를 검출하는 소자이다.

이번에 구현할 1101 sequence detector moore machine의 경우 입력 se quence에서 '1101'을 검출하면 High 신호를 출력하고, 그 외에는 Low를 출력한다. moore model로 구현했기 때문에 입력값과 무관하게 현재 상태에 따라 값을 출력하며, 5가지 상태  $S_0$ - $S_4$  를 갖는다.

Verilog 코드 상의 구현을 위해 always @(posedge clk)문을 사용해 클럭이 상승 엣지일 때 입력값 x의 현재 값에 따라 상태를 변화시키도록 했다. 현재 상태와 다음 상태를 저장하기 위해 3bit register 변수 reg[2:0] current\_register, next\_register 변수를 선언했다. 입력값과 현재 상태에 따라 다음 상태를 결정하기 위해서는 case (current\_case)문을 사용했다.

parameter문으로 선언된 S0, S1, S2, S3, S4는 각 상태 bit에 이름을 적어준 것인데, 코드의 가독성을 높이기 위해 사용했다. parameter를 선언하지 않고 대신 3'b000, 3'b111 등을 그대로 사용하더라도 동일하게 동작한다. 또 ca se별 상태의 변화를 간결하게 나타내기 위해서 삼항 연산자를 사용했다.

다르게 구현할 수도 있다. next\_state 변수를 생략하고 current\_state를 즉시 바꿔 3bit register를 절약할 수도 있다. 또 입력된 sequence에는 관심이 없고 '1101'이 입력됐는지에만 관심이 있다면 seq에 쓰이는 4bit register를 절약할 수도 있다. 입력된 seq 변수를 이용해 if (seq == 4b'1101)문을 사용해 1101이 입력되었는지 조사할 수도 있다. 단 이런 구현의 경우 FSM의 개념과는 조금 거리가 있다.

시뮬레이션 결과, rst 값에 따라 회로 상태의 초기화가 정상적으로 이루어졌고, '1101'이 입력되었을 때에만 out 변수가 set되는 것을 확인할 수 있었다. 회로가 1101 sequence detector의 논리적 동작과 동일하게 동작하므로 성공적으로 구현된 것을 확인할 수 있었다.

## 2-1. Overlapping 방식의 Sequence Detector 10101 moore machine 구현 (verilog source, simulation 결과, 상태도(State Table) 및 상태표(State Diagram) 작성)



| O(t)           | next state Q(t+1) |       |  |
|----------------|-------------------|-------|--|
| Q(t)           | x = 0             | x = 1 |  |
| $S_0$          | $S_0$             | $S_1$ |  |
| $S_1$          | $S_2$             | $S_1$ |  |
| $S_2$          | $S_0$             | $S_3$ |  |
| $S_3$          | $S_4$             | $S_1$ |  |
| S <sub>4</sub> | S <sub>0</sub>    | $S_5$ |  |
| $S_5$          | S <sub>4</sub>    | $S_1$ |  |

| source code                                         | testbench code                                                                                                               |
|-----------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------|
| 'timescale 1ns / 1ps  module moore_10101_detector ( | 'timescale 1ns / 1ps module moore_10101_detector_tb; reg x, rst, clk; wire out; wire [4:0] seq; moore_10101_detector u_test( |



10101 sequence detector moore machine의 경우 입력 sequence에서 '10101'을 검출하면 High 신호를 출력하고, 그 외에는 Low를 출력한다. meal y model로 구현했기 때문에 입력값과 무관하게 현재 상태에 따라 값을 출력하며, 6가지 상태  $S_0$ - $S_5$  를 갖는다.

Verilog 코드 상의 구현의 경우 위의 1101 sequence detector와 거의 동

일하다. 테스트벤치 코드 역시 시뮬레이션 중 10101이 들어올 수 있도록 x의 값의 변화를 조정해준 것 외에 큰 변동 사항이 없다.

시뮬레이션 결과, rst 값에 따라 회로 상태의 초기화가 정상적으로 이루어졌고, '10101'이 입력되었을 때에만 out 변수가 set되는 것을 확인할 수 있었다. 회로가 10101 sequence detector의 논리적 동작과 동일하게 동작하므로 성 공적으로 구현된 것을 확인할 수 있었다.

## 2-2. Overlapping 방식의 Sequence Detector 10101 mealy machine 구현 (verilog source, simulation 결과, 상태도(State Table) 및 상태표(State Diagram) 작성)



| Q(t)           | next state Q(t+1) |                | output |       |
|----------------|-------------------|----------------|--------|-------|
|                | x = 0             | x = 1          | x = 0  | x = 1 |
| S <sub>0</sub> | S <sub>0</sub>    | $S_1$          | 0      | 0     |
| S <sub>1</sub> | $S_2$             | S <sub>1</sub> | 0      | 0     |
| $S_2$          | S <sub>0</sub>    | S <sub>3</sub> | 0      | 0     |
| S <sub>3</sub> | S <sub>4</sub>    | S <sub>1</sub> | 0      | 0     |
| S <sub>4</sub> | S <sub>0</sub>    | S <sub>3</sub> | 0      | 1     |

| parameter 3 bouou, 51 - 3 bouou, 52 - 3'bo10, S3 = 3'bo11, S4 = 3'b100, S5 = 3'b101; reg [2:0] current_state, next_state;  always@ (posedge clk) begin     if (!rst) begin // active-low         current_state <= S0;     out <= 1'b0;         seq <= 5'b00000; end     else begin     out = 1'b0;     case (current_state)         S0: next_state = x ? S0 : S1;         S1: next_state = x ? S0 : S3;         S3: next_state = x ? S0 : S3;         S3: next_state = x ? S4 : S1;         S4: begin | 'timescale 1ns / 1ps module mealy_10101_detector_tb; reg x, rst, clk; wire out; wire [4:0] seq; mealy_10101_detector u_test( |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------|



10101 sequence detector mealy machine의 경우 입력 sequence에서 '10101'을 검출하면 High 신호를 출력하고, 그 외에는 Low를 출력한다. mealy model로 구현했기 때문에 입력값과 현재 상태에 따라 값을 출력하며, 5가지 상태  $S_0$ - $S_4$  를 갖는다.

전체적인 Verilog 코드 상의 구현은 moore model의 구현과 유사하지만,

최종적으로 1이 출력되는 상태 S4에서의 구현이 조금 다르다. 입력값에 따라 출력이 변화하는 것을 나타내기 위해 out = x로 입력값을 할당했다.

시뮬레이션 결과, rst 값에 따라 회로 상태의 초기화가 정상적으로 이루어졌고, '10101'이 입력되었을 때에만 out 변수가 set되는 것을 확인할 수 있었다. 회로가 10101 sequence detector의 논리적 동작과 동일하게 동작하므로 성 공적으로 구현된 것을 확인할 수 있었다.