# Pipeline 代码部分开发文档

文档:徐栋

南京大学, 计算机科学技术系

邮箱: dc.swind@gmail.com

时间: 2014.6.24

# 1 文档介绍

此工程为南京大学计算机系计算机体系结构实验大作业设计。在本工程中我们设计了 MIPS 流水线,在完成 最基本功能的基础上,加入了冒险模块、转发模块、Cache 模块、并进行了静态分支预测。使其可以正确的执行约 50 条 MIPS 指令。在实验中,我们引入了之前实验没有使用的指令,例如 bne、beq、sb、sh、lb、lbu、lh、lhu 等。因为电路 (图纸) 的设计相对比较完善,所以在 controller 中还是可以加入新的指令。这份文档主要是徐栋同学在实验中完成的部分,包括工程文件的构成、部分代码实现细节及 API、Cache 的设计、代码中的命名规则、控制信号的设计及介绍等。

# 2 工程文件构成

| pipeline |                   | 介绍 |                                |
|----------|-------------------|----|--------------------------------|
|          | ALU.v             |    | ALU 模块,包含 ALU 控制器,实现 ALU 功能    |
|          | Condition_Check.v | *  | 根据 ALU 产生的信号等进行条件判断写使能,跳转等     |
|          | Controller.v      | *  | 控制器模块,进行指令译码,控制信号赋值            |
|          | DataMemory.v      |    | 数据存储器模块,下降沿写入,读为组合逻辑           |
|          | EX_MEM_Seg.v      |    | 第三段寄存器,信号的输入及输出,在时钟上升沿工作       |
|          | Forward.v         | *  | 转发单元,处理数据同步问题                  |
|          | HazardControl.v   | *  | 冒险控制单元,控制冒险问题                  |
|          | ID_EX_Seg.v       |    | 第二段寄存器,信号的输入输出,在时钟上升沿工作        |
|          | IF_ID_Seg.v       |    | 第一段寄存器,信号的输入输出,在时钟上升沿工作        |
|          | insruMemory.v     |    | 指令寄存器单元,设置仿真指令,模块在下降沿提供写       |
|          | MEM_WB_Seg.v      |    | 第四段寄存器,信号的输入输出,在时钟上升沿工作        |
|          | Memory_Shift.v    | *  | lwl、swr 等指令的移位部分               |
|          | MIPS_Register.v   |    | 寄存器组模块,寄存器组初值设置                |
|          | NumExpansion.v    |    | 立即数扩展单元                        |
|          | PC.v              |    | PC 控制单元, PC 的初始化, 在下降沿 PC 的写入  |
|          | pipeline.v        | *  | 流水线主单元,将各个模块连线                 |
|          | Shifter.v         |    | 移位单元,桶形移位器                     |
|          | Cache.v           | *  | Cache 模块,Datamemory 的 cache 设计 |

# 3 各信号命名规则

因为在其他模块中的变量的个数较少,且命名时已经隐含了其意义,所以这里主要说明主模块及段寄存器中的命名规则,在主模块中,主要考虑到许多在不同段的同名信号的取值是不同的,所以要在命名上加以区分。在主模块中,几乎所有的信号都是 wire 线型。在定义变量名时,遵循以下规则:

- 1. 所有段之后产生的变量,均在表意名称后加段名表示,例如第一段的输出加 \_IF 表示;第二段加 \_ID;第三段加 \_EX;第四段加 \_MEM.
- 2. 所有模块的变量的定义分模块进行,且变量的定义在信号输出的地方定义。例如第一段的输出信号在第一段定义。
- 3. 所有段寄存器模块内部变量均按照设计图的变量顺序从上至下定义,输入输出一一对应,输出加 reg 型存储变量值。
  - 4. 仿真时主模块输出信号命名: 为简化命名, 将各段信号定义注释掉, 在 output 处定义。

# 4 控制信号,指令译码

### 4.1 控制信号表

|                                    | 1           | 4    | 5    | 7     | 11   | 13   | 12   | 15   | 22   | 16     | 24   | 2    | 3     | 14   | 8    | 17   | 9    | 10   | 6    | 18/22 | 19   | 20   | 21/2 |
|------------------------------------|-------------|------|------|-------|------|------|------|------|------|--------|------|------|-------|------|------|------|------|------|------|-------|------|------|------|
| 控制器译码表                             | add         | sub  | subu | xor s | srav | sltu | rotr | j    | begz | bgezal | beq  | addi | addiu | slti | xori | lui  | clo  | clz  | seb  | lwrl  | lw   | sw   | swr  |
| RegDt0(0 5'b0,1 Rt)                |             |      |      | 1     |      |      |      | 1    | 0    | 0      | 1    | 1    | 1     | 1    | 1    | 1    | 1    | 1    | 1    | 1     | 1    | 1    |      |
| ID_RsRead(Rs Read 1)               | 1           | 1    | 1    | 1     | 1    | 1    | 0    | 0    | 1    | 1      | 1    | 1    | 1     | 1    | 1    | 0    | 1    | 1    | 0    | 1     | 1    | 1    |      |
| ID_RtRead(Rt Read 1)               |             |      |      | 1     |      |      | 1    | 0    | 0    | 0      | 1    | 0    | 0     | 0    | 0    | 0    | 0    | 0    | 1    | 0     | 0    | 1    |      |
| Ex_top[1:0](00ex,01uex,10luiex)    | ХX          | xx   | 00   | xx    | ХX   | ХX   | xx,  | 00   | 00   | 00     | 00   | 00   | 00    | 00   | 01   | 10   | хx   | хx   | xx   | 00    | 00   | 00   | C    |
| BranchSel                          |             |      |      | 0     |      |      | 1    | 0    | 0    | 1      | 0    | 0    | 0     | 0    | 0    | 0    | 0    | 0    | 0    | 0     | 0    | 0    |      |
| OverflowEn                         | 1           | 1    | 0    | 0     | 0    | 0    | 0    | 0    | 0    | 0      | 0    | 1    | 0     | 0    | 0    | 0    | 0    | 0    | 0    | 0     | 0    | 0    |      |
| Condition[2:0]                     |             |      |      | XXX   |      |      |      | XXX  | 011  | 011    | 001  | XXX  | XXX   | XXX  | XXX  |      | XXX  | XXX  | XXX  | х     | Х    | х    |      |
| Branch                             |             |      |      | 0     |      |      |      | 0    | 1    | 1      | 1    | 0    | 0     | 0    | 0    | 0    | 0    | 0    | 0    | 0     | 0    | 0    |      |
| PC_Write(Op低三位)                    |             |      |      |       |      |      |      |      |      |        |      |      |       |      |      |      |      |      |      |       |      |      |      |
| Mem_write_byte_en[3:0]             |             |      |      | 0000  |      |      |      | 0000 |      |        |      |      | 0000  | 0000 | 0000 | 0000 | 0000 | 0000 | 0000 | 0000  | 0000 | 1111 | 111  |
| Rd_write_byte_en[3:0]              |             |      | 1    | .111  |      |      |      | 0000 | 0000 | 1111   | 0000 | 1111 | 1111  | 1111 | 1111 | 1111 | 1111 | 1111 | 1111 | 1111  | 1111 | 0000 | 000  |
| MemWBSrc(0 一般,1 load)              |             |      |      | 0     |      |      |      | 0    | 0    | 0      | 0    | 0    | 0     | 0    | 0    | 0    | 0    | 0    | 0    | 1     | 1    | 0    |      |
| Jump                               |             |      |      | 0     |      |      |      | 1    | 0    | 0      | 0    | 0    | 0     | 0    | 0    | 0    | 0    | 0    | 0    | 0     | 0    | 0    | 1    |
| ALUShift_sel(0 shift_out,1 ALUout) | 1           | 1    | 1    | 1     | 0    | 1    | 0    | х    | х    | х      | х    | 1    | 1     | 1    | 1    | 1    | 1    | 1    | 1    | 1     | 1    | 1    | 1    |
| MemDateSrc(0 32'b0,1 Rt,2 PC+8)    |             |      |      | XXX   |      |      |      | xxx  | XXX  | 010    | XXX  | XXX  | XXX   | XXX  | XXX  | XXX  | XXX  | XXX  | XXX  | xxx   | XXX  | 001  | 00   |
| ALUSrcA (Rs_out, 32°b0)            |             |      |      | 0     |      |      |      | х    | 0    | 0      | 0    | 0    | 0     | 0    | 0    | 1    | 0    | 0    | 0    | 0     | 0    | 0    |      |
| ALUSrcB (Rt_out,Immediate32)       |             |      |      | 0     |      |      |      | х    | 0    | 0      | 0    | 1    | 1     | 1    | 1    | 1    | 0    | 0    | 1    | 1     | 1    | 1    |      |
| ALU_op[3:0]                        | 1110        | 1111 | 0001 |       | х    | 0111 | Х    | х    | 0001 | 0001   | 0001 | 1110 |       |      | TOOT |      |      | 0010 | 1010 | 0000  | 0000 | 0000 | 000  |
| RegDst[1:0](00 Rd,01 Rt,10 31)     |             |      |      | 00    |      |      |      | xx   | ХX   | 10     | XX   | 01   | 01    | 01   | 01   | 01   | 00   | 00   | 00   | 01    | 01   | XX   | х    |
| Shift_amountSrc(0 shamt 1 Rs)      | х           | х    | х    | Х     | 1    | х    | 0    | х    | Х    | x      | X    | Х    | х     | Х    | Х    | X    | Х    | Х    | X    | х     | х    | X    |      |
| Shift_op[1:0]                      | XX          | XX   | ХX   | XX    | 10   | XX   | 11   | XX   | XX   | XX     | XX   | XX   | XX    | XX   | XX   | X    | XX   | XX   | XX   | х     | X    | XX   | Х    |
|                                    | <b>7</b> 25 |      |      |       |      |      | 31   | 32   | 33   |        |      | _    | 37 38 |      |      | 41   | _    |      |      | 44 4  |      | 6 4  |      |

|                                    | 25   | 26   | 27   | 28   | 29   | 30   | 31   | 32   | 33   | 34   | 35   | 36   | 37   | 38   | 39   | 40   | 41   | 42   | 43    | 44   | 45   | 46         | 47   |
|------------------------------------|------|------|------|------|------|------|------|------|------|------|------|------|------|------|------|------|------|------|-------|------|------|------------|------|
| 控制器译码表                             | sb   | sh   | 1b   | 1bu  | 1h   | 1hu  | blez | bgtz | bltz | bne  | beql | jal  | or   | ori  | and  | andi | addu | slt  | sltiu | sra  | srlv | nop        | nor  |
| RegDt0(0 5'b0,1 Rt)                | 1    | 1    | 1    | 1    | 1    | 1    | 1    | 1    | 1    | 1    | 1    | 1    | 1    | 1    | 1    | 1    | 1    | 1    | 1     | 1    | 1    | 0          | 1    |
| ID_RsRead(Rs Read 1)               | 1    | 1    | 1    | 1    | 1    | 1    | 1    | 1    | 1    | 1    | 1    | 0    | 1    | 1    | 1    | 1    | 1    | 1    | 1     | 0    | 1    | 0          | 1    |
| ID_RtRead(Rt Read 1)               | 1    | 1    | 0    | 0    | 0    | 0    | 1    | 1    | 1    | 1    | 1    | 0    | 1    | 0    | 1    | 0    | 1    | 1    | 0     | 1    | 1    | 0          | 1    |
| Ex_top[1:0](00ex,01uex,10luiex)    |      | 00   | 00   | 00   | 00   | 00   | 00   | 00   | 00   | 00   | 00   | 00   | ХX   | 01   | ХX   | 01   | XX   | ХX   | 00    | ХX   | ХX   | 00         | XX   |
| BranchSel                          |      | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 1    | 0    | 0    | 0    | 0    | 0    | 0    | 0     | 0    | 0    | 0          | 0    |
| OverflowEn                         |      | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0     | 0    | 0    | 0          | 0    |
| Condition[2:0]                     |      |      | XXX  | XXX  |      | XXX  | 101  | 100  | 110  | 010  | 001  | XXX  |      |      |      | XXX  | XXX  | XXX  | XXX   | XXX  | XXX  | 000        | XXX  |
| Branch                             | 0    | 0    | 0    | 0    | 0    | 0    | 1    | 1    | 1    | 1    | 1    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0     | 0    | 0    | 0          | 0    |
| PC_₩rite(Op低三位)                    |      |      |      |      |      |      |      |      |      |      |      |      |      |      |      |      |      | _    |       |      |      |            |      |
| Mem_write_byte_en[3:0]             | 1111 | 1111 | 0000 | 0000 | 0000 | 0000 | 0000 | 0000 | 0000 | 0000 | 0000 | 0000 | 0000 | 0000 | 0000 | 0000 | 0000 | 0000 | 0000  | 0000 | 0000 | 0000       | 0000 |
| Rd_write_byte_en[3:0]              | 0000 | 0000 | 1111 | 0001 | 1111 | 0011 | 0000 | 0000 | 0000 | 0000 | 0000 | 0000 | 1111 | 1111 | 1111 | 1111 | 1111 | 1111 | 1111  | 1111 | 1111 | 00001      | 1111 |
| MemWBSrc(0 一般,1 load)              | 0    | 0    | 1    | 1    | 1    | 1    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0     | 0    | 0    | 0          | 0    |
| Jump                               | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 1    | 0    | 0    | 0    | 0    | 0    | 0    | 0     | 0    | 0    | 0          | 0    |
| ALUShift_sel(0 shift_out,1 ALUout) | 1    | 1    | 1    | 1    | 1    | 1    | х    | х    | х    | х    | х    | х    | 1    | 1    | 1    | 1    | 1    | 1    | 1     | 0    | 0    | 0          | 1    |
| MemDateSrc(0 32'b0,1 Rt,2 PC+8)    | 001  | 001  | XXX   | XXX  | XXX  | 000        | XXX  |
| ALUSrcA (Rs_out, 32'b0)            | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | х    | 0    | 0    | 0    | 0    | 0    | 0    | 0     | 0    | 0    | 0          | 0    |
| ALUSrcB (Rt_out,Immediate32)       | 1    | 1    | 1    | 1    | 1    | 1    | 0    | 0    | 0    | 0    | 0    | х    | 0    | 1    | 0    | 1    | 0    | 0    | 1     | 0    | 0    | 0          | 0    |
| ALU_op[3:0]                        | 0000 | 0000 | 0000 | 0000 | 0000 | 0000 | 0001 | 0001 | 0001 | 0001 | 0001 | х    | 0110 | 0110 | 0100 | 0100 | 0000 | 0101 | 0111  | XXXX | XXXX | 00001      | 000  |
| RegDst[1:0](00 Rd,01 Rt,10 31)     | xx   | ХX   | 01   | 01   | 01   | 01   | XX   | ХX   | ХX   | XX   | ХX   | ХX   | 00   | 01   | 00   | 01   | 00   | 00   | 01    | 00   | 00   | 00         | 00   |
| Shift_amountSrc(0 shamt 1 Rs)      | х    | х    | x    | x    | х    | Y    | x    | х    | х    | x    | x    | x    | x    | x    | v    | x    | x    | x    | Y     | n'   | 1 1  | <b>΄</b> Λ | Y    |
|                                    |      |      |      |      |      | _ ^  |      | ~    |      |      |      |      |      |      |      |      | _ ^  | ^    |       |      |      |            |      |

#### 4.2 控制信号介绍

| 信号名称                   | 介绍                                                  |
|------------------------|-----------------------------------------------------|
| RegDt0                 | 条件跳转指令时,Rt 输入的二选一控制信号,0-5'b00000,1-Rt。              |
| ID_RsRead              | 冒险处理信号,即是否读 Rs 寄存器的值,1-读,0-不读。                      |
| ID_RtRead              | 冒险处理信号,即是否读 Rt 寄存器的值,1-读,0-不读。                      |
| Ex_top[1:0]            | 立即数扩展控制信号,00-符号扩展,01-无符号扩展,10-lui使用。                |
| BranchSel              | bgezal 时选则 PC+8 压入 31                               |
| OverflowEn             | 写入是否关心 Overflow, 1-Overflow 有效时不写入, 0-不关心 Overflow。 |
| Conditon[2:0]          | 条件转移指令的条件。011-bgezal 和 bgez。                        |
| Branch                 | 是否为条件转移指令,1-是,2-否。                                  |
| PC_Write[2:0]          | Op 低三位,处理 load、store 的移位问题。                         |
| Mem_write_byte_en[3:0] | 存储器写入使能,只有 store 指令为 4'b1111。                       |
| Rd_write_byte_en[3:0]  | 寄存器写入使能,是否向寄存器 Rd 写入。同时与 Overflow 有关。               |
| MemWBSrc               | load、store 的 writeback 选择信号,1-load 指令,0-其他指令。       |
| Jump                   | 1-jump 指令,0-非 jump。                                 |
| ALUShift_sel           | 1-选择 ALU 结果, 0-选择移位结果。                              |
| MemDataSrc[2:0]        | 选择器控制信号,选择 Store 的输入及 branch 的 PC+8 的压入。            |
| ALUSrcA                | 0-Rs 值,1-0。                                         |
| ALUSrcB                | 1-jump 指令,0-非 jump。                                 |
| ALU_op[3:0]            | ALU_op                                              |
| RegDst[1:0]            | 写入寄存器选择信号。0-Rd, 1-Rt, 2-R31。                        |
| Shift_amountSrc        | 移位数选择, 0-shamt 立即数, 1-Rs。                           |
| Shift_op[1:0]          | 移位控制信号。                                             |

#### 4.3 指令集介绍

正如在控制信号表中所列出的,我们实现了共计约 50 条 MIPS 指令。为了方便读者理解与阅读本工程、查询指令的含义及 op、func 字段的值,我们在此文档后的附录 1 中给出了指令集的简介。这部分简介均取自 MIPS 指令手册。

#### 4.4 控制器指令译码

控制器模块的设计位于 controller.v 中,因为考虑到可扩充性,所以在具体实现中使用了 case 语句,根据 op 及 func 字段唯一确定一条指令,对应控制信号表进行控制信号赋值。为了使得仿真结果更加直观、更容易判别错误,我在最后将控制器中所有的不确定信号赋值为 x,而不是不赋值,这样避免沿用前面指令的信号导致一些难以发现的错误。为了简化电路,我将其中的部分相似的指令,如 R 型指令的相同的控制信号,在 case(op) 处赋值,而在 case(func) 处只赋值指令各不相同的控制信号,这样就大大简化了电路的复杂程度。

控制器模块的输入为 IR,输出为所有译码出的控制信号。

## 5 Cache 设计及实现

Figure 1: 直接映射 Cache 的地址分割

```
assign writeback = (hit == 0 && valid[block] === 1 && dirty[block] ===1);
1
2
   always @(posedge Clk) begin
3
       up1=!up1;
       hit=((valid [block]==1)&&(tag [block]==addr [(ADDR WIDTH-1):Block Size log
4
           +2+Cache_Size_log]));
       writeramn = (tag[block][2:0] < <5) + (block <<1) + 0;
5
       if (writeback) begin
6
7
           ram[writeramn] <= cache[block][31:0];
           ram[writeramn+1] \le cache[block][63:32];
8
9
       end
   end
10
```

在 DataMemory 的设计中,分别设计了没有 Cache 的 DataMemory(DataMemory.v) 及带有 Cache 的 DataMemory(Cache.v),其功能仿真的结果是一致的,因为带 Cache 的 DataMemory 逻辑较为复杂,所以并未对带 Cache 的 DataMemory 进行简要说明.

由于 Cache 是在完成前面基本功能的基础上添加的,所以在设计 Cache 的时候为了不影响其他部分,将 Cache 与 DataMemory 设计在同一模块并且让其在同一周期内完成,设计时使用了时钟的上升沿和下降沿。在上升沿,判断是否命中,是否需要写回 (writeback),并完成写回(见上图第一段代码)。在下降沿,则是对 Cache 值的修改,为了减少逻辑上的延时,使用 case 语句将 store 指令的 write 和 miss 的修改同步完成。

Cache 的设计如 Figure1 所示,是直接映射。其中 block 共 16 个,所以占 4bit,而 offset 为 2,占 1bit,即每个 offset 为 64bit。同时 32bit 块内 offset 均为 00。在得到 addr 后,首先将其进行分割,得到 tag、block 号和 offset。根据比较 tag 及 valid 来确定是否 hit(见代码中 hit 的表达式),如果 tag 相等且 valid==1则 hit。如果 miss 且 valid==1且 dirty位为 1,则需要写回 (dirty记录 cache 中的值是否被修改。)。当 writeback 信号有效时,则进行写回操作。

模块的输入为数据、地址、使能信号、时钟,输出为数据输出及一些冗余测试信号,如 hit 等。

### 6 其它各模块实现介绍及 API

#### 6.1 Forward.v

```
1    assign Rs_EX_Forward = ((Rs_From_ID_EX === Rd_From_EX_MEM) && (
        RegWrite_From_EX_MEM !== 4b0000))?(2b01):((Rs_From_ID_EX === Rd_From_MEM_WB) && (RegWrite_From_MEM_WB !== 4b0000)?2b10:2b00);
2    assign Rt_EX_Forward = ((RegDstRt === 2b00)&&((Rt_From_ID_EX === Rd_From_EX_MEM) && (RegWrite_From_EX_MEM !== 4b0000)))?(2b01):((RegDstRt === 2b00) && (Rt_From_ID_EX === Rd_From_MEM_WB) && (RegWrite_From_MEM_WB !== 4b0000)?2b10:2b00);
3    assign Rs_LoudUse_Forward = (RegRead[0] & Rs_From_IF_ID === Rd_From_MEM_WB && RegWrite_From_MEM_WB !== 4b0)?1b1:1b0;
4    assign Rt_LoudUse_Forward = (RegRead[1] & Rt_From_IF_ID === Rd_From_MEM_WB && RegWrite_From_MEM_WB !== 4b0)?1b1:1b0;
```

主要处理当前使用的 Rs、Rt 的值在前面指令中更改及 load-use 的转发问题。模块通过输入各个段的 Rs、Rt 等的使用情况来进行判断是否需要转发。例如 ID 段的 Rs 和 EX 段的 Rd 地址相同且 EX 段对 Rd 寄存器的值进行了修改,则需要进行转发。上面给出的代码是转发信号的表达式,分别确定是否需要转发 EX 段的 Rs、Rt 以及 Load-Use。

#### 6.2 HazardControl.v

```
1    assign IF_ID_stall = (LoadUse)?1b1:1b0;
2    assign ID_EX_stall = 1b0;
3    assign EX_MEM_stall = 1b0;
4    assign MEM_WB_stall = 1b0;
5    assign IF_ID_flush = 1b0;
6    assign ID_EX_flush = ((Jump===1b1) | (EX_MEM_Branch===1b1) | LoadUse)?1b1:1b0;
7    assign EX_MEM_flush = (EX_MEM_Branch === 1b1)?1b1:1b0;
8    assign MEM_WB_flush = 1b0;
```

冒险检测模块主要处理跳转冒险及 Load-Use 冒险,考虑到毕竟跳转指令在代码中所占比例较少,所以在设计中,我们使用了静态分支预测始终预测不跳转,所以在j和 branch 条件满足的情况下需要冲刷 (flush) 段寄存器。而在产生 Load-Use 冒险时,需要进行阻塞 (stall)。

模块的输入为跳转信号及 Rs、Rt 信号,输出为控制各段寄存器的 flush 和 stall 信号。

#### 6.3 Condition\_Check.v

```
1 //110-right-01 010-left-00 other-10
2 assign Right = (PC_Write == 3b110 ?2b01:(PC_Write == 3b010)?2b00:2b10);
```

```
3 \mid assign \quad Load = (MemWBSrc == 1b1)?1b1:1b0;
   assign Store = (Mem Byte Write == 4b1111);
5 MUX8_1_SL sl1({Right, addr[1:0]}, Rd_Write_Byte_en, 4 b1111, 4 b1110, 4 b1100, 4 b1000
       ,4b0001,4b0011,4b0111,4b1111,LoadOut);
  MUX8 1 SL sl2({Right, addr[1:0]}, Mem Byte Write, 4 b1111, 4 b0111, 4 b0011, 4 b0001, 4
       b1000,4b1100,4b1110,4b1111,StoreOut);
   wire condition_out;
7
   MUX8 1 Icontrol MUX Con(Condition, 1b0, Zero, ! Zero, ! Less, ! (Less, Zero), Less,
       Zero, Less, 1b1, condition out);
   //生成控制信号
   assign BranchValid = condition out & Branch;
10
   assign RdWriteEn = (Load === 1b1)?LoadOut:((OverflowEn == 0)?(
11
       Rd_Write_Byte_en): ((Overflow = 1b0)?(4b1111):(4b0000));
   assign MemWriteEn = (Store === 1b1) ? StoreOut:4b0000;
12
```

根据 ALU 产生 Less、Overflow 等信号,主要生成 Rd\_Write\_Byte\_en、BranchValid、MemWriteEn信号。其中 Rd\_Write\_Byte\_en 根据是否为 load 指令、OverflowEn 及 Overflow 信号判断,如果是 load指令,则根据 load 指令的类型 (PC\_Write)确定。否则若 OverflowEn 有效,即写使能取决于 Overflow,此时如果 Overflow 则写使能无效,否则有效。而 BranchValid 则是根据是否 Branch 且条件是否满足判断。然后 MemWriteEn 则是根据 Mem\_Byte\_Write 及 store 指令类型确定。上面代码一给出各个信号的表达式。

如果是 load、store 指令,上面第一段代码通过 Op 判断是否为 lwl、lwr、swr、swl,生成一个 Right 中间信号,判断出左移 (2'b00) 还是右移 (2'b01),如果不是这四条指令而是 sb 等指令,则将 Right 赋值为 2'b10,继而通过第二段代码,可以通过选择器将使能信号选择出来。

模块的输入为 Condition, PC\_write, 地址低两位, 使能信号, Overflow、Less 等 ALU 信号, 输出为条件转移信号及 Mem 和 Reg 的写使能信号。

### 6.4 Memory\_Shift.v

```
assign MEM_data_shift_ctr[2] = (IR[31]) & (!IR[30]) & (!IR[29]) & (((!IR[28]) & (IR[27])) | ((IR[27]) & (!IR[26])) );

assign MEM_data_shift_ctr[1] = (IR[31]) & (!IR[30]) & (!IR[29]) & (((!IR[27]) & (IR[26])));

[26])) | ((IR[28]) & (IR[27]) & (!IR[26])));

assign MEM_data_shift_ctr[0] = (IR[31]) & (!IR[30]) & (!IR[29]) & (((IR[28]) & (!IR[27])) & ((IR[28]) & (!IR[26])));
```

逻辑相对简单,首先根据 IR 进行移位控制信号的确定,然后通过选择器选择输出的结果。上面代码为控制器表达式,模块输入指令 Op、Mem 输出的数据、及地址低两位,输出为移位后的数据。

#### 6.5 pipeline.v

是流水线的主模块,通过各种 wire 型的线将所有模块连接起来,在这里设计的时候需要注意两个问题,一个是 wire 型在何处定义,二是如何命名。在何处定义是为了防止在 input 和 output 处重复定义,如何命名是为了防止不同段的同一信号具有相同的名字,引起冲突。所以在模块的实现中,我规定在 output 处进行 wire 型的定义来解决问题一,同时如前面命名规则中提到的,在信号后加段名来进行区分。除了这两个问题还要注意 input、output 的顺序、个数问题。因为牵扯到大量的中间 wire,所以一定要细致检查。

在测试的过程中,因为需要输出部分信号检测正确性,所以会动态的变换 wire 的定义位置,但仍保持分块定义增加代码的可读性。

#### 6.6 段寄存器

段寄存器设计相对简单,在输入稳定之后将其存入段寄存器,且不依赖于时钟在任何时候都可以读段寄存器。 因为是一组寄存器,所以输入为需要存入寄存器的信号,输出为 wire 连线输出段寄存器的各个信号值。

#### 6.7 ALU.v、PC.v、MIPS\_Register.v 等

这部分模块的设计在之前的单时钟周期及多时钟周期的 CPU 设计中已设计过且进行了详尽说明,这里不再赘述。

# 7 遇到困难、问题解决及收获

在整个代码的实现过程中,经历了许多困难,一部分是对 verilog 不够熟悉造成的,比如说 « 符号优先级等,因为潜意识中有着 C 语言的惯性思维,所以导致这部分错误十分不容易发现。其次是一些连线及控制信号的细节问题,这部分问题主要是源于细心程度及团队交流中的一些失误造成的,好在经过团队的协同努力,很快、很好的解决了这部分问题。最后是在 Cache 的设计中,因为是在实现好流水线的基础上完成的,所以遇到了一些限制,只能不够十分规范的设计出 Cache。因为 Cache 的逻辑相对复杂,所以未能完成 Cache 的时序仿真。

经过这次实验,我收获了很多。一是代码能力上的收获,经过大量的代码实现,我对 verilog 语言的认识更深了一步,从语言的实现细节即语言生成的电路是如何的硬件层面上对 verilog 有了清晰的认识。这也是经过一个学期的组原实验训练的结果。其次是增进了团队协作能力,在团队协作的过程中,发现了一些在团队协作中容易出现的问题,比如说信息不同步等。在解决这些问题的过程中获得了宝贵的经验。当然更重要的收获是在实验的过程中,对于流水线有了深刻的认识,同时在搜集资料的过程中对当前计算机的体系结构有了更多的了解,像协处理器、指令体系、Cache 原理等。

# 8 感谢

首先感谢在整个实验过程中张泽生老师给予的引导、指导,以及蔡晓燕老师及助教对一些问题的细致解答。 同时感谢在整个学期内相互交流经验的同学们。最后感谢组员张瑞祎、李乾科同学,正是小组成员共同的努力才 能够完成这个实验。

# 参考

Verilog 语言手册 王帅老师体系结构 Cache 部分课件

# 附录 1

## 实现指令简介。





31 26 25 21 20 16 15 0

| REGIMM | rs | BGEZAL | 000001 | 0 ffset | 0 ffset

Format: BGEZAL rs, offset MIPS32

Purpose: Branch on Greater Than or Equal to Zero and Link To test a GPR then do a PC-relative conditional procedure call



Format: BEQ rs, rt, offset MIPS32

Purpose: Branch on Equal

To compare GPRs then do a PC-relative conditional branch









| 31              | 26    | 25         | 21    | 20    |    | 16 | 15 |    | 11 | 10 |            | 6      | 5 |                | 0      |
|-----------------|-------|------------|-------|-------|----|----|----|----|----|----|------------|--------|---|----------------|--------|
| SPECIA<br>00000 |       | rs         |       |       | rt |    |    | rd |    |    | 0          |        |   | AND<br>100100  |        |
| 6               |       | 5          |       |       | 5  |    |    | 5  |    |    | 5          |        |   | 6              |        |
| Format:         | AND r | d, rs, rt  |       |       |    |    |    |    |    |    |            |        |   |                | MIPS32 |
| 31              | 26    | 25         | 21    | 20    |    | 16 | 15 |    |    |    |            |        |   |                | 0      |
| ANDI<br>00110   |       | rs         |       |       | rt |    |    |    |    |    | immediat   | te     |   |                |        |
| 6               |       | 5          |       |       | 5  |    |    |    |    |    | 16         |        |   |                |        |
| Format:         | ANDI  | rt, rs, i  | mmed: | iate  |    |    |    |    |    |    |            |        |   |                | MIPS32 |
| 31              | 26    | 25         | 21    | 20    |    | 16 | 15 |    | 11 | 10 |            | 6      | 5 |                | 0      |
| SPECI<br>00000  |       | rs         |       |       | rt |    |    | rd |    |    | 0<br>00000 |        |   | ADDU<br>100001 |        |
| 6               |       | 5          |       |       | 5  |    |    | 5  |    |    | 5          |        |   | 6              |        |
| Format:         | ADDU  | rd, rs, r  | rt    |       |    |    |    |    |    |    |            |        |   |                | MIPS32 |
| 31              | 26    | 25         | 21    | 20    |    | 16 | 15 |    | 11 | 10 |            | 6      | 5 |                | 0      |
| SPECIA<br>00000 |       | rs         |       |       | rt |    |    | rd |    |    | 0<br>00000 |        |   | SLT<br>101010  |        |
| 6               |       | 5          |       |       | 5  |    |    | 5  |    |    | 5          |        |   | 6              |        |
| Format:         | SLT r | d, rs, rt  |       |       |    |    |    |    |    |    |            |        |   |                | MIPS32 |
| 31              | 26    | 25         | 21    | 20    |    | 16 | 15 |    |    |    |            |        |   |                | 0      |
| SLTIU<br>00101  |       | rs         |       |       | rt |    |    |    |    |    | immedia    | te     |   |                |        |
| 6               |       | 5          |       |       | 5  |    |    |    |    |    | 16         |        |   |                |        |
| Format:         | SLTIU | rt, rs,    | imme  | diate |    |    |    |    |    |    |            |        |   |                | MIPS32 |
| 31              | 26    | 25         | 21    | 20    |    | 16 | 15 |    | 11 | 10 |            | 6      | 5 |                | 0      |
| SPECIA<br>00000 |       | 0<br>00000 |       |       | rt |    |    | rd |    |    | sa         |        |   | SRA<br>000011  |        |
| 6               |       | 5          |       |       | 5  |    |    | 5  |    |    | 5          |        |   | 6              |        |
| Format:         | SRA r | d, rt, sa  |       |       |    |    |    |    |    |    |            |        |   |                | MIPS32 |
| 31              | 26    | 25         | 21    | 20    |    | 16 | 15 |    | 11 | 10 | 7          | 6      | 5 |                | 0      |
| SPECIA<br>00000 |       | ſS         |       |       | rt |    |    | rd |    |    | 0000       | R<br>0 |   | SRLV<br>000110 |        |
| 6               |       | 5          |       | 10    | 5  |    |    | 5  |    |    | 4          | 1      |   | 6              |        |
| Format:         | SRLV  | rd, rt, r  | S     |       |    |    |    |    |    |    |            |        |   |                | MIPS32 |



Format: NOR rd, rs, rt MIPS32