مدرس: دکتر اسدی کامپیوتر

- مهلت تحویل: چهارشنبه 14/04 ساعت 23:55
  - زمان تحویل حضوری: پنجشنبه 15/04
- پروژه ی خود را در قالب یک فایل zip با نام ID\_Project (که ID شماره ی گروه شما است) در صفحه ی درس در zip با نام (CW)) بارگذاری کنید.
  - برای کاهش حجم فایل نهایی میتوانید فولدر های db و simulation را از فایل زیپ نهایی که در سایت بارگذاری میشود حذف کنید.
- برای پروژه باید یک گزارش کامل شامل تمام جزئیات مورد نظر برای ساخت پردازنده به صورت تایپ شده آماده کرده و ضمیمه ی تمرین نمایید. گزارش بخشی از نمره ی پروژه ی شما را شامل می شود. در گزارش خود روند طراحی تمامی مراحل طراحی را به طور کامل توضیح دهید.
- پروژه در قالب گروههای حداکثر سه نفره قابل انجام است. در گزارش پروژه، بخشهایی که توسط هر یک از اعضای گروه انجام شده است باید مشخص شود. در تحویل حضوری، هر فرد باید به بخش خود تسلط کامل داشته و از بخشهای انجام شده توسط سایر اعضا هم آگاهی داشته باشد. انتظاری که از گروههای سه نفره می رود بیشتر از گروههای دو و یک نفره است، لذا سعی کنید در گروه خود عنصر free-rider نداشته باشید. هر گونه شباهت بی دلیل به پروژههای گروههای دیگر تقلب محسوب خواهد شد. در تحویل حضوری پروژه حضور تمامی اعضای گروه الزامی است.
  - مشخصات اعضای گروه را در این لینک وارد کند.
  - سوالات خود را صرفاً در فروم مربوطه در CW بپرسید.

دانشکده مهندسی

معماري كامپيوتر (40323) بهار 96 مدرس: دکتر اسدی

### طراحی پر دازنده خط لوله

كامپيوتر

در این بروژه هدف طراحی و آزمایش عملکردیک بردازنده ی خطلوله است.

- استفاده از تمامی ماژولهای طراحی شده در تمرینهای قبلی اعضای گروه مجاز است.
- استفاده از هر تعداد ثبات میانی با هر اندازهای در بروژه مجاز است. دقت کنید مانند تمارین قبل تمامی ثبات ها باید ساخته ی خودتان باشد و همچنان استفاده از ماژولهای آمادهی lpm، یا استفاده از ثباتهای ساخته شده توسط دیگر دانشجویان مجاز نیست.
- تمامی ثباتهای پردازنده، به همراه بانک ثبات اصلی باید دارای یک درگاه ریست سنکرون باشند که به سیگنال ریست بردازنده وصل شده است و با یک شدن آن، در لبهی کلاک تمامی ثبات ها مقدار صفر به خود می گیرند.
- در این تمرین برای پیادهسازی حافظه، چهار فایل در پوشهی memory پیوست شده است. این فایلها را به پوشهی پروژهی خود منتقل کر ده و از ماژول آنها در بروژه استفاده نمایید.
  - مانند تمرین های درس، طراحی ماژو لار و قابل فهم، بخش مهمی از نمرهی شما را در بر میگیرد.

#### مشخصات مار ول حافظه

- دو حافظه ی مجز ا بر ای حافظه های داده و دستور با نام های instmemory و datamemory در نظر گرفته شده است.
- این حافظه ها دارای یک درگاه آدرس اصلی با نام addr به طول 16 بیت و یک درگاه اصلی ورودی داده به نام datain و به طول 32 بیت است. همچنین یک درگاه یک بیتی با نام write نیز مشخص کنندهی عمل خواندن (write = 1) و یا عمل نوشتن (write = 0) خو اهد بو د.
- این ماژول دارای 216 ردیف 32 بیتی از اعداد است. بدین ترتیب آدرسدهی به حافظه با اعداد 16 بیتی امکان پذیر است و پهنای هر خط از حافظه 32 بیت است.
- برای مقداردهی اولیه به این حافظه، فایل با بسوند .v را مشاهده نموده و دادهی مربوط به آدرس مورد نظر را تغییر دهید. همچنین مى تو انيد براى خانه هايى كه مقدار دهى نشدهاند خط مربوطه را به كد اضافه نماييد.
  - درگاه reset حافظه به صورت سنکرون و حساس به ابهی مثبت است.
  - سیگنالهای پرچم که در تمرین ساخت ALU طراحی شدند، همچنان در این پردازنده به همان حالت حضور داشته و استفاده می شوند.
    - بانک ثبات استفاده شده در این پر دازنده، مشابه تمرینهای قبلی شما شامل 32 ثبات 32 بیتی است.

### بررسى صحت عملكرد

بر ای بررسی صحت عملکرد این پردازنده، باید دو برنامهی مجز ا بنویسید و فایل حافظهی شامل این دو برنامه را به همر اه پروژه بارگذاری نمایید.

- برنامهی اول، ضرب ماتریس: این برنامه برای ضرب دو ماتریس پنج در پنج است. ماتریس اول به صورت row-order major از خانهي 0 تا 24 حافظه، و ماتريس دوم از خانهي 25 تا 49 حافظه ذخيره شده است كه بايد به دلخواه به آن مقدار دهيد. در نهايت نتيجهي ضرب دو ماتریس باید به صورت یک ماتریس 5 در 5 از خانهی 50 تا 74 حافظه ذخیره شود.
- برنامهي دوم، مرتبسازي آرايه: اين برنامه به منظور مرتبسازي عناصر يک آرايه به طول 100 است که در خانهي 0 تا 99 حافظه ذخيره شده است. اعضاي آرايه بايد به صورت صعودي از خانهي 100 تا 199 حافظه ذخيره شوند. الگوريتم مورد استفاده در مر تبساز ي دلخو اه است.

# پروژهی نهایی

دانشكده مهندسي

- مدرس: دکتر اسدی کامپیوتر
- به منظور تایید صحت عملکرد پردازنده، نیاز خواهد بود تا مقدار ثباتهای میانی خط لوله را به عنوان خروجی پردازنده هم در نظر
  بگیرید تا بتوان مقادیر آنها را حین اجرای پردازنده توسط فایل Waveform بررسی کرد.
  - پردازنده ی طراحی شده باید قابلیت اجرای forwarding هایی شامل ALU-ALU و Mem-ALU را داشته باشد.
- نکتهی مهم: لازم است خروجی حافظهی داده به عنوان خروجی اصلی پردازنده در نظر گرفته شود و پس از اتمام برنامه، داده های مورد نظر در سیکلهای متوالی از حافظه خوانده و نمایش داده شوند.

#### نمرات امتيازى

- زمان اجرای برنامه (تعداد سیکلهای کلاک) نسبت به گروههای دیگر کمینه باشد. برای این منظور لازم است که الگوریتمها و دستورات استفاده شده با دقت انتخاب شوند. همچنین لحظهی اتمام برنامه هم باید مشخص شود. در گزارش خود تعداد سیکلهای اتمام برنامه را ذکر کنند.
- پیاد سسازی روش هایی مانند branch delay slot نیز منجر به زمان اجرای کمتر برنامه خواهد شد. پیاد سسازی این روش ها (حتی اگر زمان اجرای برنامه نسبت به بقیه کمینه نشود) نمره ی تشویقی خواهد داشت.
  - پردازنده در شبیهسازی timing هم درست کار کند.

دستورات مورد استفاده در این پردازنده در ادامه به طور کامل توضیح داده شده است.

## دستورات نوع 1:

| Opcode         | Reg1           | Reg2           | Reg3           | Reg4        | Shift Amount | Unuse<br>d |
|----------------|----------------|----------------|----------------|-------------|--------------|------------|
| 31 30 29 28 27 | 26 25 24 23 22 | 21 20 19 18 17 | 16 15 14 13 12 | 11 10 9 8 7 | 6 5 4 3 2    | 1 0        |

| Opcode | Operation          | Description             |  |  |  |  |  |  |  |
|--------|--------------------|-------------------------|--|--|--|--|--|--|--|
| 00001  | Add                | R1 = R2 + R3            |  |  |  |  |  |  |  |
| 00010  | Subtract           | R1 = R2 - R3            |  |  |  |  |  |  |  |
| 00011  | AND (Bitwise)      | R1 = R2 & R3            |  |  |  |  |  |  |  |
| 00100  | OR (Bitwise)       | R1 = R2   R3            |  |  |  |  |  |  |  |
| 00101  | Shift Left Logical | R1 = R2 << Shift Amount |  |  |  |  |  |  |  |

پروژهی نهایی دانشکده مهندسی

مدرس: دکتر اسدی کامپیوتر

| 00110 | Shift Right Logical | R1 = R2 >> Shift Amount                  |  |  |  |  |  |  |  |
|-------|---------------------|------------------------------------------|--|--|--|--|--|--|--|
| 00111 | Max                 | R1 = Max ( R2 , R3 )                     |  |  |  |  |  |  |  |
| 01000 | Set on Less Than    | if ( R2 < R3 ) then R1 = 1 , else R1 = 0 |  |  |  |  |  |  |  |
| 01001 | Multiply            | $\{R1, R2\} = R3 \times R4$              |  |  |  |  |  |  |  |
| 01010 | Move                | R1 = R2                                  |  |  |  |  |  |  |  |
| 01011 | Add Indirect        | R1 = Mem[R2] + Mem[R3]                   |  |  |  |  |  |  |  |
| 10111 | Multiply High       | R1 = {R2 × R3} [63:32]                   |  |  |  |  |  |  |  |
| 11000 | Multiply Low        | R1 = {R2 × R3} [31:0]                    |  |  |  |  |  |  |  |
| 11001 | Single Add Indirect | R1 = Mem[R2] + R3                        |  |  |  |  |  |  |  |

- در دستوراتی که از ثبات برای آدرسدهی به حافظه استفاده شده است، مانند 8 ،[R1] بیت کمارزش این ثبات (R1[7:0]) لحاظ می شود.
  - در دستور Set on Less Than، در صورت برقرار بودن شرط، ثبات مقصد مقدار 1 را به خود می گیرد و تمام بیت های آن 1 نمی شود.
    - برای عمل ضرب از ماژول lpm\_mult می تو انید استفاده کنید.

## دستورات نوع 2:

|    | 0  | рсо | de | )  |    | ]  | Reg | 1  |    |    | I  | Reg | 2  |    |    |    |    |    |    |    | Im | me | dia | ıte |   |   |   |   |   |   | Unuse<br>d |
|----|----|-----|----|----|----|----|-----|----|----|----|----|-----|----|----|----|----|----|----|----|----|----|----|-----|-----|---|---|---|---|---|---|------------|
| 31 | 30 | 29  | 28 | 27 | 26 | 25 | 24  | 23 | 22 | 21 | 20 | 19  | 18 | 17 | 16 | 15 | 14 | 13 | 12 | 11 | 10 | 9  | 8   | 7   | 6 | 5 | 4 | 3 | 2 | 1 | 0          |

كامپيوتر

# بروژهی نهایی

| Opcode | Operation                  | Description                                     |  |  |  |  |  |  |  |
|--------|----------------------------|-------------------------------------------------|--|--|--|--|--|--|--|
| 01100  | Load Upper Immediate       | R1[31:16] = Imm , R1[15:0] = 0x0000             |  |  |  |  |  |  |  |
| 01101  | Add Immediate              | R1 = R2 + SE(Imm)                               |  |  |  |  |  |  |  |
| 01110  | OR Immediate               | R1 = R2   Imm                                   |  |  |  |  |  |  |  |
| 01111  | Set on Less Than Immediate | if ( $R2 < Imm$ ) then $R1 = 1$ , else $R1 = 0$ |  |  |  |  |  |  |  |

- منظور از عبارت SE که در دستور Add Immediate استفاده شده است Sign Extend است. دقت شود اعداد به شیوهی Sign Extend منظور از عبارت داده می شوند، بنابر این عملیات Sign Extend با توجه به بیت پر ارزش عملوند انجام خواهد گرفت.
- در دستور OR Immediate، 16 بیت پر ارزش ثبات مقصد بر ابر با 16 بیت پر ارزش ثبات مبدا می شود و 16 بیت کم ارزش، حاصل OR Immediate، 16 بیت کم ارزش ثبات مبدا و عدد Immediate خواهد شد.

## دستورات نوع 3:

|   | Opcode Reg1 Reg2 |    |    |    |    |    | Address |    |    |    |    |    |    |    | Unused |    |    |    |    |    |    |    |   |   |   |   |   |   |   |   |   |   |
|---|------------------|----|----|----|----|----|---------|----|----|----|----|----|----|----|--------|----|----|----|----|----|----|----|---|---|---|---|---|---|---|---|---|---|
| : | 31               | 30 | 29 | 28 | 27 | 26 | 25      | 24 | 23 | 22 | 21 | 20 | 19 | 18 | 17     | 16 | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |

| Opcode | Operation           | Description                                |
|--------|---------------------|--------------------------------------------|
| 10000  | Branch if Equal     | if (R1 == R2) then PC $\leftarrow$ Address |
| 10001  | Branch if Not Equal | if (R1!=R2) then PC ← Address              |
| 10010  | Jump Register       | PC ← R1[7:0]                               |
| 10011  | Jump                | PC ← Address                               |
| 10100  | Load Word           | R1 = Mem[Address]                          |
| 10101  | Add Memory          | R1 = R2 + Mem[Address]                     |

كامپيوتر

دانشکده مهندسی

## بروژهی نهایی

| 10110 | Store Word     | Mem[Address] = R1 |  |  |  |  |  |  |
|-------|----------------|-------------------|--|--|--|--|--|--|
| 10110 | Store Word     | Mem[Address] = R2 |  |  |  |  |  |  |
| 11010 | Load Indirect  | R1 = Mem[R2]      |  |  |  |  |  |  |
| 11011 | Store Indirect | Mem[R2] = R3      |  |  |  |  |  |  |

ADDNDR \$1 \$2 \$3

LWNDR \$1 \$2

**SADDNDR \$1 \$3**