

دانشگاه صنعتی شریف دانشکده مهندسی کامپیوتر

# طراحی سیستمهای دیجیتال

پروژهی پایانی درس: ضرب کنندهی ماتریسی با استاندارد 754 IEEE

استاد: دکتر فرشاد بهاروند

عماد زیناوقلی، مازیار شمسیپور، بردیا محمدی، جواد هزاره، پویا یوسفی

۲۳ تیر ۱۴۰۰

## فهرست مطالب

| ٣  |   |  |  |  |  |  |  |    |     |    |      |      |    |    |     |    |     |     |     |     |    |    |     |     |    |     |           | 4  | مقدم | )        | 1 |
|----|---|--|--|--|--|--|--|----|-----|----|------|------|----|----|-----|----|-----|-----|-----|-----|----|----|-----|-----|----|-----|-----------|----|------|----------|---|
| ٣  |   |  |  |  |  |  |  |    |     |    |      |      |    |    |     |    |     |     |     |     |    | تم | ريا | گو  | 11 | ف   | عريا      | ت  | ١.١  |          |   |
| ٣  |   |  |  |  |  |  |  |    |     |    |      |      |    |    |     |    |     |     |     |     | (5 | اخ | ريا | ی   | ها | داد | راره      | ق  | ۲.۱  |          |   |
| ۴  |   |  |  |  |  |  |  |    |     |    |      | _    |    |    |     |    |     |     |     |     | _  |    |     |     |    |     | حو        |    | ٣.١  |          |   |
| ۵  |   |  |  |  |  |  |  |    |     |    |      |      |    |    |     |    |     |     |     |     |    |    |     |     |    |     | ستا       |    | 4.1  |          |   |
| ۵  |   |  |  |  |  |  |  |    |     |    |      |      |    |    |     |    |     |     |     |     |    |    |     |     |    |     | کارب      |    | ۵.۱  |          |   |
| 9  | • |  |  |  |  |  |  |    |     | •  | •    |      |    | •  |     |    |     |     | •   | 4   | اد | تف | اس  | ڔد  | مو | ع   | ر.<br>راج | م  | ۶.۱  |          |   |
| ٧  |   |  |  |  |  |  |  |    |     |    |      |      |    |    |     |    |     |     |     |     |    | ٥  | بست | سب  | ی  | مار | معد       | ف  | توصي | <b>,</b> | ۲ |
| ٧  |   |  |  |  |  |  |  |    |     | ن  | ِ آر | ، از | اد | تف | اسا | اد | ردا | ىرا | و ق | م ( | ست | سي | ی ، | ها  | ب  | فيس | ينتر      | ١  | ١.٢  |          |   |
| ٧  |   |  |  |  |  |  |  |    |     |    |      |      |    |    |     |    |     |     |     | 1   |    |    |     |     |    |     | ١. ١      |    |      |          |   |
| ٩  |   |  |  |  |  |  |  |    |     |    |      |      |    |    |     |    |     |     |     | _   |    |    |     | خا  |    | ۲.  | ١. ١      | ۲  |      |          |   |
| ٩  |   |  |  |  |  |  |  |    |     |    |      |      |    |    |     |    |     |     |     |     |    |    |     |     |    | ٣.  | ١. ١      | ۲  |      |          |   |
| ١. |   |  |  |  |  |  |  |    |     |    |      |      |    |    |     |    |     |     |     |     |    |    |     |     |    |     | ١.,       |    |      |          |   |
| ١. |   |  |  |  |  |  |  |    |     |    |      |      |    |    |     |    |     |     |     |     |    |    |     |     |    |     | ١. ١      |    |      |          |   |
| ١. |   |  |  |  |  |  |  |    |     |    |      |      |    |    |     |    |     |     |     |     |    |    | _   | _   |    |     | ١. ١      |    |      |          |   |
| ١١ |   |  |  |  |  |  |  |    |     |    |      |      |    |    |     |    |     | -   |     |     |    |    |     |     |    |     | ماخ       |    | ۲.۲  |          |   |
| ۱۲ |   |  |  |  |  |  |  |    |     |    |      |      |    |    |     |    |     |     |     | 1   |    |    |     |     |    |     | وص        |    | ۳. ۲ |          |   |
| ١٨ |   |  |  |  |  |  |  |    |     |    |      |      |    |    |     |    |     |     | ل   | صإ  | حا | ج  | تاي | و ن | ی  | ازو | يەس       | شب | روند | )        | ٣ |
| ۱۸ |   |  |  |  |  |  |  |    |     |    |      |      |    |    |     |    |     | ١   | _   |     |    | _  | •   | _   |    | _   | <br>و ص   |    | 1.4  |          |   |
| ۱۸ |   |  |  |  |  |  |  |    |     |    |      |      |    |    |     |    |     |     |     |     |    |    | _   |     |    | •   | ر<br>وص   |    | ۲.۳  | ,        |   |
| ۱۸ |   |  |  |  |  |  |  |    |     |    |      |      |    |    |     |    |     |     |     |     | _  |    |     |     |    |     | ر<br>و ص  |    | ٣.٣  | ,        |   |
| ۱۸ |   |  |  |  |  |  |  | (- | io. | ld | er   | ı N  | Λo | od | el  |    |     |     |     |     |    |    |     |     |    | •   | ر<br>قای  |    | 4.4  |          |   |

شرح وظايف

## ۱ مقدمه

## ١.١ تعريف الگوريتم

الگوریتم مورد استفاده الگوریتم ضرب ماتریسی Cannon میباشد در این الگوریتم با تقسیم کردن ماتریسهای ورودی و خروجی به بلاکهای k\*k که در آن k عدد ثابتی میباشد میخواهیم با داشتن تعدادی پردازنده که به صورت موازی کار میکنند عملیات ضرب ماتریسی را بهبود ببخشیم. به طور مثال ماتریسها زیر را در نظر بگیرید:

$$A = \begin{bmatrix} A_{11} & A_{12} & \dots & A_{1\mu} \\ \vdots & \ddots & & \vdots \\ A_{\lambda 1} & A_{\lambda 2} & \dots & A_{\lambda \mu} \end{bmatrix} \quad B = \begin{bmatrix} B_{11} & B_{12} & \dots & B_{1\gamma} \\ \vdots & \ddots & & \vdots \\ B_{\mu 1} & B_{\mu 2} & \dots & B_{\mu \gamma} \end{bmatrix}$$
 (1)

که در آن هر  $A_{ij}B_{ij}$  یک بلاک k\*k میباشد. (توجه میکنیم که سایز ماتریسها اگر بخش پذیر به k\*k نباشد با اضافه کردن صفر آن را بخش پذیر میکنیم) با این اوصاف طبق قاعده ی ضرب بلوکی میدانیم که بلاک  $C_{ij}$  در ماتریس جواب از رابطه ی زیر محاسبه می شود.

$$C_{ij} = \sum_{x=0}^{\mu} A_{ix} B_{xj} \tag{7}$$

با داشتن تعداد تعداد مشخصی ضرب کننده ی ماتریسی k\*k میتوانیم به طور موازی با استفاده از آنها و پخش کردن  $C_{ij}$  ها بین پردازنده های مختلف حاصل نهایی  $A \times B$  را محاسبه کنیم. در ادامه ی این گزارش از علائم ریاضی ای استفاده می شود که در اینجا به شرح آنها می پردازیم.

## ۲.۱ قراردادهای ریاضی

ورودی الگوریتم مورد استفاده ماتریسهای مستطیلی  $A_{mr}$  و  $A_{mr}$  خواهند بود و بنابراین ماتریس خروجی به صورت  $A_{ij}$  خواهد بود. با این حال در هر کجای گزارش که از عبارت  $A_{mr} \times B_{rn} = C_{mn}$  به صورت  $A_{mr} \times B_{rn} = C_{mn}$  استفاده شد منظور بلاک k \* k ستون iام و سطر iام میباشد. برای روشن تر شدن این موضوع به مثال زیر توجه میکنیم، فرض کنید ماتریس A به صورت زیر باشد:

$$A_{mr} = \begin{bmatrix} a_{00} & a_{01} & \dots & a_{0r} \\ \vdots & \vdots & \ddots & \vdots \\ a_{m0} & a_{m1} & \dots & a_{mr} \end{bmatrix}$$

حال اگر این ماتریس را به بلوکهای k\*k تقسیم کنیم و در صورت لزوم درایههای نهایی را صفر قرار دهیم ماتریسی به فرم زیر خواهیم داشت:

$$A^* = \begin{bmatrix} A_{00} & A_{01} & \dots & A_{0\mu-1} \\ \vdots & \vdots & \ddots & \vdots & 0 \\ A_{\lambda-10} & A_{\lambda-11} & \dots & A_{\lambda\mu-1} \\ \hline 0 & & & 0 \end{bmatrix}$$

که لازم است که توجه داشته باشیم که وقتی ماتریسها را به فرم بلوکی مینویسیم مقادیر زیر را تعریف میکنیم:

$$\mu = \left\lceil \frac{r}{k} \right\rceil \tag{14}$$

$$\lambda = \left\lceil \frac{m}{k} \right\rceil$$
 (۳)

$$\gamma = \left\lceil \frac{n}{k} \right\rceil \tag{7}$$

$$\theta = \lceil \frac{\lambda \gamma}{\text{#Matrix Processors}} \rceil$$
 (۳۵)

از این نمادها به کرّات در طول گزارش استفاده خواهد شد. توجه میکنیم که علت اینکه سقف این حاصل تقسیمها را در نظر گرفتیم همان است که اگر اندازهی ماتریسها بر k بخشپذیر نباشند با اضافه کردن صفر به انتهای آن باعث بخشپذیری می شویم.

## ۳.۱ نحوهی عملکرد از نظر مساحت و تایمینگ

از آنجایی که هر ضرب کننده ی ماتریسی در حدود  $k^3$  کلاک سایکل زمان میبرد و محاسبه ی هر بلوک  $C_{ij}$  با توجه به معادله ۲ به  $\mu$  بار به ضرب ماتریسی نیاز دارد. همچنین برای محاسبه ی تمام بلوک ها باید  $\lambda\gamma$  بار محاسبات بالا را انجام دهیم با این حال اگر فرض کنیم که تعداد پردازنده ها p باشد آنگاه می توانیم ببینیم که تعداد کلاک سایکل ها تقریبا برابر با عبارت زیر است:

$$\frac{\lambda \gamma \mu k^2}{\text{#number of PU}} = \frac{\lambda \gamma \mu k^2}{p} \tag{(f)}$$

همچنین تعداد رجیسترهایی که هر واحد ضربکننده ی ماتریس مربعی نیاز دارد از  $O(k^2)$  میباشد. و بنابراین تعداد تمام رجیسترهایی که مورد نیاز است از  $O(pk^2)$  میباشد.

#### ۴.۱ استاندارد ۴.۲

محاسبات در این پروژه از استاندارد IEEE 754 - Single-precision floating-point پیروی میکند که به طور مختصر به شرح آن میپردازیم.

در این استاندارد اعداد اعشار با سه بخش sign ، fraction ، exponent مشخص می شوند که سهم هر یک از آنها مانند مثال زیر است:



و هر عدد طبق فرمول زیر به این نمایش در میآید:

value = 
$$(-1)^{sign} \times 2^{(E-127)} \times (1 + \sum_{i=1}^{23} b_{23-i} 2^{-i})$$
 (5)

#### ۵۰ کاربردها

## ۶.۱ مراجع مورد استفاده

## References

- [1] Abhishek Kumar : Scalability of Parallel Algorithms for Matrix Multiplication
- [2] Patricia Ortega: Parallel Algorithm for Dense Matrix Multipication
- [3] Ju-wook Jang, Seonil Choi and Viktor K. Prasanna: Area and Time Efficient Implementations of Matrix Multiplication on FPGAs
- [4] Cannon's algorithm, Wiki-pedia https://en.wikipedia.org/wiki/Cannon%27s\_algorithm

## ۲ توصیف معماری سیستم

## ۱.۲ اینترفیسهای سیستم و قرارداد استفاده از آن

به طور کلی و از نگاه بالا سختافزار از یک حافظه و و کمک\_پردازندهی ضرب ماتریسی تشکیل شده است که پردازنده برای استفاده از میتواند ورودی ها را درون حافظه قرار داده و خروجی ها را نیز از آن بخواند(I/O Mapped).

برای استفاده از این کمک\_پردازنده قراردادهایی در نحوهی استفاده از مموری وجود دارد که باید به آن توجه شود.

#### ۱.۱.۲ ساختار کلی حافظه

ساختار کلی حافظه به صورت زیر خواهد بود:

| Config                          |
|---------------------------------|
| Status                          |
| $A_{11}$                        |
| $A_{12}$                        |
| :                               |
| $\frac{A_{\lambda\mu}}{B_{11}}$ |
| $B_{11}$                        |
| $B_{12}$                        |
| :                               |
| $B_{\mu\gamma}$                 |
|                                 |
| $C_{11} \\ C_{12}$              |
| $C_{12}$                        |
| i i                             |
| $C_{\lambda\gamma}$             |
|                                 |

جدول ١: شماتيک حافظه

که در آن هر یک از  $A_{ij}, B_{ij}, C_{ij}$ ها یک بلوک k\*k خواهند بود و باید آنها را به صورت سطری در خانههای پشت سر هم حافظه نوشت.

Matrix Multiplier - Co-processor'

برای مثال اگر ماتریسهای B, A به صورت زیر باشند:

$$A = \begin{bmatrix} 1 & 2 & 3 \\ 4 & 5 & 6 \end{bmatrix}, B = \begin{bmatrix} 1 & 2 \\ 3 & 4 \\ 5 & 6 \end{bmatrix}$$

و ماتریس خروجی به صورت  $\begin{bmatrix} 22 & 28 \\ 48 & 64 \end{bmatrix}$  خواهد بود. در صورتی که k=2 و به عبارتی واحدهای درونی ضرب کننده های ماتریس مربعی ما توانایی ضرب بلوکهای 2\*2 را داشته باشند؛ CPU باید آن را به صورت زیر در حافظه قرار دهد و همچنین بلوکهای خروجی را از بخشهای مشخص شده استخراج کند: : نکته حائز توجه دیگر نقطهی شروع ماتریسهای خروجی می باشد که تنها کافیست

| Config                                  |
|-----------------------------------------|
| Status                                  |
| V                                       |
| 1                                       |
| Υ                                       |
| k                                       |
| ۵                                       |
| ٣                                       |
| •                                       |
| 9                                       |
| •                                       |
| 1                                       |
| Y                                       |
| ٣                                       |
| ۴                                       |
| ۵                                       |
| ۶                                       |
| •                                       |
| •                                       |
|                                         |
| * * * * * * * * * * * * * * * * * * * * |
| ۲۸                                      |
| ۴۸<br>۶۴                                |
| ۶۴                                      |
|                                         |

جدول ۲: شماتیک حافظه برای مثال داده شده

توجه شود که به جز دو خانه ی اول حافظه بقیه ی خانه ها به صورت یکسان بین ماتریس های ورودی و ماتریس خروجی تقسیم شده است. یعنی اگر اندازه ی کل مموری را N در نظر بگیریم  $\lceil \frac{N-2}{3} \rceil$  خانه به خروجی اختصاص پیدا میکند.

#### ۲.۱.۲ خانهی اول حافظه

CPU باید اولین خانهی حافظه را که مربوط به کانفیگ میباشد به صورت زیر از اعداد پر کند:



که مقادیر این پارامترها در معادله  $m{r}$  مشخص شده است و همچنین باید توجه شود که مقدار  $m{\theta}$  نیز از رابطه ی زیر محاسبه می شود:

برای مثال فرض کنیم که ماتریسهای  $A_{55}$ ،  $A_{55}$  در اختیار داشته باشیم. همچنین 4 پردازنده ضرب ماتریسی 3\*3 در اختیار داشته باشیم، پارامترهای مد نظر به صورت زیر محاسبه خواهند شد:

$$\lambda = \lceil \frac{m}{k} \rceil = \lceil \frac{5}{3} \rceil = 2$$

$$\gamma = \lceil \frac{m}{k} \rceil = \lceil \frac{5}{3} \rceil = 2$$

$$\mu = \lceil \frac{m}{k} \rceil = \lceil \frac{5}{3} \rceil = 2$$

$$\theta = \lceil \frac{\lambda \gamma}{\# \text{Matrix Processors}} \rceil = \lceil \frac{4}{4} \rceil = 1$$

و بنابراین خانهی اول حافظه در هنگامی که کمک\_پردازنده دستور شروع به کار را دریافت میکند باید به صورت زیر باشد:

| 00000001 | 00000010 | 00000010 | 00000010 |
|----------|----------|----------|----------|
|          |          |          |          |

#### ۳.۱.۲ خانهی دوم حافظه

همچنین دومین خانهی حافظه که مربوط به Status میباشد مطابق شکل زیر میباشد.

وظیفهی CPU این است که بعد از قرار دادن ورودیها و تنظیم کردن Config مقدار بیت CPU مقدار بیت CPU مقدار بیت CPU را فعال کند و بعد از این که بیت Acknowledge را از طرف کمک پردازنده دریافت کرد به کارش ادامه دهد بعد از تمام شدن عملیات ضرب ماتریسی بیت C-P Ready فعال می شود و CPU می می تواند بلاکهای ماتریس خروجی را از مکانی که در مموری مربوط به خروجی ها می باشد استخراج کند

#### ۴.۱.۲ نحوهی دسترسی به حافظه

برای دسترسی به حافظه تمامی ماژولهای موجود در سیستم و همچنین CPU از یک Round-Robin برای دسترسی به حافظ<sup>۲</sup>را تغییر دهد باید Arbiter استفاده میکنند، با این تفسیر که ماژولی بخواهد خطهای متصل به حافظ<sup>۲</sup>را تغییر دهد باید از Arbiter اجازه ی دسترسی بگرد. و اگر Arbiter سیگنال Arbiter مربوط به آن ماژول را فعال کرد اجازه ی نوشتن روی حافظه در اختیار آن ماژول قرار میگیرد. برای روشنتر شدن این موضوع خوب است به شماتیک زیر توجه کنید:



شکل ۱: Arbiter

#### ۵.۱.۲ ریست آسنکرون

سختافزار دارای یک سیگنال reset آسنکرون میباشد که تمام رجیسترهای درونش را صفر میکند.

### ۶.۱.۲ کلاک سختافزار

تمامی ماژولهای این سختافزار از جمله مموری و تمام ماژولهای واحد حسابکنندهی ضرب ماتریسی به صورت سنکرون عمل میکنند و CDC در این سختافزار اتفاق نمیافتد.

Memory Bus<sup>\*</sup>

ابتدا ساختار درختی سختافزار طراحی شده را میبینیم و سپس به مفسراً دربارهی نقش و عملکرد هر یک از ماژولهای مربوطه صحبت خواهیم کرد.

## ۲.۲ ساختار درختی سیستم



شکل ۲: Design Hierarchy

## ٣٠٢ توصيف ما وولها

#### Memory •



شکل ۳: Memory Schematic

واحد حافظه سختافزار که مطابق با استانداردی که در بخشهای قبل مفسراً دربارهی آن توضیح دادیم میباشد.این واحد توانایی آدرس دهی به هر کلمه را دارد(Word Addressable). هر کلمهی آن یک عدد ممیز شناور با استاندار IEEE 754 - Single Precision میباشد.

خواندن و نوشتن در آن این حافظه به منظور بهبود عملکرد زمانی به گونهایست که در هر بار دسترسی به حافظه به تعداد k کلمه در آن نوشته یا از آن خوانده می شود.

هر ماژول دیگر در سخت افزار یا بیرون سخت افزار برای دسترسی به باس ورودیهای مموری باید از Arbiter اجازه گرفته باشد یعنی مطابق شکل ۱ باید سیگنال Request خود را فعال کند و سپس منتظر بماند که سیگنال Grant دریافت شود و بعد از آن میتواند عملیاتهای نوشتن و خواند روی حافظه را انجام دهد.

از آنجایی که Config و Status مکررا مورد نیاز ماژولها در برنامه قرار میگیرد تصمیم گرفتیم که خواندن و نوشتن این دو (البته فقط نوشتن در Status) بدون نیاز داشتن به اجازه ی Arbiter و توسط Main Controller که در ادامه آن را توضیح می دهیم صورت بگیرد.

#### Arbiter •



شکل ۴: Arbiter Schematic

همانطور که برای Memory توضیح دادیم این واحد نقش پخش کردن اجازه ی دسترسی به مموری را بین ماژولها دارد در شکل ۱ این موضوع مشخص است. مقدار پهنای ورودی و خروجی این ماژول متناسب با تعداد ماژولهای دیگریست که اجازه ی دسترسی به حافظه را میخواهند. برای روشن شدن عملکرد این ماژول به FSM زیر توجه کنید:



شکل ۱۵: Arbiter Fsm

همانگونه که از این FSM مشخص میباشد هر گاه یکی سیگنالهای Request فعال باشد Arbiter به حالت Grant میرود و برای ماژولی که درخواست داده و اولویت بالاتری دارد Grant به حالت Grant میرود و برای ماژولی که درخواست داده و اولویت بالاتری دارد Grant تولید میکند. روشن است که سیگنال Hot-Bit ، Grant میباشد. وقتی که سیگنال گرنت فعال شد Arbiter منتظر میماند که همان ماژولی که Grant را دارد Grant خود را قطع کند. بعد از آن دوباره در صورتی که Request داشتن ماژول دیگری به حالت تولید Grant میرود و در غیر این صورت به حالت اولیه بازگشته و منتظر میماند تا Request یکی از ماژولها فعال شود.

• Main Control Unit این واحد وظیفه ی پخش کردن بلاکهای  $C_{ij}$  بین پردازندهها را دارد به نمودار حالت زیر توجه می کنیم:



شکل ۶: Main CU Fsm

همان طور که از این نمودار حالت مشخص است هرگاه کلمه ی status در حافظه نشان دهنده  $\operatorname{Cpu}_{-}$ Ready باشد از حالت اولیه خارج می شویم و از  $\operatorname{Processor}$  درخواست می کنیم که حافظه را در اختیار ما بگذارد، سپس با داشتن کانفیگ می توانیم بین  $\operatorname{Processor}$ های مختلف اندیس ها را پخش کنیم. این کار به اندازه ی  $\theta$  بار انجام می دهیم تا نهایتا همه ی  $C_{ij}$ ها توسط پردازنده ها محاسبه شده و در مموری ذخیره شود. سپس با درخواست از  $\operatorname{Arbiter}$  دسترسی به حافظه را بدست می آوریم و کلمه ی  $\operatorname{status}$  در تغییر می دهیم تا  $\operatorname{CPU}$  متوجه به پایان رسیدن عملیات شود.

#### Processor •

این واحد وظیفه دارد که با دریافت یک i,j و سیگنالهای ورودی دیگر مقدار  $C_{ij}$  را محاسبه کرده و در حافظه ذخیره کند. شماتیک این ماژول به صورت زیر میباشد.

## شماتىسك

در واقع این واحد که متشکل از Register File میباشد وظیفه ی برقراری اتصالات بین این ماژولها را دارد تا کارهای زیر به درستی انجام شود:

- رI) با توجه به معادله ۲ آدرس  $A_{ix}$  و  $A_{ix}$  از Control Unit بگیرد و به مموری بدهد Write سپس متناسب با این اندیسها آدرسی برای Register File ایجاد کرده و سیگنال Enable آن را فعال کند تا Register File به درستی این ماتریسها را از حافظه بخواند.
- Control Unit را از Start و  $B_{xj}$  شد باید سیگنال  $A_{ix}$  Register File بعد از اینکه Square Matrix Multiplier و گرفته و به
- Register را در کلاکهای مورد نیاز Square Matrix Multiplier را در کلاکهای مورد نیاز File  $A_{ix} \times B_{xj}$  به درستی انجام شود.
  - بعد از اتمام ضرب حاصل را با مقادیر قبلی که در رجیستر فایل برای  $C_{ij}$  بود جمع بزند. (IV)
- Main بعد از اینکه عملیاتهای بالا به اندازه  $\mu$  بار تکرار شد سیگنال مناسبی برای (V) بعد از اینکه عملیاتهای بالا به اندازه و Main Control Unit ارسال کند تا در صورت نیاز Control Unit محاسبه یاوک دیگری را به این پراسسور اختصاص دهد.

یکی دیگر از وظیفههای  $\operatorname{Processor}$  این است که در صورتی که  $\operatorname{Grant}$  را در اختیار نداشت به وسیله ییک z Tri-state z کند.

```
assign out_mem_data = (in_grant) ? reg_out_data : 'bz;
assign out_mem_write_en = (in_grant) ? cu_mem_write : 1'bz;
assign out_mem_read_en = (in_grant) ? cu_mem_read : 1'bz;
assign out_mem_address = (in_grant) ? cu_mem_address : 'bz;
```

#### Control Unit •



این ماژول وظیفهی محاسبهی حاصل جمع زیر را دارد:

$$C_{ij} = \sum_{x=0}^{\mu} A_{ix} B_{xj}$$

 $A_{ix}, B_{xj}$  در واقع این ماژول با پیاده کردن دیاگرام حالت زیر اندیسها را تغییر میدهد و هر بار  $A_{ix}, B_{xj}$  با از حافظه میخواند و سپس آن را به واحد ضرب کننده ماتریسی میدهد و پس از اینکه جواب نهایی حاضر شد آن را در حافظه مینویسد. توجه میکنیم که در حالت Receive به



شکل ۲: CU Fsm

اندازهی  $2k^2$  باید صبر کنیم تا تمام بیتهای مورد نیازمان نوشته شود همچنین این حالت به دو حالت درونی Receive A و Receive B تقسیم بندی می شود.

• Processor Unit: این واحد متشکل از Control Unit و Matrix Multiplier و Processor Unit: این واحد متشکل از File میباشد و وظیفه ی برقراری ارتباط بین آنها را دارد. به طور خلاصه این واحد دستورات کنترل File

یونیت را به مموری میفرستد و دادهها را درون رجیسترفایل میریزد و یا از آن میخواند و Matrix یونیت را به مموری میفرستد و دادههای موجود در رجیستر فایل ضرب ماتریسی را انجام میدهد و نهایتا خروجی را درون رجیستر فایل میریزد. سپس با استفاده از دستورات واحد کنترلی مقادیر موجود در رجیستر فایل به حافظه انتقال پیدا میکند.

توصيف ماژولها

• Matrix Multiplier: این واحد وظیفه ی ضرب ماتریسی دو ماتریس k\*k را دارد به نمودار خالت زیر توجه کنید: در حالت اول با دریافت بیت in\_Ready کنید: در حالت اول با دریافت بیت



شکل ۱۸: Multiplier Fsm

مشخص می شود که باید مراحل ضرب کردن را آغاز کند و این ما ژول با استفاده از رجیسترهای میانی زمان پایان عملیات ضرب را متوجه می شود.

• Index To Address Transformer این واحد با داشتن کانفیگ و همچنین ورودیهای مشخص کننده ی دیگر باید بتوانند آدرس  $A_{ix}$  یا  $B_{xj}$  و یا  $B_{xj}$  را پیدا کند بیتهای ورودی این واحد شامل اندیس سطر و ستون و ۳ بیت دیگر که مشخص میکند باید آدرس کدام یک از A, B, C را پیدا کند.

- ۳ روند شبیهسازی و نتایج حاصل
  - ۱.۳ توصیف TestBenchها
  - ۲.۳ توصيف روند کلي شبيهسازي
  - ۳۰۳ توصیف Golden Model
- ۴.۳ مقایسهی خروجیهای نهایی با Golden Model