

# Univerzitet u Sarajevu Elektrotehnički fakultet u Sarajevu Odsjek za računarstvo i informatiku



# Projektni zadatak

Tema: Ploča A sistema adaptivnog upravljanja saobraćajem

Predmet: Projektovanje i sinteza digitalnih sistema

Akademska godina: 2024/2025

Student: Nedim Kalajdžija, Sara Kardaš, Amila Kukić, Harun Goralija

Predmetni profesor:

Red. prof. dr. Amila Akagić, dipl. el. ing.

Predmetni asistenti:

Muhamed Zukić

# Sadržaj

| Sa | držaj                                 | 2    |  |
|----|---------------------------------------|------|--|
|    | okumentacija FPGA Ploče A3            |      |  |
|    | Uvod: svrha i motivacija projekta     |      |  |
|    | 2. Specifikacija Ploče A              |      |  |
|    | 2.1 Funkcionalni zahtjevi             |      |  |
|    | 2.2 Konstante iz koda                 |      |  |
|    | 3. Arhitektura Ploče A                | 4    |  |
|    | 3.1 Blok dijagram                     |      |  |
|    | 3.2 Signalni tok                      |      |  |
|    | 4. Detaljni opis modula               | 5    |  |
|    | 4.1 Modul RAM: ram_module             | 5    |  |
|    | 4.2 Modul seven-segment: sevenDisplay |      |  |
|    | 4.3 Top-level entitet: speed_measure  |      |  |
|    | Arhitektura i signali                 | 7    |  |
|    | Trigger & Echo mjerenje               | 8    |  |
|    | State Machine logika                  | 8    |  |
|    | RAM integracija                       | ç    |  |
|    | Seven-segment integracija             | ç    |  |
|    | LED i buzzer                          | . 10 |  |
|    | 4.4 Kontrola stanja ploče             | . 10 |  |
|    | 4.5 UART interfejs                    | 10   |  |
|    | Entitet uart_sender                   | 10   |  |
|    | FSM stanja:                           | . 10 |  |
|    | Dodatni modul: UART_TX                | 11   |  |
|    | Interakcija sa RAM modulom            | . 11 |  |
|    | Integracija s RAM-om                  | 11   |  |
|    | Signalni dijagram                     | 11   |  |
|    | 5. Verifikacija i testiranje          | 11   |  |
|    | 5.1 Testbench za ram_module           | 11   |  |
|    | 5.2 Testbench za sevenDisplay         | . 12 |  |
|    | 5.3 Testbench za speed_measure        | . 12 |  |
|    | 5.4 Testbench za uart_sender          | 12   |  |
|    | 6. Pin assignment i hardware          | . 12 |  |
|    | 7. Integracija s Pločom B             | . 13 |  |
|    | 8. Zaključak i huduće nadogradnje     | 13   |  |

# Dokumentacija FPGA Ploče A

# 1. Uvod: svrha i motivacija projekta

#### Pozadina i motivacija

U modernim gradovima adaptivno upravljanje saobraćajem omogućuje optimizaciju protoka vozila, smanjenje gužvi i povećanje sigurnosti. Ključni dio takvih sustava je pouzdano mjerenje brzine vozila u realnom vremenu na FPGA platformi. Ploča A se fokusira na očitavanje i pohranu mjerenja, dok Ploča B vrši predikciju i daljnju obradu.

#### Specifičan zadatak Ploče A

Ploča A očitava dva ultrazvučna senzora postavljena na poznatoj udaljenosti (D cm). Echo impulsi mjere se brojačem na taktu FPGA (npr. 50 MHz). Vrijeme između detekcije na senzoru 1 i senzoru 2 omogućuje izračun brzine: v = d/(t2-t1)

#### Ploča A također:

- Generira periodične trigger pulseve za senzore.
- Mjeri širinu echo signala i izračunava udaljenost dok objekt prolazi pored senzora.
- Mjeri interval između senzora za brzinu.
- Upozorava buzzerom ako je izračunata brzina > prag.
- Pohranjuje izmjerene brzine u RAM modul.
- Prikazuje posljednju brzinu na četiri seven-segment displeja.
- Komunicira s Pločom B putem UART (još nije implementirano) radi slanja pohranjenih podataka.

#### Ciljevi dokumentacije

- Detaljno opisati module prema stvarnoj VHDL implementaciji.
- Obezbijediti informacije za održavanje i eventualne nadogradnje.
- Pomoć u verifikaciji i integraciji s Pločom B.

# 2. Specifikacija Ploče A

# 2.1 Funkcionalni zahtjevi

- **MODE kontrola**: preko ulaza sw0; '1' = INACTIVE, '0' = SEMI\_ACTIVE (aktivno mjerenje i alarm, ali bez slanja podataka).
- **Generiranje triggera**: širina TRIGGER\_WIDTH (500 ciklusa), period TRIGGER\_PERIOD (7 000 000 ciklusa) na taktu FPGA.
- **Mjerenje echo signala**: brojač echo1\_width i echo2\_width mjeri trajanje impulsa.

- **Izračun udaljenosti**: distance = echo\_width / 2900 (približno, pri 50 MHz taktu i brzini zvuka).
- **State Machine**: stanja IDLE, WAITING\_FOR\_FIRST, TIMING, CALCULATE\_SPEED, DISPLAY\_RESULT.
- Izračun brzine:
  - Ako timer > 50\_000 (1 ms),
    [ speed = rac{DISTANCE\_BETWEEN\_SENSORS imes 50,000,000}{timer} ]
  - Inače postaviti speed = 999 (maksimalna prikazana).
- Alarm: buzzer aktivan 3 sekunde u 5-sekundnom prikazu ako speed > SPEED\_LIMIT.
- **Prikaz**: četiri seven-segment modula (hex1, hex2, hex3, hex4), pri čemu hex4 inicijalno prikazuje blank ("1111111").
- **RAM pohrana**: modul ram\_module s 256 lokacija (8-bit podaci).
- Komunikacija: UART interfejs planiran, još nije integriran u kod.
- **LED indikatori**: 1ed1, 1ed2 pokazuju detekciju objekta na senzoru 1 i 2.

#### 2.2 Konstante iz koda

- DISTANCE\_BETWEEN\_SENSORS: integer := 10 (cm).
- TRIGGER\_WIDTH: integer := 500 (ciklusa).
- TRIGGER\_PERIOD: integer := 7 000 000 (ciklusa).
- DETECTION\_THRESHOLD: integer := 30 (cm).
- SPEED\_LIMIT: integer := 50 (cm/s).
- Takt FPGA: implicitno 50 MHz (na osnovu perioda i kalkulacija).

### 3. Arhitektura Ploče A

# 3.1 Blok dijagram

- **Top-level**: entitet speed\_measure.
- Moduli:
  - Trigger & Echo mjerenje (integrirano unutar top-level koda).
  - State Machine unutar speed\_measure.
  - RAM modul: ram\_module.
  - Seven-segment dekoder: sevenDisplay.
  - LED i buzzer logika.
  - UART interfejs (predviđeno, još nije implementirano).

### 3.2 Signalni tok

- clk sinkronizira sve registre i brojače.
- Generiranje triggera: periodični impulsi na trig1, trig2.
- Echo mjerenje: echo1\_width i echo2\_width brojači resetiraju se kad signal padne, distance se izračuna.

- State Machine prati distance signale i upravlja timer.
- Nakon izračuna brzine, piše se u RAM i prikazuje na seven-segment.
- LED i buzzer logika bazirana na signalima iz state machine.
- UART se može dodati za čitanje iz RAM-a i slanje van.

# 4. Detaljni opis modula

### 4.1 Modul RAM: ram\_module

```
entity ram_module is
  Port (
     clk
                : in std_logic;
     we
                : in std_logic;
                                                  -- write enable
     data in
                 : in std_logic_vector(7 downto 0);
                                                            -- podaci za upis
     data out
                   : out std logic vector(7 downto 0);
                                                            -- podaci za čitanje
     first_write_addr : out std_logic_vector(7 downto 0);
                                                               -- prva adresa na koju je upisano
     last_write_addr : out std_logic_vector(7 downto 0)
                                                                -- poslednja adresa na koju je up
  );
end ram module;
architecture Behavioral of ram module is
  type ram type is array (0 to 255) of std logic vector(7 downto 0);
  signal ram : ram_type := (others => '0'));
  signal first_written : boolean := false;
  signal first_addr : std_logic_vector(7 downto 0) := (others => '0');
  signal last_addr : std_logic_vector(7 downto 0) := (others => '0');
  signal write_ptr : std_logic_vector(7 downto 0) := (others => '0'); -- internal address counter
begin
  process(clk)
  begin
     if rising_edge(clk) then
       if we = '1' then
          -- Upis na adresu write_ptr
          ram(to_integer(unsigned(write_ptr))) <= data_in;</pre>
          -- Čuvanje prve i posljednje adrese upisa
          last addr <= write ptr;
          if not first_written then
            first_addr <= write_ptr;
            first written <= true;
          end if;
          -- Povećanje write_ptr ili wrap-around
```

```
if write ptr = "11111111" then
            write_ptr <= (others => '0');
          else
            write ptr <= std logic vector(unsigned(write ptr) + 1);
          end if:
       end if;
       -- Uvijek čitanje s posljednje upisane adrese
       data out <= ram(to integer(unsigned(last addr)));
     end if;
  end process;
  -- Izlazi entiteta
  first_write_addr <= first_addr;</pre>
  last_write_addr <= last_addr;</pre>
end Behavioral;
       Opis:
              Memorija dubine 256, širina 8 bita.
          - we kontrolira upis; svaki upis pomiče write_ptr, čuva first_addri
              last_addr.
          - data_out uvijek vraća sadržaj na last_addr.
          - Wrap-around kada se dostigne adresa 255.

    first_write_addr signalizira adresu prvog upisa nakon resetiranja FPGA.
```

### 4.2 Modul seven-segment: sevenDisplay

```
entity sevenDisplay is
  port (
    BCD: in std logic vector(3 downto 0);
    HEX: out std_logic_vector(6 downto 0)
  );
end sevenDisplay;
architecture segment of sevenDisplay is
begin
  HEX <= "1000000" when (BCD = "0000") else -- 0
      "1111001" when (BCD = "0001") else -- 1
      "0100100" when (BCD = "0010") else -- 2
      "0110000" when (BCD = "0011") else -- 3
      "0011001" when (BCD = "0100") else -- 4
      "0010010" when (BCD = "0101") else -- 5
      "0000010" when (BCD = "0110") else -- 6
      "1111000" when (BCD = "0111") else -- 7
```

```
"0000000" when (BCD = "1000") else -- 8
"0010000" when (BCD = "1001") else -- 9
"1111111"; -- blank ili minus
end segment;
```

- Opis:

entity speed\_measure is

- Kombinacijski mapping BCD → kod segmenata.
- Zadnja opcija "1111111" za nenormalne vrijednosti (prikazuje blank ili minus).
- Aktivni nivo za segment upaljen: '0' (ovisno o hardveru).

## 4.3 Top-level entitet: speed\_measure

```
port(
    clk: in std logic;
     echo1: in std logic;
     echo2: in std_logic;
     sw0: in std_logic;
     trig1: out std logic;
     trig2: out std logic;
     led1: out std_logic;
    led2: out std logic;
     hex3, hex2, hex1, hex4: out std_logic_vector(6 downto 0);
     buzzer: out std_logic
  );
end speed measure;
       Opis portova:
          - clk: taktski signal (50 MHz).
          - echo1, echo2: echo impulsi ultrazvučnih senzora.
          - sw0: kontrola stanja (INACTIVE/SEMI_ACTIVE).
          - trig1, trig2: izlazni trigger impulsi.
```

- led1, led2: signalizacija detekcije objekta.

- buzzer: aktivacija zvuka pri prekoračenju.

- hex1, hex2, hex3, hex4: seven-segment prikazi.

#### Arhitektura i signali

- Konstante: definirane kao u kodu (DISTANCE\_BETWEEN\_SENSORS, TRIGGER\_WIDTH, itd.).
- Tipovi i signali:
  - State machine: state\_type (IDLE, WAITING\_FOR\_FIRST, TIMING, CALCULATE\_SPEED, DISPLAY\_RESULT).

- Brojači: period1, period2, echo1\_width, echo2\_width, timer, display\_timer, buzzer\_timer.
- Detekcija: object1\_detected, object2\_detected.
- Brzina: speed, speed\_calculated, speed\_exceeded, buzzer\_active.
- RAM signali: ram\_we, ram\_data\_in, ram\_data\_out, ram\_first\_addr, ram\_last\_addr.
- Kontrola: traffic\_monitoring\_enabled, alarm\_enabled, board\_state.

#### Trigger & Echo mjerenje

- Periodični brojači period1 i period2: resetiraju se kad dostignu TRIGGER\_PERIOD i enable je aktivan.
- **Trigger output**: '1' dok period < TRIGGER\_WIDTH.
- **Echo width mjerenje**: kad echo='1', brojač inkrementira; kad echo='0' i width>0, distance izračuna echo\_width/2900.
- Reset echo\_width nakon mjerenja ili kad monitoring isključen.

#### **State Machine logika**

- IDLE:
  - Sve signale resetira.
  - Ako traffic\_monitoring\_enabled='1', prelazi u WAITING\_FOR\_FIRST.

#### WAITING FOR FIRST:

- Čeka distance1 < DETECTION\_THRESHOLDiobject1\_detected='0'.
- Ako detektirano, postavlja object1\_detected\_next='1', reset timer, timing\_active='1', prelazi u TIMING.

#### - TIMING:

- Ako timing\_active='1', timer\_next <= timer+1.
- Ako timer > 100\_000\_000, timeout, vraća se u IDLE.
- Ako distance2 < DETECTION\_THRESHOLDiobject2\_detected='0', postavlja object2\_detected\_next='1', timing\_active\_next='0', measured\_time<=timer, prelazi u CALCULATE\_SPEED.</li>

#### - CALCULATE SPEED:

- Ako timer > 50\_000, računa speed\_next <=
   (DISTANCE\_BETWEEN\_SENSORS \* 50\_000\_000) / timer.</pre>
  - Ako > SPEED\_LIMIT: speed\_exceeded\_next='1', buzzer\_active\_next='1'.
  - Inače: speed\_exceeded\_next='0', buzzer\_active\_next='0'.
- Inače (timer <= 50\_000): speed\_next<=999, speed\_exceeded\_next='1', buzzer\_active\_next='1'.
- speed\_calculated\_next='1', reset display\_timer\_next.
- Piše u RAM: ram\_we<='1', ram\_data\_in<=std\_logic\_vector(to\_unsigned(speed\_next,8)).</p>
- Prelazi u DISPLAY\_RESULT.

#### - DISPLAY\_RESULT:

- ram\_we<='0'.
- Ako display\_timer < 250\_000\_000, incremenitra display\_timer\_next; kontroliše buzzer\_timer\_next dok <150\_000\_000.
- Inače prelazi u IDLE.
- Default: vraća u IDLE.

#### RAM integracija

```
ram_inst: ram_module port map (
    clk => clk,
    we => ram_we,
    data_in => ram_data_in,
    data_out => ram_data_out,
    first_write_addr => ram_first_addr,
    last_write_addr => ram_last_addr
);
```

- **Podržava**: pohranu sekvencijalnih mjerenja s wrap-around, vraća posljednju vrijednost na data out.
- **first\_write\_addr** i **last\_write\_addr** dostupni, mogu se koristiti za slanje više mjerenja preko UART-a.

### Seven-segment integracija

```
hex4 <= "1111111"; -- blank/minus
seg1_disp: sevenDisplay port map(
    BCD => ram_data_out(3 downto 0),
    HEX => hex1
);
seg2_disp: sevenDisplay port map(
    BCD => std_logic_vector(to_unsigned((to_integer(unsigned(ram_data_out)) / 10) mod 10,
4)),
    HEX => hex2
);
seg3_disp: sevenDisplay port map(
    BCD => std_logic_vector(to_unsigned((to_integer(unsigned(ram_data_out)) / 100) mod 10,
4)),
    HEX => hex3
);
-- hex4 je blank ili minus ako se želi signalizirati specijalno
```

#### - Opis:

- Čita 8-bit ram\_data\_out, pretvara u decimalne cifre.

- hex1 = jedinice, hex2 = desetice, hex3 = stotine, hex4 ostaje blank.

#### LED i buzzer

```
- LED:
led1 <= object1_detected when traffic_monitoring_enabled = '1' else '0';
led2 <= object2_detected when traffic_monitoring_enabled = '1' else '0';</p>
```

Buzzer:
 buzzer <= '0' when (current\_state = DISPLAY\_RESULT and speed\_exceeded = '1' and buzzer active = '1' and alarm enabled = '1') else '1';</li>

- **Napomena**: aktivno nisko ('0' pali buzzer), ovisno o hardveru.

### 4.4 Kontrola stanja ploče

- process(sw0) upravlja board\_state:'1' => INACTIVE, '0' => SEMI ACTIVE.
- traffic\_monitoring\_enabled i alarm\_enabled deriviraju se iz board\_state.
- Moguće proširenje: dodatni switch-i za ACTIVE s komunikacijom.

### 4.5 UART interfejs

- UART interfejs je implementiran kroz dodatni entitet uart\_sender koji upravlja serijskim slanjem podataka iz RAM memorije preko linije uart\_tx\_out. Slanje se inicira ulaznim signalom send\_trigger, a status toka prenosa se prikazuje signalom uart\_busy. Modul koristi interni FSM za sekvencijalno čitanje iz RAM-a i slanje svakog bajta preko UART\_TX komponente.

```
Entitet uart sender
entity uart sender is
Port (
       clk
                 : in std logic;
       send trigger : in std logic; -- High za start slanja
       ram_data_out : in std_logic_vector(7 downto 0);
       ram_last_addr : in std_logic_vector(7 downto 0);
                      : out std logic;
       uart tx out
                    : out std logic vector(7 downto 0);
       ram addr
       uart_busy
                     : out std_logic -- '1' dok traje slanje
       );
end uart sender;
```

#### FSM stanja:

- IDLE čeka aktivaciju send\_trigger;
- READ čita RAM sadržaj na adresi read\_address;
- SEND šalje bajt preko UART (aktivira tx\_dv);
- **WAIT\_DONE** čeka signal tx\_done;
- **DONE** vraća se u IDLE nakon što se pošalje bajt na ram\_last\_addr.

#### Dodatni modul: UART\_TX

Ova komponenta (UART\_TX) implementira nizak nivo UART protokola: generiše start bit, 8-bit podatak i stop bit pri 115200 baud (uz  $g_CLKS_PER_BIT = 434$  za takt 50 MHz).

#### Interakcija sa RAM modulom

- ram\_data\_out prenosi vrijednost sa adrese ram\_addr;
- ram\_last\_addr označava krajnju adresu slanja;
- Interno brojač read\_address se koristi za adresiranje RAM-a tokom slanja;
- Nakon što je poslata vrijednost na ram\_last\_addr, FSM prelazi u stanje DONE i deaktivira uart\_busy.

#### Integracija s RAM-om

RAM modul (ram\_module) je proširen tako da podržava signal read\_addr i dodatni izlaz data\_from\_addr. Ovo omogućava uart\_sender modulu da čita sadržaj memorije na adresi read\_address, nezavisno od data\_out koji daje posljednju upisanu vrijednost.

#### Signalni dijagram

- send\_trigger = '1' pokreće slanje;
- uart\_busy = '1' dok traje slanje;
- ram\_addr adresira sljedeći bajt za slanje;
- uart\_tx\_out prenosi serijski podatak (već priključen na vanjsku UART liniju);
- tx\_done detektuje kraj prenosa jednog bajta.

## 5. Verifikacija i testiranje

U procesu implementacije projekta izvedeno je ručno testiranje svih modula te međusobne interakcije pojedinih, pri čemu je korišten veliki broj različitih ulaznih parametara i nasumično kombinovanje istih. Usljed nedostatka vremena pri implementaciji projekta, testbench simulacije su ostale ne-implementirane u ovom stadiju, te se u narednim podpoglavljima opisuje samo plan njihove implementacije, ali ne i stvarna izvedba.

### 5.1 Testbench za ram module

- Simulirati:

- Niz upisa podataka: provjeriti first\_write\_addr postavlja se na adresu prvog upisa.
- Wrap-around: upis >256 puta vraća pointer na 0.
- Čitanje data\_out vraća posljednji upis.
- Assert primjeri:

```
assert first_write_addr = x"00" report "Prvi upis adresa" severity error;
assert last write addr = x"01" report "Drugi upis adresa" severity error;
```

### 5.2 Testbench za sevenDisplay

- Provjeriti mapping BCD ulaza 0–9 generira točan HEX.
- Ulazi izvan 0–9 => HEX="1111111".

### 5.3 Testbench za speed\_measure

- Scenariji:
  - Simulirani echo impulsi: definirati ulazne impulse za echo1 i echo2 s određenim latencama.
  - Provjeriti state transitions: IDLE→WAITING\_FOR\_FIRST→TIMING→CALCULATE\_SPEED→DISPLAY\_RE SULT→IDLE.
  - Provjera ram\_data\_out s odgovarajućom zapisom brzine.
  - LED i buzzer signali prema očekivanju.
  - Timeout scenarij (echo2 ne stiže).
- Mogućnost simulacije slanja UART podataka: dummy handshake.

# 5.4 Testbench za uart\_sender

- Scenariji testiranja:
  - send\_trigger='1' i ram\_last\_addr="00000010" → treba poslati tri bajta;
  - o Simulirati različite podatke u RAM memoriji na adresama 0, 1, 2;
  - Provjeriti da uart\_tx\_out daje očekivani niz bitova (start, data, stop);
  - Provjeriti da uart\_busy='1' dok traje slanje, a zatim se vraća u θ;
  - Provjeriti da ram\_addr ide od 0 do ram\_last\_addr.

# 6. Pin assignment i hardware

- Navesti pinove FPGA za:
  - echo1, echo2, trig1, trig2
  - led1, led2
  - hex1-hex4 (segmentni i enable pinovi)
  - buzzer
  - sw0

- UART TX/RX pinovi
- Reference na constraints fajl.

# 7. Integracija s Pločom B

- Definirati format poruke: npr. svaki bajt predstavlja mjerenje brzine ili kontrolne okvire.
- Handshake: signal send\_request od strane Ploče B.
- Čitanje RAM memorije od first\_write\_addr do last\_write\_addr.
- Iskoristiti implementirani UART sa obe strane za uspostavljanje komunikacije

# 8. Zaključak i buduće nadogradnje

- Dokument opisuje stvarnu implementaciju modula prema dostavljenom VHDL kodu.
- Buduće: parametrizacija pragova, testbench slučajevi za sve module, onakvi kakvi su planirani, ali radi nedostatka vremena nisu implementirani.