

# $\mathsf{in} ext{-}\mathsf{order}$ סימולטור לצינור מכונת -1

בתרגיל בית זה תממשו סימולטור לצינור (pipeline) של מעבד in-order הדומה למעבד MIPS שהכרתם בתרגולים. הסימולטור שלכם יריץ קוד של תכנית ויממש את כל שלבי הצינור עבור הפקודות הנקראות .

## המיקרו-ארכיטקטורה של המעבד

המעבד שתממשו בסימולטור יישם מיקרו-ארכיטקטורה **דומה (אך לא זהה)** למעבד ה-MIPS, כלומר, צינור 5 שלבים, כפי שראיתם בתרגול 2. לשם הפשטות, תתמכו רק בפקודות הבאות:

- LOAD + STORE : פקודות גישה לזיכרון
- ADD + SUB + ADDI + SUBI :פקודות אריתמטיות
  - פקודות סיעוף/קפיצה: BR + BREQ + BRNEQ
- פקודה מיוחדת HALT שתשמש לעצירת המעבד וסיום התכנית.

כמו ב-MIPS, יהיו 32 רגיסטרים כלליים - GPR, כאשר רגיסטר r0 תמיד מכיל 0 (כתיבה אליו לא משנה את ערכו). בנוסף, קיים רגיסטר PC שמכיל את כתובת הפקודה שנקראת בשלב ה-IF . כל הרגיסטרים בני 32 ביט.

הפקודות אריתמטיות יבוצעו בין רגיסטרים (ADD/SUB) או בין רגיסטר ומספר קבוע (ADD/SUBI).

פעמים רבות בהערכת ביצועים של מעבדים, נרצה לבדוק עד כמה שיפור או שינוי מסוים משפיע על הביצועים. לשם כך נאפשר הפעלה או כיבוי של "מתגים" שיפעילו פונקציונליות נוספת של המיקרו-ארכיטקטורה.

המימוש שלכם יצטרך לאפשר להשוות בין pipeline מ-3 תצורות.

בבסיס, המימוש הנאיבי של טיפול ב data-hazards באמצעות STALL. כלומר, הזרקה של "בועות" (NOP) לצינור כנדרש על מנת לפתור את ה-hazard.

הפעלת מתג ה-*split-regfile* תאפשר את חציית מחזור השעון של ה-register file לשתי פאזות – כתיבה בחצי מחזור שעון הראשון, ואח"כ קריאה בחצי המחזור השני. כלומר, הערך העדכני משלב ה-WB ניתן לקריאה באותו מחזור שעון משלב ה-ID, כפי שהודגם בכתה.

הפעלת מתג ה-*forwarding* יישם את עקרון ה-forwarding הן משלב MEM והן משלב WB, על מנת להימנע מ-MEM הפעלת מתג ה-forwarding יישם את עקרון ה-forwarding לשתי פאזות, מחזור השעון של ה-data-hazard לשתי פאזות, מכוצאה מ-data-hazard היכן שאפשר. במצב זה יופעל גם מנגנון חציית מחזור השעון של ה-STALL לעיכם לממש STALL כנ"ל. שימו-לב, שלמרות מימוש forwarding, ייתכנו מצבים בהם לא ניתן להימנע מ-HDU. עליכם לממש רצף הפקודות דורש זאת, בהתאם לזיהוי המצבים באמצעות יחידת ה-HDU שלכם.

פקודות קפיצה לא יגרמו ל STALL בגלל control-hazard על ידי שימוש בחיזוי קבוע Always **not**-taken. כלומר, כל זמן שלא התקבלה תוצאת התנאי לקפיצה ייכנסו הפקודות העוקבות בתכנית (בזיכרון) לצינור. במקרה של ביצוע קפיצה שלא התקבלה תוצאת התנאי לקפיצה ייכנסו הפקודות שלאחר פקודת הקפיצה (אך לא מאלה שלפניו בסדר הביצוע) ויחל לטעון enroll מתבצע בשלב ה-MEM כך שהפקודה הנכונה נטענת בשלב IF במחזור שלאחר הגעת פקודת הקפיצה לשלב ה-MEM.

הגישות לזיכרון הראשי משלב ה-MEM תשתמשנה בסימולטור של הזיכרון שמסופק לכם. גישות לכתיבה בשלב MEM תמיד תסתיימנה במחזור שעון אחד. כך גם קריאת פקודות בשלב IF. אולם גישות לקריאת נתונים בשלב MEM עשויות להימשך מספר מחזורי שעון לא ידוע. בהתאמה, שלב ה-MEM צריך להתמודד עם עיכוב פקודה הקוראת מהזיכרון למשך יותר ממחזור אחד (ועיכוב הפקודות שאחריה בהתאם – אולם לא את הפקודות שלפניה, שכבר עברו את שלב ה-MEM וממשיכות להתקדם בצינור).





הממשק לסימולטור

על מנת לתפעל את הסימולטור שלכם אתם תממשו עבור הסימולטור שלכם את הפונקציות המוגדרות בקובץ sim\_api.h המתחילות ב-... SIM Core ... . ראו תיעוד הממשק באותו קובץ.

המימוש שלכם ייכתב בקובץ בשם sim\_core.cp או sim\_core.cp, למי שמעדיפים לממש ב-++C. שימו-לב שגם עבור sim\_core.cp, עליכם לחשוף ממשק C, כפי שמוגדר בקובץ sim\_api.h.

על מנת לגשת לזיכרון, אנו מספקים לכם סימולטור של מערכת הזיכרון. הממשק לסימולטור מוגדר, גם כן, בקובץ sim\_mem.c (הפונקציות ששמם מתחיל ב-....mem\_MEM\_) והמימוש שלו בקובץ sim\_mem.c. הממשק לזיכרון מאפשר למימוש הסימולטור שלכם לקרוא פקודות ולקרוא/לכתוב נתונים משלבי הצינור הרלוונטיים. קריאת פקודה תמיד מסתיימת באותו מחזור שעון, אולם קריאת נתון עשויה לקחת מספר מחזורי שעון. במקרה כזה הפונקציה לקריאה SIM\_MemDataRead תחזיר קוד שגיאה במחזורי השעון שבהם המידע עדיין לא זמין, ויש לנסות לקרוא שוב במחזור השעון הבא.

את תוכן הזיכרון ניתן לאתחל מקובץ מפת זיכרון. קבצי דוגמה למפת זיכרון לטעינה כלולים בחומרי התרגיל (הקבצים עם סיומת img) וכוללים גם תיעוד מבנה הקובץ בהערות. קובץ מפת הזיכרון מכיל הן פקודות לביצוע והן נתונים לקריאה/כתיבה. סימולטור הזיכרון מוגבל להכיל 100 פקודות עוקבות ו-100 נתונים עוקבים, לצורך פשטות המימוש, אולם כל אחד מרצפי הנתונים הללו עשוי להיות ממוקם בכל כתובת במרחב הזיכרון של 32 ביט. שימו-לב, הקריאה מהזיכרון תמיד תהיה בכתובות מיושרות ל-4 (מילים שלמות), כלומר, הפרש הכתובות בין כל מילת 32 ביט בזיכרון הוא 4.

פונקציית SIM\_CoreGetState קוראת את מצב המכונה בכל שלב בצינור בסופו של מחזור השעון (כלומר, המידע clock tick שחוצץ לשלב הבא).

לאחר ביצוע RESET באמצעות הפונקציה SIM\_CoreReset הניחו שעובר מספיק זמן כך שבמוצא ה IF מצאת הפקודה SIM\_CoreReset שמופיעה בכתובת 0 של הזיכרון. היעזרו בדוגמאות המצורפות על מנת לראות את מצב המכונה המצופה.



### סביבת בדיקה

על מנת לבדוק את הסימולטור שלכם אנו מספקים קובץ sim\_main.c שמאתחל את הסביבה של הסימולטור ומתפעל את הסימולטור שלכם למשך מספר מחזורי שעון. בסיומם הוא קורא את מצב הסימולטור ומדווח אותו לפלט הסטנדרטי. כמו-כן, מסופק לכם makefile על מנת לבנות את סביבת הבדיקה בשילוב המימוש שלכם, באופן דומה לבניה שיבצע הבודק. לאחר הבניה תקבלו קובץ ריצה בשם sim\_main.

את הקובץ המצורף ניתן להפעיל באופן הבא:

```
sim_main <test_file> <max_num_of_cycles> [-s|-f]

thicker:

sim_main example1.img 80

sim_main example1.img 80 -s

sim_main example1.img 80 -f
```

אין split-regfile ודגל  $- \pm s$  יפעיל את אופציית , split-regfile דגל , split-regfile דגל  $- \pm s$  יפעיל את אופציית ה $- \pm s$  צורך לתמוך ב forwarding.

הפעלת הדגלים תשמור ערך אמת בוליאני למשתנים גלובליים בשמות האופציות, כמוגדר בקובץ sim\_api.h. תוכלו להשתמש בערכי משתנים אלו כדי להתאים את התנהגות המימוש שלכם במהלך הריצה בהתאם לתצורות השונות של המיקרו-ארכיטקטורה.

עצירת התכנית יכולה להתבצע בשני מקרים. או שמספר הפקודות מגיע ל-max\_num\_of\_cycles המסופק בשורת התכנית יכולה להתבצע בשני מקרים. או שמספר הפקודות מגיעה לשלב ה-WB - הראשון מבינהם (ראו דוגמאות).

שימו-לב: ה- main שניתן נועד להקל עליכם בבדיקה, אולם אתם מחויבים למימוש הממשק לסימולטור כפי שמוגדר ב-main כלומר, ייתכן והסימולטור ייבדק בדרכים שונות מהמודגם ה-main וייתכן שימוש בקובץ main אחר sim\_api.h מהמסופק, אשר משתמש באותו הממשק. לכן הקפידו שהמימוש שלכם יעמוד בדרישות המוגדרות בתיעוד הממשק מעבר לתפקודו עם ה-main הנתון.



#### דרישות ההגשה

הגשה אלקטרונית בלבד באתר הקורס ("מודל") מחשבונו של אחד הסטודנטים.

# <u>מועד ההגשה: עד ה-<mark>29.04.2017</mark> בשעה 23:55</u>

אין לערוך שינוי באף אחד מקבצי העזר המסופקים לכם. ההגשה שלכם לא תכלול את אותם קבצים, מלבד המימוש שלכם ב-sim\_core.c/cpp ותיבדק עם גרסה של סביבת הבדיקה של הבודק. עמידה בדרישות הממשק כפי שמתועדות בקובץ הממשק (sim api.h) היא המחייבת.

עליכם להגיש קובץ tar.gz\* בשם hw1\_*ID1\_ID2*.tar.gz כאשר ID1 ו-ID2 הם מספרי ת.ז. של המגישים. לדוגמה: tar-gz בשם tar-gz בשם tar-gz יכיל שני קבצים:

- . sim\_core.cpp או sim\_core.c קוד המקור של הסימולטור שלכם: sim\_core.c. קוד המקור חייב להכיל תיעוד פנימי במידה סבירה על מנת להבינו.
- קובץ PDF הכולל סיכום קצר על השיפור בביצועים שזיהיתם בעקבות הפעלת המתגים השונים. בפרט, רישמו את זמני הביצוע עבור כל אחת מהדוגמאות שניתנה לכם ואת הממוצע שיפור (speedup) עבור כלל הטסטים שהרצתם (כולל כאלה שאתם כתבתם) בכל אחד מהאופציות (split-regfile, forwarding), לעומת המצב הבסיסי שעובד רק עם STALL.

## \*דוגמה ליצירת קובץ tar.gz:

tar czvf hwl 12345678 87654321.tar.gz sim core.cpp hwl summary.pdf

בדקו שהרצת פקודת הפתיחה של הקובץ אכן שולפת הקבצים שלכם:

tar xzvf hw1 12345678 87654321.tar.gz

#### דגשים להגשה:

- 1. המימוש שלכם sim\_core.c/cpp חייב להתקמפל בהצלחה ולרוץ במכונה הוירטואלית שמסופקת לכם באתר המודל של הקורס. זוהי סביבת הבדיקה המחייבת לתרגילי הבית. כל בעיה בהגשה המונעת את הרצת הקוד (כיווץ לא נכון של הקבצים, קוד לא מתקמפל, ...) יגרור ציון 0! ערעורים על בעיות מסוג זה יתקבלו רק בהינתן שהתיקון הוא קטן (כראות בודק התרגילים), ואם יתקבלו הציון יתחיל מ-80.
  - 2. שימו-לב לסנקציות במקרה איחור כמפורט בקובץ המינהלות באתר הקורס.
- 3. מניסיונם של סטודנטים אחרים: הקפידו לוודא שהקובץ שהעלתם לאתר הקורס הוא אכן הגרסה שהתכוונתם להגיש. לא יתקבלו הגשות נוספות לאחר מועד ההגשה בטענות כגון "הקובץ במודל לא עדכני ויש לנו גרסה עדכנית יותר שלא נקלטה."

## בהצלחה!