

دانشکده مهندسی برق و کامپیوتر نیمسال دوم ۱۴۰۳–۱۴۰۲

مسئول: على قائمي <u>ali.ghaemi@ut.ac.ir</u>





## هدف: بررسی تاثیر ابعاد گیتها بر تأخیر و توان مصرفی

در این تمرین کامپیوتری، به بررسی و پیاده سازی یک مدار ترکیبی در محیط HSPICE خواهید پرداخت و تأثیر تغییر ابعاد ترانزیستورها بر تأخیر و توان مصرفی مدار را بررسی خواهید کرد.

گام اول: در این تمرین کامپیوتری، مبنا را اندازه ی اینورتر پایه در نظر می گیریم (اندازه ی ۱ برای NAND3 ،NAND2 inverter و ابتدا برای PMOS و ۲ برای ترانزیستور PMOS). حال ابتدا برای NAND3 ،NAND2 و NAND3 مدارهای مربوطه را تعریف کنید. توجه کنید که برای هر کدام از آنها علاوه بر تعیین اندازه ها به طوری که تأخیر آنها معادل با تأخیر اینورتر پایه باشد، باید یک متغیر نیز تعریف کنید که با تغییر آن بتوانید ضریب اندازه ی ۷ هر گیت را تعیین نمایید. (۱۵٪)



گام دوم: حال باتوجه به مطالبی که در درس آموختید، اندازه ی هر کدام از گیتها را طوری طراحی کنید که تأخیر مسیر A تا out حداقل شود. توجه کنید که ورودی اینورتر به عنوان گره ی خروجی out در نظر گرفته شده است. همچنین توجه نمایید که اندازه ی این اینورتر برابر با ۶۰ در نظر گرفته شده است که خازن 3C = 180C را تولید می کند. در این گام شما باید مقادیر x و y را تعیین کرده و به عنوان پارامتر برای تعیین ضریب y گیتهای خود استفاده نمایید. تمامی مراحل محاسبات این اندازه ها را به طور کامل گزارش نمایید. (۲۵٪)

گام سوم: ورودیهای مدار طوری طراحی شدهاند تا با تغییر ورودی A مقادیر تمامی گرهها تغییر کنند. با توجه به محاسبات انجام شده در گام دوم با اعمال ضرایب محاسبه شده به اندازه ی گیتها، یک بار مدار را شبیه سازی کرده و شکل موج خروجی را برای گرههای مختلف گزارش نمایید و درستی کارکرد مدار را بررسی نمایید. همچنین برای گرهی خروجی تأخیر  $t_{rise}$  و  $t_{rise}$  را با دستور measure اندازه بگیرید و نتایج به دست آمده را گزارش کنید. (۳۰٪)

• برای این منظور فایل کتابخانه 32nm در اختیار شما قرار داده شده است.



## دانشکده مهندسی برق و کامپیوتر نیمسال دوم ۱۴۰۳–۱۴۰۲

مسئول: على قائمي <u>ali.ghaemi@ut.ac.ir</u>

مقدار  $V_{DD}$  را برابر با  $V_{DD}$  در نظر بگیرید.

درس VLSI - دکتر وحدت

تمرین کامپیوتری دوم

دانشگاه تهران

- مقادیر  $t_{rise}$  و را برای ورودی A مقدار  $t_{fall}$  و نظر بگیرید.
- و  $W_{min}$  و  $W_{min}$  را برابر با کمینهی مقدار تکنولوژی یعنی  $W_{min}$  و را برابر با
- هرگونه فرضیات در محاسبات و اندازه گیریها را ذکر نمایید و با توجه به فرضیات خود نتایج را گزارش کنید.
- چندین فایل آموزشی در کنار صورت پروژه برای شما قرار داده شده است. مثالهای موجود در این فایلها برای انجام پروژه مفید هستند.

گام چهارم: حال با ثابت نگه داشتن ابعاد تمامی گیتها، پارامتر مربوط به اندازه گیتهای NAND سه ورودی را با دستور alter. تغییر دهید. این پارامتر را برای ۲۰ مقدار مختلف حول عدد محاسبه شده ی بهینه در گام دوم، تغییر دهید و  $t_{rise}$  و  $t_{rise}$  برای سیگنال خروجی را برای هر مورد اندازه گیری نمایید. آیا محاسبات شما درست بوده و برای محاسبات انجام شده در گام دوم کمترین تأخیر را بهدست می آورید؟ در صورتی که نتیجه ی عملی با مقدار تئوری محاسبه شده تفاوت دارد، علت آن را بیان نمایید. (...)

گام امتیازی: برای ۶ مورد از اندازههایی که در گام چهارم در نظر گرفتید، علاوه بر تأخیر، مقدار توان مصرفی مدار را نیز با دستور measure. محاسبه نمایید. حال دادههای خود را ذخیره کرده و در متلب یا اکسل نمودار مربوط به آن را رسم کنید. محور افقی را تأخیر و محور عمودی را توان در نظر بگیرید. همچنین برای این ۶ مورد نمودار مربوط به انرژی (حال ضرب توان در تأخیر) را بر حسب اندازهی گیتهایی که در نظر گرفتید رسم کنید. (۲۰٪)