

### به نام خدا



## دانشگاه تهران دانشکده مهندسی برق و کامپیوتر VLSI

# گزارش پروژه دوم

| امیرحسام جعفری راد | نام و نام خانوادگی |
|--------------------|--------------------|
| ۸۱۰۱۰۰۲۴۷          | شماره دانشجویی     |
|                    | تاریخ ارسال گزارش  |

### فهرست

| ٢ | گام اول   |
|---|-----------|
| ٣ | گام دوم   |
| ۴ | گام سوم   |
| ۵ | گام چهارم |

# گام اول

در این بخش در فایل part 1.sp ابتدا تک تک گیت ها را بصورت ترانزیستوری نوشته و متغییری که با آن توانایی تغییر w را داشته باشیم نیز پارامتر w انتخاب شده است. سپس مدار کلی در بخش TOP با ایستنس گرفتن از ماژول های ساخته شده انجام شده است.

| .SUBCKT          |       |       |      |     | VDD |        | 1/00 | DMOS | 1 1 2  |             |        |            |
|------------------|-------|-------|------|-----|-----|--------|------|------|--------|-------------|--------|------------|
| M1               | OUT   | IN    |      | TNI | VDD | 0      | VDD  | PMOS |        | W='120*Wn1' | Llmin  | U 'CO*Un1' |
| M2               | OUT   |       |      | IN  |     | 0      |      |      | 0      | NMOS        | r=rm1n | W='60*Wn1' |
| Vsup2<br>.ENDS I |       | 0     |      | Vc  |     |        |      |      |        |             |        |            |
| ******           | ***** | ***** | **   |     |     |        |      |      |        |             |        |            |
| .SUBCKT          | NAND2 | INA   | INB  | OUT |     |        |      |      |        |             |        |            |
| M1               | OUT   | INA   |      |     | VDD |        | VDD  | PMOS | L=Lmin | W='16*Wn1'  |        |            |
| M2               | OUT   | INB   |      |     | VDD |        | VDD  | PMOS | L=Lmin | W='16*Wn1'  |        |            |
| M3               | OUT   |       |      | INA |     | j      |      |      | 0      | NMOS        | L=Lmin | W='16*Wn1' |
| M4               | j     |       |      | INB |     | 0      |      |      | 0      | NMOS        | L=Lmin | W='16*Wn1' |
| Vsup2            | VDD   | 0     |      | Vc  |     |        |      |      |        |             |        |            |
| .ENDS N          | AND2  |       |      |     |     |        |      |      |        |             |        |            |
| *****            | ***** | ***** | ***  |     |     |        |      |      |        |             |        |            |
| .SUBCKT          | NAND3 | INA   | INB  | INC | OUT |        |      |      |        |             |        |            |
| M1               | OUT   | INA   |      |     | VDD |        | VDD  | PMOS | L=Lmin | W='16*Wn1'  |        |            |
| M2               | OUT   | INB   |      |     | VDD |        | VDD  | PMOS | L=Lmin | W='16*Wn1'  |        |            |
| M3               | OUT   | INC   |      |     | VDD |        | VDD  | PMOS | L=Lmin | W='16*Wn1'  |        |            |
| M4               | OUT   |       |      | INA |     | i      |      |      | 0      | NMOS        | L=Lmin | W='24*Wn1' |
| M5               | j     |       |      | INB |     | j<br>i |      |      | 0      | NMOS        | L=Lmin | W='24*Wn1' |
| M6               | i     |       |      | INC |     | 0      |      |      | 0      | NMOS        | L=Lmin | W='24*Wn1' |
| Vsup2            | VDD   | 0     |      | Vc  |     |        |      |      |        |             |        |            |
| .ENDS N          | AND3  |       |      |     |     |        |      |      |        |             |        |            |
| *****            | ***** | ***** | ***  |     |     |        |      |      |        |             |        |            |
| .SUBCKT          | NOR2  | INA   | INB  | OUT |     |        |      |      |        |             |        |            |
| M1               | OUT   | INA   |      |     | j   |        | VDD  | PMOS | L=Lmin | W='48*Wn1'  |        |            |
| M2               | j     | INB   |      |     | VDD |        | VDD  | PMOS | L=Lmin | W='48*Wn1'  |        |            |
| M3               | OUT   |       |      | INA |     | 0      |      |      | 0      | NMOS        | L=Lmin | W='12*Wn1' |
| M4               | OUT   |       |      | INB |     | 0      |      |      | 0      | NMOS        | L=Lmin | W='12*Wn1' |
| Vsup2            | VDD   | 0     |      | Vc  |     |        |      |      |        |             |        |            |
| .ENDS N          |       | _     |      |     |     |        |      |      |        |             |        |            |
| *****            |       | ***** | **** | *   |     |        |      |      |        |             |        |            |

### گام دوم

نکته ای که در نظر گرفته شده این است که طبقه اخر که یک اینورتر میباشد به عنوان خازن خروجی لحاظ شده است. محاسبات انجام شده به شرح رو به رو میباشد:

Inn: 
$$AAND2i$$
 $AAND2i$ 
 $AAND3i$ 
 $AAND3i$ 

# گام سوم

کد مورد نظر در فایل part 3.sp ذخیره و شکل موج خروجی مطابق انتظار به صورت زیر است:



#### همچنین زمان rise time و fall time نیز از طریق دستورات زیر درفایل استفاده شده است:

```
.measure tran tf trig V(out1) td=199n val='Vc*0.9' cross=1 targ
+V(out1) td=199n val='Vc*0.1' cross=1
.measure tran tr trig V(out1) td=399n val='Vc*0.1' cross=1 targ
+V(out1) td=399n val='Vc*0.9' cross=1
```

نتایج در فایل lis. به صورت زیر میباشد:

```
***** transient analysis tnom= 25.000 temp= 25.000 ******

tf= 25.9044p targ= 200.0459n trig= 200.0200n

tr= 28.9750p targ= 400.0447n trig= 400.0157n

***** job concluded
```

## گام چهارم

با اضافه کردن دستورات مروبط به alter به کد به نتیجه شبیه سازی زیر خواهیم رسید:



#### کد اضافه شده نیز به شرح زیر است:

```
.alter case 2:
.param k = '8*1.1'
.alter case 3:
.param k = '8*1.15'
.alter case 4:
.param k = '8*1.2'
.alter case 5:
.param k = '8*1.25'
.alter case 6:
.param k = '8*1.3'
.alter case 7:
.param k = '8*1.35'
.alter case 8:
.param k = '8*1.33'
.alter case 9:
.param k = '8*1.29'
.alter case 10:
.param k = '8*1.27'
.alter case 11:
.param k = '8*1.23'
.alter case 12:
.param k = '8*1.1'
.alter case 13:
.param k = '8*0.98'
.alter case 14:
.param k = '8*0.96'
.alter case 15:
.param k = '8*0.93'
.alter case 16:
```

همچنین خروجی های دیگر نیز به ازای هر کیس در alter در فایل lis. گزارش شده اند. به عنوان مثال برای کیس سوم به شرح ذیل خواهد بود:

```
case 3:
****** job statistics summary tnom= 25.000 temp= 25.000 ******
 ***** Circuit Statistics *****
# nodes = 154 # elements = 41
# resistors = 0 # capacitors = 0 # inductors = 0
# mutual_inds = 0 # vccs = 0 # vcvs = 0
# cccs = 0 # ccvs = 0 # volt_srcs = 9
# curr_srcs = 0 # diodes = 0 # bjts = 0
# jfets = 0 # mosfets = 32 # U elements = 0
# T elements = 0 # W elements = 0 # B elements = 0
# S elements = 0 # P elements = 0 # va device = 0
# vector_srcs = 0 # N elements = 0
 # nodes = 154 # elements = # resistors = 0 # capacitors =
 ***** Runtime Statistics (seconds) ******
 analysis
                               time # points tot. iter conv.iter
 op point
                               0.00
                                            1 7
2000001 1056 410 rev= 13
                             0.04
 transient
                              0.00
 readin
 errchk
                               0.00
 setup
                               0.00
                               0.00
 output
                peak memory used 63.23 megabytes total cpu time 0.05 seconds total elapsed time 0.06 seconds
                job started at 22:04:25 05/07/2024 job ended at 22:04:25 05/07/2024
*****
case 4:
```

۶