



مسئول: على شايان پور shayanpoorali66@gmail.com

دانشگاه تهران درس VLSI – دکتر وحدت تمرین کامپیوتری چهارم

در این تمرین کامپیوتری یک ضرب کننده با الگوریتم کاهشی والاس را طراحی خواهیم کرد. برای این کار از سطح ترانزیستور شروع کرده و در نهایت به یک ضرب کننده خواهیم رسید. هدف از این تمرین پیادهسازی و یافتن مشخصاتی مانند تاخیر، مسیر بحرانی و ... برای این ضرب کننده است.

برای این کار به ترتیب گفته شده مراحل زیر را انجام داده و در نهایت گزارشی کامل از کار خود تهیه کنید.

#### ۱- رجیستر

#### الف) D-Latch

در مرحلهی اول میخواهیم یک رجیستر طراحی کنیم. برای این کار ابتدا از طراحی یک D-latch شروع می کنیم. ابتدا یک D-latch مطابق شکل زیر میسازیم:



در ابتدا توصیف SPICE گیتهای پایه که به صورت مرتب استفاده می شوند (مانند NOT ،NAND و ...) را پیاده سازی SPICE گیتها از تکنولوژی CMOS استفاده کنید). سپس درستی عملکرد مدار را با شبیه سازی Hold Time و Setup Time و Hold Time آن را اندازه گیری نمایید.





درس VLSI – دکتر وحدت مسئول: علی شایار مین کامپیوتری چهارم مسئول: علی شایار

مسئول: على شايان پور gmail.com

#### ب) D Flip Flop

دانشگاه تهران

یک Master-Slave D-Flip Flop را به صورت زیر بسازید.



نحوهی کار این D-Flip Flop در شکل زیر نمایش داده شده است:



مجدداً موارد خواسته شده در قسمت الف را برای این قسمت نیز انجام دهید.

### ۲ - ضرب کننده

در این قسمت میخواهیم یک ضربکنندهی ۸ بیتی با الگوریتم کاهشی والاس طراحی کنیم.

#### Full Adder (FA) (الف

ابتدا یک Full Adder را پیادهسازی می کنیم. برای این کار از ساختار زیر استفاده کنید:





مسئول: على شايان پور mail.com مسئول: على شايان پور

دانشگاه تهران درس VLSI – دکتر وحدت تمرین کامپیوتری چهارم



ساختار فوق را طراحی کرده و بدترین تاخیرهای S و Cout و Cout را به صورت تئوری محاسبه کنید. سپس اعداد محاسبه شده را در نرمافزار HSPICE شبیهسازی و گزارش کرده و آن را با نتایج تئوری مقایسه کنید. عملکرد مدار را نیز بررسی کنید و درستی کارکرد آن را گزارش کنید.

### Wallace Tree Multiplier (ب

با استفاده از FA قسمت الف، یک ضرب کننده ی ۸ بیتی با الگوریتم کاهشی والاس طراحی کنید. این ضرب کننده دارای دو ورودی ۸ بیتی و یک خروجی ۱۶ بیتی است. طرح خود را رسم و گزارش کنید. با توجه به اینکه یافتن دنباله ی ورودی ای که مسیر بحرانی ضرب کننده را تحریک می کند کار سختی است، می توانید به صورت تئوری مسیر بحرانی را بیابید (که شامل چند FA می شود و از مسیر sum یا earry عبور می کند) تا تأخیر ضرب کننده به دست آید. سپس مدار را در نرمافزار HSPICE شبیه سازی کرده و از درستی کار کرد مدار اطمینان حاصل نمایید. میزان تاخیر را از عوض شدن ورودی تا تغییر خروجی برای چند ورودی دلخواه محاسبه کرده و علاوه بر گزارش کردن، آن را با عدد محاسبه شده ی تئوری خود نیز مقایسه نمایید.

## ۳- حداکثر فرکانس کاری مدار

فرکانس کاری مدار، به طولانی ترین مسیر موجود در مدار مربوط می شود. ضرب کننده های طراحی شده را بین دو رجیستر که در قسمت ۱ طراحی کرده اید قرار دهید و فرکانس کاری مدار را محاسبه کنید. سپس با دادن ورودی های دلخواه از صحیح بودن عملکرد مدار خود مطمئن شوید و شکل موجها را در گزارش خود





مسئول: على شايان پور shayanpoorali66@gmail.com

دانشگاه تهران درس VLSI – دکتر وحدت تمرین کامپیوتری چهارم

قرار دهید. قرار دادن رجیستر در دو سر ضرب کننده به چه منظور است؟ مزایا و معایب استفاده از رجیستر به جای Latch در اینجا چیست؟

#### نكات كلي

- برای انجام شبیهسازیها از فایل فناوری 180 نانومتر و ولتاژ تغذیه 1.8V در دمای اتاق استفاده کنید و توجه داشته باشید که Lmin = 180nm و Wmin = 220nm است.
- توجه داشته باشید که دوره ی تناوب سیگنال clock و دیگر سیگنالهای ورودی را طوری انتخاب کنید که timing violation خ ندهد.
- در تمامی قسمتها برای اطمینان از صحت کارکرد مدار با استفاده از شبیهسازی میبایست به مدار خود چندین ورودی متفاوت و قابل اعتنا داده و خروجی را درست مشاهده کنید؛ تمامی این شکل موجها باید در گزارشکار قرار گرفته و نتایج آنها تحلیل شود.
  - صفحهی اول گزارش باید شامل نام تمرین، نام، نام خانوادگی و شمارهی دانشجویی باشد.
- فایلهای شبیهسازی را در یک پوشهی مجزا قرار داده و همراه با گزارش با فرمت PDF، در یک فایل zip فشرده کرده و به صورت زیر نامگذاری کنید:

VLSI CA4 StudentNumber.zip

• نوشتن گزارش کار مناسب بخشی از نمرهی تمرین کامپیوتری را شامل می شود.

موفق باشيد