#### بسمه تعالى





### درس طراحی در سطح سیستم

تکلیف کامپیوتری ۴: پیادهسازی پردازنده Leros با استفاده از کتابخانه دانشگاه تهران دانشگده مهندسی برق و کامپیوتر دانشکده مهندسی برق و کامپیوتر دکتر بیژن علیزاده نیمسال دوم سال تحصیلی ۱۴۰۲-۰۳ نیمسال دوم سال تحصیلی (a.saghaeian13@gmail.com)

#### مقدمه

تا به اینحا با زبان Scala و کتابخانه Chisel و همچنین نحوه اجرا و درستیسنجی آن آشنا شدیم. در این پروژه از این زبان برای توصیف سطح بالای سختافزار استفاده کرده و مشاهده میکنیم که چگونه میتوان از این کتابخانه در این تمرین کامپیوتری استفاده کرد.

در این تمرین کامپیوتری یک پردازنده ۱۶ بیتی را با استفاده از این کتابخانه توصیف می کنیم. پردازنده یک پردازنده مبتنی بر معماری انباشتگری است. این پردازنده ها یکی از ساده ترین روش پردازش را ارائه می دهند و در دهه 0 و 0 میلادی بسیار استفاده می شدند. در این پردازنده ها، یک رجیستر انباشتگر وجود دارد که خروجی عملیات پردازشی در این رجیستر ذخیره می شود. بنابراین در دستورات این پردازنده، ورودی اول همواره مقدار رجیستر انباشتگر است و فقط باید ورودی دوم واحد 0 و نوع عملیات مشخص شود. در این تمرین کامپیوتری قرار است با استفاده از امکانات مدل سازی سطح بالا به وسیله کتابخانه 0 این پردازنده را مدل کنیم.

## ساختار پردازنده Leros

این پردازنده که یک ISA<sup>۳</sup> است، دستورات ۱۶ بیتی و دادههای ۱۶، ۳۲ و ۶۴ بیتی پشتیبانی میکند. در این تمرین قصد پیادهسازی نسخه ۱۶ بیتی این پردازنده را داریم.

<sup>&</sup>lt;sup>1</sup> Accumulator-based

<sup>&</sup>lt;sup>2</sup> Accumulator

<sup>&</sup>lt;sup>3</sup> Instruction Set Architecture





با توجه به اندازه دستورات این پردازنده،  $\Lambda$  بیت بالای آن تعیین کننده Opcode و  $\Lambda$  بیت پایین آن آدرس خانه رجیستر فایل یا مقدار فوری ٔ است.

جدول ۱- قالب دستورات پردازنده Leros.

| Instruction | Rn/Imm  |
|-------------|---------|
| iiiiiii     | nnnnnnn |

برای مثال دستور 00001001.00000010 مقدار فوری ۲ را به مقدار رجیستر انباشتگر اضافه کرده و نتیجه را در همین رجیستر ذخیره می کند. دستور 00001000.00000011 مقدار ذخیره شده در خانه چهارم (R3) رجیسترفایل را به مقدار رجیستر انباشتگر اضافه کرده و نتیجه را در رجیستر انباشتگر ذخیره می کند. دستوراتی که در این تمرین قصد پیاده سازی آنها را داریم، در جدول ۲ لیست شده اند.

این پردازنده حاوی یک رجیستر مخصوص به نام Address Register یا به اختصار AR است که آدرس پایه خانهای از رجیستر که میخواهد خوانده شود، در آن ذخیره میشود. همچنین دارای یک رجیستر فایل با اندازه ۲۵۶ است.

لازم به ذکر است که در دستورات فوری، مقدار ۸ بیت فوری، sign extend می شود.

\_

<sup>&</sup>lt;sup>4</sup> Immediate Value





جدول ۲\_ ریز دستورات پردازنده Leros.

| Opcode   | Instruction | Function                      |
|----------|-------------|-------------------------------|
| Add      | 000010-0    | A = A + Rn                    |
| Addi     | 000010-1    | A = A + Imm                   |
| Sub      | 000011-0    | A = A - Rn                    |
| Subi     | 000011-1    | A = A - Imm                   |
| Shr      | 00010       | A = A >>> 1                   |
| And      | 00100010    | A = A and $Rn$                |
| Andi     | 00100011    | A = A and Imm                 |
| Or       | 00100100    | A = A  or  Rn                 |
| Ori      | 00100101    | A = A or Imm                  |
| Xor      | 00100110    | A = A  xor  Rn                |
| Xori     | 00100111    | A = A  xor Imm                |
| Load     | 00100000    | A = Rn                        |
| Loadi    | 00100001    | A = Imm                       |
| Store    | 00110       | Rn = A                        |
| Jal      | 01000       | PC = A, Rn = PC + 2           |
| LdAddr   | 01010       | Ar = A                        |
| Loadind  | 01100-00    | A = Mem [Ar + (Imm << 2)]     |
| Storeind | 01110-00    | Mem $[Ar + (Imm << 2)] = A$   |
| Br       | 1000        | PC = PC + Imm                 |
| Brz      | 1001        | If $A == 0$ , $PC = PC + Imm$ |

یکی از ویژگیهای این پردازنده این است که دستورات پردازنده ممکن است از هر ۸ بیت opcode استفاده نکنند control unit و بیتهایی به صورت don't care قرار داشته باشند که صفر یا یک بودن آنها تاثیری بر انتخاب don't care و بیتهایی به صورت tooo1111 قرار داشته با "-" مشخص شدهاند به این گونهاند. برای مثال 10000000 و 10001111 هر دو دستور Branch را انجام میدهند.

ابتدا datapath داده شده در شکل ۱ را با استفاده از کتابخانه Chisel مدلسازی کنید. سپس با توجه به datapath ابتدا داده شده، کنترلر را طراحی کنید. برای واحد ALU میتوانید از پاسخ تمرین کامپیوتری سوم استفاده کنید.







شکل ۱- Datapath پردازنده

# درستىسنجى طراحى

پس از مدلسازی پردازنده، نیاز به درستیسنجی آن است. برای این کار، باید یک برنامه آزمون بنویسید که در آن جمع تمامی مقادیر موجود در یک آرایه حاوی  $\alpha$  عدد محاسبه می شود. لازم به ذکر است که آرایه باید در حافظه ذخیره شود. برای انجام عملیات، مقادیر در رجیسترفایل ذخیره شوند.

برای لودکردن حافظه داده ٔ و دستورات  $^{\gamma}$  می توانید از لینک زیر کمک بگیرید.

**Loading Memory in Chisel** 

<sup>6</sup> Data Memory

<sup>&</sup>lt;sup>5</sup> TestBench

<sup>&</sup>lt;sup>7</sup> Instruction Memory





## نكات پاياني:

۱) کدهای خود را در پوشهای به نام Codes قرار داده و این پوشه و فایل pdf گزارش کار خود را در یک فایل زیپشده به نام ESL\_CA4\_<StudentId>.zip ارسال نمایید که در آن <StudentId>.zip ارسال نمایید که در آن

۲) تمامی کدها باید خوانا بوده وکامنت گذاری مناسب داشته باشد.

۳) در صورت داشتن هرگونه ابهام یا سوال، میتوانید از طریق ایمیل (a.saghaeian13@gmail.com) یا تلگرام (AlirezaSgh) با بنده در ارتباط باشید.

## بارمبندي سوالات

- ب**خ**ش ۱: ۶۵ نمره

- بخش ۲: ۲۵ نمره

– گزارش کار: ۱۰ نمره

با آرزوی بهترینها برای شما