# HY330 - Ψηφιακά Συστήματα VLSI

### ΣΕΤ ΑΣΚΗΣΕΩΝ 4

8/1/2020

Βαγενάς Αναστάσης

AEM: 2496

# Ασκηση 1

Στην άσκηση αυτή θέλουμε να υλοποιήσουμε ένα αποκωδικοποιητή (αρχικά 1 bit ,ύστερα 3 σε 8 ):

### Μέρος (α)

Πίνακας αληθείας (Πχ για το 1° bit)

| A | В | С | out |
|---|---|---|-----|
| 0 | 0 | 0 | 1   |
| 0 | 0 | 1 | 0   |
| 0 | 1 | 0 | 0   |
| 0 | 1 | 1 | 0   |
| 1 | 0 | 0 | 0   |
| 1 | 0 | 1 | 0   |
| 1 | 1 | 0 | 0   |
| 1 | 1 | 1 | 0   |

Η έκφραση για το  $1^{\circ}$  bit ουσιαστικά είναι το out = A'B'C'.

Όμοια έχουμε και για τις υπόλοιπες περιπτώσεις όπου για ένα συγκεκριμένο διάνυσμα εισόδων, έχουμε το output να γίνεται 1 ενώ σε όλα τα υπόλοιπα 0. Άρα η πύλη που πρέπει να σχεδιαστεί είναι μια ΑΝD πύλη.

### Παρακάτω το σχηματικό:



Τα μεγέθη είναι ορισμένα με βάση το μοντέλο  $13 k\Omega$  και  $31 k\Omega$  στο NMOS και PMOS αντίστοιχα,με στόχο τα  $6.5 k\Omega$  στο καθένα.

### Σχεδιασμός στο MAGIC/προσομείωση στο NGSPICE 1bit





Στη προσομείωση κρατάμε τα Α και Β στα 2.5V σταθερά και δίνουμε παλμό στο C (από 0 στα 2.5V).

Όπως φαίνεται η πύλη λειτουργεί κανονικά με την έξοδο να γίνεται 1 όταν το C πηγαίνει στα 2.5V.

Οι χρόνοι ανόδου/καθόδου για την πύλη είναι 2.01ns και 1.78ns (αυτόι είναι οι πιο κοντινές τιμές που μπόρεσαν να φτάσουν μεταξύ τους).

#### Σχεδιασμός 3 σε 8 αποκωδικοποιητή

Παρακάτω το σχέδιο στο MAGIC:



Όπως φαίνεται παραπάνω ,αρχικά έχουμε τους αντιστροφείς οι οποιοί μας δίνουν τα αντιστραμένα σήματα εισόδου.Τα σήματα αυτά θα είναι από την πάνω πλευρά των αποκωδικοποιητών ενώ τα αντίθετα από κάτω.Με αυτόν τον τρόπο δεν έχουμε καλύτερη οργάνωση ,συμμετρία αλλά και δεν χρειάζεται να χρησιμοποιήσουμε πέρα από μέταλλο 2.

Τέλος, οι αντιστροφείς είναι το υποκύκλωμα από την εργασία 1.

Πιο πολλά μπορουν να φανούν ,φυσικά,στο .mag αρχείο .

#### Προσομείωση του αποκωδικοποιητή στο NGSPICE



Για την προσομείωση δίνουμε ως διανύσματα εισόδου το '000' και το '111'. Αυτό το πετυχαίνουμε με να έχουμε παλμού που αλλάζουν ταυτόχρονα κάθε είσοδο (τα A-B-C) από 0->1 και 1->0. Έτσι έχουμε αυτές τις τιμές για τον έλεγχο.

Επιλέχθηκαν αυτές γιατι αποτελούν και τις ακραίες περιπτώσεις του αποκωδικοποιητή. Η είσοδος '111' είναι η καλύτερη περίπτωση μιας και τα σήματα για να ενεργοποιήσουν το 8° bit του αποκωδικοποιητή έρχονται κατευθείαν από το περιβάλλον δοκιμής ,δηλαδή έχουμε μόνο την καθυστέρηση της AND πύλης. Αντίθετα, με την είσοδο '000' όλες οι είσοδοι πρέπει να περάσουν από τους αντιστροφείς με αποτέλεσμα να έχουμε και την καθυστέρηση των αντιστροφέων μαζί με την πύλη AND.

Στη δεξιά εικόνα βλέπουμε τις εναλλαγές των εξόδων (όλες οι άλλες παραμένουν στο 0) .Η out0 για είσοδο '000' και η out7 για είσοδο '111'.

Στα αριστερά επιβεβαιώνεται η παραπάνω υπόθεση μας. Για είσοδο '000' ο χρόνος ανόδου/καθόδου είναι 2.13ns/1.05ns αντίστοιχα. Ενώ για είσοδο '111' ο χρόνος ανόδου/καθόδου είναι 1.86ns/0.95ns .

### Άσκηση 2

Στη 2<sup>η</sup> άσκηση έχουμε να σχεδιάσουμε μια μνήμη ROM ,8 θέσεων ,4-bit και μορφής NOR.

### Σχηματικό μνήμης ROM



Όπως φαίνεται έχουμε τη διάταξη της μνήμης που ζητείται .Στο πάνω μέρος έχουμε το δίκτυο ανέλκυσης από τα PMOS τρανζίστορ.Στο εσωτερικό της μνήμης στο σημεία που έχουμε transistor έχουμε αποθηκευμένο '0' ενώ απουσία του είναι το λογικό '1'.Επιπλέον το MSB είναι το δεξίστερο bit και όσο κατευθυνόμαστε προς τα αριστερά έχουμε τα LSB της αποθηκευμένης λέξης.

### Σχεδιασμός 1bit cell

Αρχικά σχεδιάζουμε το 1-bit μνήμης και σχεδιάζουμε 2 μορφές ,την μορφή που έχει αποθηκευμένο 1 (απουσία transistor-diffusion) και την μορφή που έχει αποθηκευμένο το 0 (παρουσία transistor-diffusion).

Αυτό γίνεται γιατί αν περάσουμε diffusion απευθείας πάνω από το cell θα έχουμε error ,μιας και δεν μπορεί το diffusion να βρίσκεται πάνω από τον πολυπυρίτιο ,το μέταλλο άλλα πρέπει να βρίσκεται στο ίδιο επίπεδο με το diffusion του cell.

Παρακάτω το σχηματικό του 1-bit cell (της μορφής που έχει αποθηκευμένο 0):



Δεν τοποθετούμε labels μιας (το magic δίνει στα labels των cells ονόματα της μορφής cell/inA ,τα οποία δεν δέχεται το spice όταν ζητάμε να κάνουμε plot).

Αντίστοιχα ο άλλος τύπος (που έχει αποθηκευμένο το 1) έχει μόνο diffusion για την γραμμή του ground.

### Σχεδιασμός του ζητούμενου κυκλώματος

Παρακάτω εικόνες από τη μνήμη:





| wio | rom 1bit 0              | rom_1bit                | _                      |                         |
|-----|-------------------------|-------------------------|------------------------|-------------------------|
| wii | rom_0bit                | rom_1bit<br>rom_1bit_5  | _                      | _                       |
| wi2 | _                       | rom_1bit                | _                      | _                       |
| LWR | rom_1bit<br>rom_1bit_10 | rom_0bit<br>rom_0bit_4  | rom_1bit<br>rom_1bit_9 | _                       |
| W/4 | rom_1bit<br>rom_1bit_11 | rom_Obit                | rom_Obit               | _                       |
| WI5 | rom_Obit<br>rom_Obit_10 | _                       | rom_0bit_8             | rom_1bit<br>rom_1bit_12 |
| wi6 | _                       | rom_Obit<br>rom Obit 11 | _                      | rom_1bit<br>rom 1bit 13 |
|     | _                       | rom_1bit<br>rom_1bit_15 | _                      | rom_0bit<br>rom_0bit_13 |

Στην τελευταία εικόνα είναι εύκολο να δούμε τι έχουμε αποθηκευμένο σε κάθε bit (rom\_0bit = 0 ,rom\_1bit = 1) ,επιπλέον η τέρμα δεξιά στήλη τη μνήμης έίναι το MSB και όσο κινούμασε προς τα αριστερά πηγαίνουμε προς το LSB.

Πάνω από την μνήμη έχουμε ένα δίκτυο ανέλκυσης από PMOS (συνεχώς ενεργά ) και στα αριστερά της μνήμης έχουμε τις συνδέσεις για diffusion προς το ground και τα σήματα wl[0-7] για να διαβάζουμε από τη μνήμη.

Επιπλέον άξιο αναφοράς είναι πως τα cells που βρίσκονται στη  $2^{\eta}$ ,  $4^{\eta}$ ,  $6^{\eta}$ ,  $8^{\eta}$  σειρά είναι περιστραμένα κατά 180 μοίρες έτσι ώστε να είναι σωστά τοποθετημένα στο πλέγμα.

### Προσομείωση στο NGSPICE

Στο NGSPICE δίνουμε 3 διαφορετικές εισόδους.Κάθε είσοδος ,το αντίστοιχο wordline, θα του δίνουμε ένα παλμό έτσι ώστε να πηγαίνουμε από ενεργή σε ανένεργη κατάσταση.Επιπλέον γνωρίζουμε ότι σε ανένεργη κατάσταση η ROM έχει ως έξοδο το '1111'.

# Για διεύθυνση 000 (ενεργοποιούμε wl0):



Οι έξοδοι παραμένουν στο '1111' το οποίο είναι και σωστό.

# Για διεύθυνση 111 (ενεργοποιούμε wl7):





Εδώ βλέπουμε την έξοδο να γίνεται '0011' . Στα σημεία όπου το w<br/>l7 είναι 1 τότε και έχουμε πτώση των bit3,<br/>bit2 στο 0.

Για διεύθυνση 001(ενεργοποιούμε το wl1):





Εδώ βλέπουμε την έξοδο να γίνεται '1010' . Στα σημεία όπου το w<br/>l7 είναι 1 τότε και έχουμε πτώση των bit2,<br/>bit0 στο 0.

Μπορούμε και βλέπουμε σε κάθε προσομείωση ότι το λογικό 0 μας δεν είναι ποτέ στα 0V (η έστω κοντά σε αυτό). Αντιθέτως ,παραμένει κοντά στα 0.27V σε κάθε περίπτωση διαβάσματος με διαφορετική είσοδο. Αυτήν η τάση είναι και το  $V_T$  του NMOS.