# Declarações generic e for/generate

Prof. MSc. André Macário Barros 15/04/2019

# Declarações generic e for/generate

- Hoje você aprenderá a escrever códigos que requeiram o emprego de vetores de maneira flexível através das declarações generic e for/generate.
- Para tal um exemplo será abordado neste material.
- Há também outro exemplo, no capítulo 19 da referência, que é um circuito detector de paridade

#### Exemplo 1 Decodificador "1-hot" de 2 bits

• Consideremos aqui um decodificador "1-hot" de 2 bits que opere de acordo com a Figura 1 e a Tabela 1.

decodificador "1-hot" 2 bits

Figura 1

#### Tabela 1

| X <sub>1</sub> | X <sub>o</sub> | $y_3 y_2$ |   | y <sub>1</sub> | y <sub>o</sub> |  |
|----------------|----------------|-----------|---|----------------|----------------|--|
| O              | O              | O         | O | O              | 1              |  |
| О              | 1              | O         | О | 1              | О              |  |
| 1              | O              | O         | 1 | O              | O              |  |
| 1              | 1              | 1         | O | O              | O              |  |

#### Exemplo 1 Decodificador "1-hot" de 2 bits

• Utilizando as declarações condicionais concorrentes podemos escrever o código vhdl a seguir.

#### Exemplo 1 Decodificador "1-hot" de 2 bits

```
• 1 ENTITY address decoder IS
• 3 PORT (x: IN BIT VECTOR(1 DOWNTO 0);
           y: OUT BIT VECTOR(3 DOWNTO 0));
• 5 END address decoder;
• 7 ARCHITECTURE address decoder OF address decoder IS
• 8 BEGIN
• 9 y < = "0001" WHEN x = "00" ELSE
• 10
          "0010" WHEN x = "01" ELSE
        "0100" WHEN x = "10" ELSE
• 11
        "1000";
• 12
• 17 END address decoder;
```

# Exemplo 2 Decodificador "1-hot" de 3 bits

• Consideremos agora um decodificador "1-hot" de 3 bits que opere de acordo com a Figura 2 e a Tabela 2.

decodificador "1-hot" 3 bits

Figura 2

| X <sub>2</sub> | X <sub>1</sub> | X <sub>o</sub> | <b>y</b> <sub>7</sub> | <b>y</b> <sub>6</sub> | <b>y</b> <sub>5</sub> | <b>y</b> <sub>4</sub> | <b>y</b> <sub>3</sub> | <b>y</b> <sub>2</sub> | <b>y</b> <sub>1</sub> | y <sub>o</sub> |
|----------------|----------------|----------------|-----------------------|-----------------------|-----------------------|-----------------------|-----------------------|-----------------------|-----------------------|----------------|
| О              | O              | O              | O                     | O                     | O                     | O                     | O                     | O                     | O                     | 1              |
| О              | O              | 1              | O                     | O                     | O                     | o                     | O                     | O                     | 1                     | O              |
|                |                |                |                       |                       |                       |                       |                       |                       |                       |                |
| 1              | 1              | 1              | 1                     | O                     | O                     | O                     | O                     | O                     | O                     | O              |

Tabela 2

# Exemplo 2 Decodificador "1-hot" de 3 bits

• Também utilizando as declarações condicionais concorrentes podemos escrever o código vhdl a seguir.

#### Exemplo 2 Decodificador "1-hot" de 3 bits

```
• 1 ENTITY address decoder IS
• 3 PORT (x: IN BIT VECTOR(2 DOWNTO 0);
• 4 y: OUT BIT VECTOR(7 DOWNTO 0));
• 5 END address decoder;
    ARCHITECTURE address decoder OF address decoder IS
8 BEGIN
      y < = "00000001" WHEN x = "000" ELSE
            "00000010" WHEN x = "001" ELSE
• 11
            "00000100" WHEN x = "010" ELSE
           "00001000" WHEN x = "011" ELSE
           "00010000" WHEN x = "100" ELSE
• 13
           "00100000" WHEN x = "101" ELSE
• 14
           "01000000" WHEN x = "110" ELSE
• 15
          "100000000";
• 16
17 END address decoder;
```

- Facilmente conseguimos constatar que, para um codificador com muitos bits o trabalho será grande caso a mesma lógica seja utilizada.
- E é para um cenário como estes que demonstraremos a utilidade das declarações generic e for/generate. Acompanhe como ao desenvolvermos um decodificador í-hot genérico para n bits (Figura 3)



# Exemplo 3 Decodificador "1-hot" genérico de *n* bits

```
• 01-library ieee;
• 02-use ieee.std logic 1164.all;
• 03-use ieee.numeric std.all;
• 04-ENTITY address decoder IS
• 05- GENERIC (N: INTEGER := 3);
• 06- PORT (x: IN STD LOGIC VECTOR((N-1) DOWNTO 0);
• 07- y: OUT STD LOGIC VECTOR(2**N-1 DOWNTO 0));
• 08-END address decoder;
• 09-ARCHITECTURE address decoder OF address decoder IS
• 10-BEGIN
• 11- gen: FOR i IN y'range GENERATE
• 12- y(i) <= '1' WHEN
• 13- ((std logic vector(to unsigned(i, N))) = x)
• 14- ELSE '0';
• 15- END GENERATE;
16-END address decoder;
```

- Linha 3: é o local dentro da entity onde colocamos a declaração generic para criarmos as constantes com as quais serão trabalhadas na architecture de nosso código. Atente para colocar o generic antes do port.
- Linhas 6 e 7: observe que agora tanto a entrada x quanto a saída y podem ser expressas em um formato que independa do número de bits, pois os vetores são criados a partir da constante N.

• Linhas 11 a 15: é o escopo dentro do qual poderemos escrever uma estrutura de repetição concorrente por meio da declaração for/generate. Observe que a sintaxe é bem parecida com a do for usado nos loops dos testbenchs, porém com a palavra-chave generate em seu lugar e com um label igual ao usado nos mapeamentos dos testbenchs. Portanto gen é um identificador qualquer podendo o mesmo ser substituído por qualquer outro desde que esteja dentro das normas do VHDL (até 26 caracteres, não começar por número, etc).

- Linha 11: no capítulo 19 da referência há uma lista de atributos que podemos usar quando estamos trabalhando com vetores. O atributo y'range é um destes.
  - Para entender o y' range, experimente trocar a linha 11 pela linha a seguir:
  - gen: FOR i IN 0 to 2\*\*N-1 GENERATE
  - Você observará que o comportamento do circuito será o mesmo

• O código de testbench pode também ser escrito de uma forma flexível, também utilizando o conceito de generic, conforme pode ser visto no código de testbench a seguir.

```
Exemplo 3:
• 01-library ieee;
• 02-use ieee.std logic 1164.all;
                                    testbench do
• 03-use ieee.numeric std.all;
• 04-entity tb ccto is
                                    decodificador "1-hot"
• 05- generic(N: integer := 3);
• 06-end tb ccto;
                                    genérico de n bits
• 07-architecture arg of tb ccto is
• 08- signal tx: std logic vector((N-1) downto 0);

    09- signal ty: std logic vector((2**N - 1) downto 0);

• 10-begin
• 11- uut: entity work.address decoder(address decoder)
• 12-
           port map(tx, ty);
• 13- process
• 14- variable i: integer;
• 15- begin
• 16- for i in 0 to 2**N-1 loop
          tx <= std logic vector(to unsigned(i, N));</pre>
         wait for 10 ns;
18-
 19- end loop;
 20- end process;
• 21-end arg;
```



# Exercício: Detector de Paridade Par (ou Gerador de Paridade Ímpar)

- Desenvolva, simule e implemente um circuito detector de paridade par em um vetor com comprimento variável.
  - Para tal você necessitará das declarações generic e também da for/generate
  - Por exemplo, sua saída y deverá produzir 'i' se o número de 'i's existente no vetor de entrada for par. E, por consequência, a saída produzirá 'o', caso o número de 'i's existentes no vetor de entrada for ímpar.

#### Referências

- Volnei Pedroni. Eletrônica digital moderna e VHDL. Elsevier, Rio de Janeiro, 2010.
  - Capítulos 19, 20 e 21
  - Há 12 exemplares na biblioteca
  - Número de chamada: 621.392 P372e