



# Návrh počítačových systémů INP

Studijní opora

Úvod do jazyka VHDL

Lukáš Sekanina verze 1.2006

Tento učební text vznikl za podpory projektu "Zvýšení konkurenceschopnosti IT odborníků – absolventů pro Evropský trh práce", reg. č. CZ.04.1.03/3.2.15.1/0003. Tento projekt je spolufinancován Evropským sociálním fondem a státním rozpočtem České republiky.

| Použité<br>piktogramy |                       | Počítačové cvičení,<br>příklad                               |                          | Správné řešení                                                          |
|-----------------------|-----------------------|--------------------------------------------------------------|--------------------------|-------------------------------------------------------------------------|
|                       | ?                     | Otázka, příklad k řešení                                     | /1\<br>/^\<br>/2\<br>/3\ | Obtížná část                                                            |
|                       | х+у                   | Příklad                                                      |                          | Důležitá část                                                           |
|                       | © <sub>Δ</sub>        | Slovo tutora, komentář                                       | Z V                      | Cíl                                                                     |
|                       |                       | Potřebný čas pro<br>studium, doplněno<br>číslicí přes hodiny | DEF                      | Definice                                                                |
|                       |                       | Reference                                                    |                          | Zajímavé místo (levá,<br>pravá varianta)                                |
|                       | $\sum_{i=1}^{\infty}$ | Souhrn                                                       | a Da                     | Rozšiřující látka,<br>informace, znalosti. Nejsou<br>předmětem zkoušky. |



# 1 Úvod a motivace

Moderní výuka metod návrhu číslicových obvodů se neobejde bez uvedení studentů do základů specializovaných jazyků pro popis obvodů HDL (Hardware Description Language). Mezi tyto jazyky řadíme zejména VHDL a Verilog. V poslední době je trendem využívat pro popis hardware i jazyky, které jsou bližší softwarovým inženýrům, např. Handel-C nebo System-C. Tento text je věnován úvodu do jazyka VHDL, který je asi nejpopulárnější a je od roku 1987 standardem IEEE. Cílem výkladu není předvést všechny možnost jazyka VHDL (k tomu slouží řada kvalitních učebnic a textů a zejména dobře vedené internetové stránky - některé odkazy jsou uvedeny v seznamu literatury), ale vysvětlit základní principy a konstrukce, které tento jazyk odlišují od standardních programovacích jazyků jako Java, C nebo Pascal a které student využije v rámci kurzů zabývajících se počítačovými obvody na FIT VUT v Brně. Výklad bude veden z pohledu studenta, který je již schopen programovat ve standardních programovacích jazycích a má základní představu o činnosti číslicových obvodů. Budeme se zabývat obvodovou implementací jak specializovaných obvodů tak i podsystémů procesorů.



# 1.1 Implementace algoritmu

V rámci počítačového inženýrství jsou vytvářena výpočetní zařízení, která realizují algoritmy. Připomeňme význam termínu **algoritmus** (z kurzu Základy programování):

Algoritmus je konečná uspořádaná množina úplně definovaných kroků pro vyřešení nějakého problému. Intuitivně algoritmem rozumíme postup, který nás dovede k řešení úlohy. Formálněji vyjádřeno se jedná o přesně definovanou konečnou posloupnost příkazů (kroků), jejichž prováděním pro každé přípustné vstupní hodnoty získáme po konečném počtu kroků odpovídající hodnoty výstupní.

Algoritmus můžeme implementovat dvojím způsobem:

- jako program na univerzálním procesoru, který je nejčastěji prováděn sekvenčně, nebo
- jako specializovaný číslicový obvod.

Následující příklady demonstrují, jak je možné typické softwarové konstrukce implementovat obvodově. Z teorie algoritmů víme, že jsme-li schopni realizovat sekvenci, selekci a iteraci, jsme schopni řešit jakýkoliv algoritmicky řešitelný problém.

## 1.1.1 Sekvence: softwarové vs hardwarové řešení

Následující obrázek demonstruje obvodovou realizaci sekvence. Operátory (+, sin) a specializované funkce (F) jsou realizovány v hardware pomocí speciálních obvodů (komponent) propojených vodiči. Pořadí umístění komponent v obvodu odpovídá posloupnosti instrukcí v programu. Datová šířka vodičů odpovídá počtu bitů u příslušného datového typu proměnných.

Obr. 1. Realizace sekvence



## 1.1.2 Selekce: softwarové vs hardwarové řešení

Větvení v programu se typicky implementuje pomocí multiplexorů. Řídicí proměnná je v obvodu připojena na řídicí vstup multiplexoru, který vybírá výstup jedné z komponent F nebo G.

Obr. 2. Realizace selekce



## 1.1.3 Iterace: softwarové vs hardwarové řešení

Na levé straně následujícího obrázku je uveden program, který sečte hodnoty paměťových buněk paměti o adresách 0 až 255. Proměnná a je aktuální adresou v paměti, proměnná S představuje aktuální součet. Obě proměnné jsou na začátku programu vynulovány. V každé iteraci je třeba přičíst obsah paměťové buňky s adresou a k aktuálnímu součtu S a zvýšit počítadlo adres. Obvodové řešení využívá sčítačku Add, která sčítá obsah paměťové buňky s adresou a s obsahem registru Reg, který obsahuje aktuální součet. Pomocí signálu Clear je čítač adres Cnt na počátku výpočtu vynulován. Stejně tak je vynulován registr Reg. Důležitou částí systému je hodinový signál Clk, který zajišťuje synchronizaci komponent. Výpočet je ukončen, pokud dojde k přetečení čítače. Celé obvodové řešení je založeno na souběžně pracujících komponentách, které musí být vhodně propojeny a synchronizovány.

*Obr. 3. Realizace iterace* 





# 1.1.4 Porovnání programové a obvodové implementace

Proč je výhodné vytvořit obvodovou implementaci algoritmu? Důvodů je několik:

- Obvodová implementace je obvykle výrazně rychlejší než procesor vyrobený stejnou technologií. Neztrácí se čas načítáním instrukcí a prováděním celé řady operací, které jsou nutné pro činnost procesoru, ale nejsou třeba k řešení daného problému. Je možné využít vyššího stupně paralelismu, aplikačně specifických komponent (jako např. rychlé Fourierovy transformace) a speciálního kódování, které se na běžných procesorech nevyskytují.
- Plocha na čipu je obvykle menší, implementují se jen nezbytně nutné komponenty. Např. pokud je potřeba, můžeme efektivně implementovat nějakou netypickou aritmetiku (např. na 22 bitech), kterou bychom na běžném procesoru museli implementovat na 32 bitech.
- Z výše uvedeného důvodu je také obvykle i spotřeba elektrické energie nižší.

Nevýhody obvodové realizace jsou následující:

- Výrobní náklady jsou vyšší než nákup obecně použitelného procesoru.
- Další nevýhodou obvodové realizace je, že její návrh je obvykle obtížnější (a tedy i dražší) než návrh odpovídajícího programu pro procesor.
- Obvodová realizace bývá také méně flexibilnější než řešení využívající procesor. Typicky je obvodová realizace jednoúčelová.

Následující příklady demonstrují dvě základní techniky zvyšování výkonnosti, které se používají v HW – paralelní zpracování a zřetězené zpracování.

Obr. 4. Paralelní zpracování



Sečtení osmi proměnných na sekvenčním procesoru (v sedmi krocích) a na speciální paralelní architektuře, která využívá 7 sčítaček zapojených do stromu, je časově výhodnější v hardware (výpočet trvá 3 kroky). Oproti tomu procesor využívá pouze jednu sčítačku.

Obr. 5. Zřetězené zpracování



Obr. 5 ukazuje výpočet výrazu F[i] pro 100 vstupních vektorů. Procesor provede výpočet za 400 kroků. Pomocí tzv. řetězeného zpracování, kdy je obvodová realizace rozdělena pomocí registrů do synchronizovaných stupňů, bude výpočet proveden během 102 kroků (první výsledek bude k dispozici za 3 kroky, dalších 99 výsledků potom v každém taktu, tj. v jednom kroku).

# 1.2 Kroky moderního návrhu číslicových obvodů

Návrh číslicového systému probíhá v těchto krocích:

- Vstupem je odladěný zdrojový kód (např. v jazyce VHDL, Verilog, SystemC, HandelC apod.) nebo schéma zapojení, požadavek na celkové zpoždění, plochu, příkon apod.
- Následuje syntéza, v rámci které se popis obvodu transformuje na schéma zapojení na úrovni hradel.
- Následuje mapování tohoto schématu na elementy cílové technologii. Takovým elementem může být hradlo NAND popsané na úrovni tranzistorů, které jsou rozmístěny na čipu přesně dle požadavků výroby. Jiným příkladem elementu cílové technologie je CLB (Configurable Logic Block) v obvodech FPGA (Field Programmable Gate Array).

- Dále jsou tyto elementy vhodně rozmístěny a propojeny.
- V posledním kroku je vygenerována maska pro výrobu integrovaného obvodu nebo konfigurační informace pro FPGA.

Všechny kroky probíhají automaticky vy vývojovém nástroji. Návrhář má možnost zasahovat do jednotlivých etap. Typicky dochází po ukončení každé fáze k ověření činnosti obvodu a kontrole časování.

# 1.3 Způsoby popisu číslicového obvodu

Číslicový obvod můžeme popsat dvěma základními způsoby: *strukturně* nebo *behaviorálně*.

Strukturní (nebo také strukturální) popis znamená, že si nejdříve nakreslíme schéma zapojení obvodu a posléze toto schéma zapíšeme pomocí konstrukcí daného HDL. Tedy popíšeme jednotlivé komponenty obvodu a jejich propojení pomocí vodičů. Komponenty mohou být rovněž dekomponovány na subkomponenty a samostatně popsány. Lze takto definovat hierarchii komponent. Tento styl popisu má tu výhodu, že je velice blízký finální obvodové realizaci, návrhář má do jisté míry pod kontrolou proces syntézy a časování.

Behaviorální popis (nebo také popis chování) využívá faktu, že chování obvodu můžeme popsat algoritmem. Používáme konstrukce běžné v programovacích jazycích (cykly, procedury, funkce apod.). Při tomto popisu neuvažujeme obvodové detaily, tvorbu zapojení obvodu necháváme na procesu syntézy, který však nemusí být nutně průchodný. Pro některé programové konstrukce totiž neexistuje obvodový ekvivalent (např. pro rekurzi). Tento způsob s výhodou použijeme, pokud nám stačí obvody pouze simulovat a finální implementace není důležitá.

Zde je dobré si uvědomit, že elementární komponenty, které používáme ve strukturním popisu, jsou vždy popsány behaviorálně. Na určité úrovni je vždy třeba ukončit strukturní popis a definovat elementární objekty, se kterými pracujeme a jejichž realizaci již nevysvětlujeme. Např. realizaci logického členu AND zapíšeme jako z <= a and b; kdy význam logické operace and již nemusíme dodat např. popisem implementace na úrovni tranzistorů.

Popsané způsoby se často kombinují. Kromě uvedených možností existují i speciální způsoby popisu, např. dataflow nebo generický popis, se kterými se seznámíme později.



# 1.4 Poznámky k procesu syntézy

# 1.4.1 Behaviorální syntéza

Jedná se o syntézu abstraktního chování, kdy je daný algoritmus popsán na nejvyšší úrovni. K popisu mohou byt použity všechny syntaktické konstrukce, které HDL jazyk poskytuje. Popis je soustředěn na tok dat, omezení vztahující se na vstup a výstup a uživatelská omezení. Výstupem behaviorální syntézy je popis na úrovni meziregistrových přenosů, který má stejné chování jako vstupní obvod. Nevýhodou je, že veškeré optimalizace jsou nechány na nástrojích realizujících syntézu. Jediná možnost, jak řídit výsledek syntézy, je správné

nastavení omezení a nástrojů.

# 1.4.2 RTL syntéza

Jedná se o syntézu na úrovni meziregistrových přenosů. Vstupní obvod je tedy popsán pomocí registrů, čítačů, automatů atd. Popis se vyznačuje tím, že je od sebe oddělena *datová* a *řidicí* cesta. Řidicí cestou se většinou rozumí FSM automat. Datovou cestou pak různé logické sítě, sčítačky, registry atd. Celá datová cesta je pak řízena pomocí signálů z řidicí cesty. Syntezátor z tohoto popisu vygeneruje popis na úrovni hradel. Výsledek syntézy zároveň obsahuje optimalizovanou datovou cestu, paměti a řídicí struktury.

# 1.4.3 Logická syntéza

Syntéza na úrovni hradel. Popis je složen pouze z komponent cílové technologie vzájemně propojených pomocí vodičů.



## 1.5 Shrnutí

V této kapitole byly vysvětleny základní rozdíly mezi programovou a obvodovou realizací algoritmu. Dále byly uvedeny základní konstrukce používané pro paralelizaci řešení na úrovni hardware. V rámci popisu procesu návrhu moderních číslicových obvodů byla osvětlena problematika syntézy.



# 2 Jazyk VHDL

VHDL je standardem IEEE od r. 1987, byl revidován v roce 1997 a je použitelný i pro návrh analogových obvodů. Jedná se o typovaný programovací jazyk. VHDL má prostředky pro popis paralelismu, konektivity a explicitní vyjádření času. Jazyk VHDL se používá jak pro simulaci obvodů, tak i pro popis integrovaných obvodů, které se mají vyrábět. Cílem této kapitoly je představit základní filozofii jazyka VHDL a jeho typické konstrukce.

# 2.1 Základní konstrukce jazyka

Základní konstrukce jazyka VHDL vysvětlíme na příkladu návrhu úplné jednobitové sčítačky, která pracuje podle vztahů:

```
S = A \times OF B \times OF CI

COUT = (A \text{ and } B) \text{ or } (A \text{ and } CI) \text{ or } (B \text{ and } CI)
```

kde A a B jsou sčítance, CI je vstupní přenos, S je součet a COUT je výstupní přenos.

Obr. 6. Úplná jednobitová sčítačka: (a) značka (rozhraní), (b) implementace





# 2.1.1 Nejjednodušší popis sčítačky

Nejjednodušší popis sčítačky je následující:

```
-- knihovny
library IEEE;
use IEEE.std_logic_1164.all;
-- popis rozhraní
entity FA is
  port (
    A, B, CI : in std_logic;
    S, COUT : out std_logic);
end FA;
-- realizace rozhraní
architecture RTL of FA is
begin
  S <= A xor B xor CI;
  COUT <= (A and B) or (A and CI) or (B and CI);
end RTL;</pre>
```

Každý zdrojový kód ve VHDL začíná uvedením knihoven prvků, které budeme používat. Ve většině případů využijeme standardní knihovny IEEE, k jejichž popisu se dostaneme ještě později. Klíčové slovo **library** zpřístupňuje knihovnu IEEE a klausule **use** zpřístupňuje její dílčí části. Řádek s komentářem je označen ---.

Dále následuje popis rozhraní navrhovaného obvodu. Za klíčovým slovem **entity** následuje název obvodu (FA) a v části **port** potom deklarace signálů rozhraní. Každý signál má přiřazen identifikátor (např. A), za dvojtečkou najdeme informaci o tom, zda se jedná o vstupní, výstupní či obousměrný vodič (např. **in** označuje vstupní vodič, podrobnosti si uvedeme dále) a typ vodič. Např. std\_logic označuje běžný vodič, std\_logic\_vector potom svazek vodičů (např. sběrnici). Část entity se tedy chová jako černá skříňka, která má vstupy a výstupy, ale u které neznáme její obsah.

V části **architecture** se popisuje, jak má být rozhraní, uvedené v části **entity**, implementováno. Zde je důležité si uvědomit, že jedna entita může být implementována vícero způsoby (stejně jako při psaní programů můžeme různými způsoby implementovat funkci pro řazení). Popis implementace tedy začíná klíčovým slovem **architecture**, následuje zvolený název dané implementace (RTL v našem případě), klíčové slovo **of**, název entity, která se implementuje (FA v našem případě), a klíčové slovo **is**. Mezi **begin** a **end** zapisujeme zvolenou implementaci pomocí strukturního, behaviorálního nebo jiného popisu. Vše, co je uvedeno v této části, se vykonává "paralelně" (v reálném HW také pracují všechny komponenty paralelně), tudíž nezávisí na pořadí zápisu jednotlivých operací. Před klíčovým slovem **begin** se uvádí deklarace použitých signálů, komponent apod. (což si vysvětlíme později).

V uvedeném příkladě není třeba definovat pomocné signály ani žádné jiné objekty. Vzhledem k tomu, že se jedná o kombinační obvod, provádí se pouze transformace vstupů na výstupy pomocí logických operátorů, popř. s využitím závorek. Všechny symboly uvedené v rozhraní jsou z pohledu VHDL tzv. signály, které budou mít při fyzické realizaci podobu vodičů a které mají daný směr toku dat.

Signál je fundamentální prostředek komunikace mezi jednotlivými částmi obvodu. Může být deklarován pouze v paralelním prostředí entity. Pomocí operátoru <= přiřadíme výstupnímu signálu (např. S) logickou hodnotu na základě výpočtu logického obvodu, který vznikne dle vztahu uvedeného na pravé straně výrazu (např. A xor B xor CI). Hodnota výrazu se přiřadí s určitým zpožděním signálu, specifikovaným identifikátorem na levé straně. Zpoždění uložení se dosáhne naplánováním zmíněné nové hodnoty pro určitou hodnotu modelového času. Toto zpoždění může být explicitně uvedeno. Pokud tomu tak není, aplikuje se implicitně tzv. **delta zpoždění**. Toto zpoždění má z hlediska modelového času nulovou hodnotu, ale vyjadřuje skutečnost, že k vlastnímu uložení hodnoty výrazu do daného signálu dojde až po vyhodnocení výrazů ve všech ostatních příkazech, které mají být provedeny v daném *modelovém čase*. Zmíněná strategie vytváří iluzi paralelního efektu vyhodnocování výrazů, které jsou ve skutečnosti prováděny sériově.

Pokud bychom uvedli do uvedeného zdrojového kódu do části **architecture** ještě třetí řádek, např.

```
S <= A xor B xor CI;

COUT <= (A and B) or (A and CI) or (B and CI);

S <= A or B;
```

potom nastanou problémy. Při simulaci bude hodnota S nedefinována. Není totiž fyzikálně možné, aby jeden výstupní vodič současně reprezentoval dva různé logické výrazy. Nezapomeňme, že všechny konstrukce uvedené v části architecture musí fungovat souběžně. Pokud bychom takový řádek dopsali např. do zdrojového kódu v jazyce C, potom by zřejmě nenastala chyba (pomineme-li jinou syntax) a nejdříve by se do proměnné S přiřadil výsledek prvního výrazu a potom výsledek z přidaného třetího řádku. Tedy na konci programu by S obsahoval výsledek odpovídající připsanému řádku. Můžeme říci, že každý paralelní signálový přiřazovací příkaz vytváří tzv. budič daného signálu a vytvořme si užitečnou představu, že budič, pokud není odpojen, budí daný signál neustále.

Uvedený styl popisu obvodu se nazývá data-flow popis. Je asi nejjednodušším způsobem, jak popisovat hardware, protože přímo vychází z logických rovnic. Jeho možnosti jsou však omezené.

# 2.1.2 Strukturní popis sčítačky

Druhou možností, jak popsat sčítačku, je využít čistě strukturní popis. Budeme se snažit "přepsat" schéma zapojení sčítačky uvedené na Obr. 6 do textové podoby. Sčítačka sestává z komponent, logických členů, AND, OR a XOR. Nejdříve je třeba mít tyto logické členy k dispozici jako komponenty s jasně definovaným rozhraním. Ukažme si např. popis komponenty třívstupový OR, kterou nazveme OR3.

```
library IEEE;
use IEEE.std logic 1164.all;
```

```
entity OR3 is
  port (
    A, B, C : in std_logic;
  Z : out std_logic);
end OR3;

architecture DF of OR3 is
begin
  Z <= A or B or C;
end DF;</pre>
```

Je zřejmé, že způsob popisu OR vychází z popisu představeného v předchozí kapitole. Stejným způsobem popíšeme i ostatní potřebné komponenty, tj. dvouvstupový AND (AN2) a dvouvstupový XOR (EO). Předpokládejme, že jsou všechny tři soubory popisující AND, OR a XOR ve stejném adresáři jako je celkový popis sčítačky, který teď vytvoříme.

```
library IEEE;
use IEEE.std logic 1164.all;
entity FA is
  port(
    A, B, CI : in std logic;
    S, COUT : out std logic);
end FA;
architecture LIB of FA is
  component EO
    port( A, B : in std logic; Z : out std logic);
  end component;
  component AN2
    port( A, B : in std_logic; Z : out std_logic);
  end component;
  component OR3
    port( A, B, C : in std logic; Z : out std logic);
  end component;
  signal S1, A1, A3, A2 : std logic;
begin
  u0 : EO port map( A \Rightarrow A, B \Rightarrow B, Z \Rightarrow S1);
  u1 : EO port map( A \Rightarrow CI, B \Rightarrow S1, Z \Rightarrow S);
  u2 : AN2 port map( A \Rightarrow A, B \Rightarrow B, Z \Rightarrow A1);
  u3 : AN2 port map( A \Rightarrow A, B \Rightarrow CI, Z \Rightarrow A2);
  u4 : AN2 port map( A \Rightarrow B, B \Rightarrow CI, Z \Rightarrow A3);
  u5 : OR3 port map( A \Rightarrow A1, B \Rightarrow A2, C \Rightarrow A3, Z \Rightarrow COUT);
end LTB:
```

Nejdříve si všimněme, že popis rozhraní sčítačky je úplně stejný jako v předchozí kapitole. Protože se snažíme pouze vytvořit jiný způsob implementace sčítačky, liší se náš kód pouze v části **architecture**. Oproti předchozímu příkladu využijeme prostor před klíčovým slovem **begin** k tomu, abychom deklarovali komponenty, ze kterých složíme sčítačku, a signály (vodiče), kterými tyto komponenty propojíme.

Obr. 7. Úplná sčítačka s popisem komponent a signálů



Pomocí klíčového slova **component** tedy uvedeme rozhraní komponent EO, AN2 a OR3 (podobně jako uvádíme v běžných programovacích jazycích deklaraci funkce, jejíž implementace je provedena v jiném souboru). Dále deklarujeme čtyři pomocné signály A1, A2, A3 a S1.

Mezi **begin** a **end** bude následovat vytvoření instancí požadovaných komponent a jejich propojení, což jsme pro úplnost uvedli na Obr. 7. Na pořadí zápisu komponent nezáleží. Každá instance komponenty má název (např. u2), dále následuje dvojtečka, typ komponenty (např. AN2) a pomocí konstrukce **port map** je vytvořeno propojení dané komponenty se zbývajícími komponentami, vstupy, výstupy, popř. pomocnými signály. Např. instance u2 komponenty AN2 je připojena k primárním vstupům obvodu A a B a její výstup je připojen k pomocnému signálu A1, který bude následně přiveden do třívstupového členu OR (u5).

Ve srovnání s předchozím data flow popisem se zdá, že je tento způsob popisu číslicových obvodů výrazně složitější. Ano, v tomto případě je to pravda, protože uvedený obvod je velmi jednoduchý. Hlavní výhodou tohoto způsobu popisu je, že celý systém můžeme sestavit ze znovupoužitelných komponent, které si sami připravíme nebo nakoupíme od různých výrobců. Procesor se např. popisuje tak, že si připravíme hlavní komponenty, tj. ALU, řadič, sadu registrů, čítače, paměť atd. a tyto komponenty propojíme uvedeným způsobem. Další velkou výhodou strukturního popisu je, že tak, jak obvod popíšeme, tak bude také vysyntetizován. Vhodným návrhem můžeme tedy ovlivňovat strukturu a zpoždění obvodu.

# 2.1.3 Behaviorální popis sčítačky

Na stejném příkladu jednobitové úplné sčítačky si rovněž ukážeme behaviorální popis. Behaviorální popis je založen na použití tzv. procesů. Proces je prostředek pro popis chování obvodu nebo jeho části. Může obsahovat proměnné, řídicí struktury, ale i přiřazení signálů (<=). Pokud je proces aktivován, jsou jeho příkazy provedeny a to sekvenčně – tudíž záleží na jejich pořadí ve zdrojovém kódu.

```
architecture BEH of FA is
begin
  p1 : PROCESS(A, B, CIN)
  BEGIN
    IF (A='1' AND B='1') OR (A='1' AND CIN='1') OR
    (B ='1' AND CIN='1') THEN
        COUT <= '1';
  ELSE
        COUT <= '0';
  END IF;
  S <= A XOR B XOR CIN;</pre>
```

END PROCESS;
end BEH;

Zápis procesu začíná nepovinným návěštím (zde p1), následuje dvojtečka, klíčové slovo **process** a v závorce může následovat seznam tzv. citlivých signálů. Proces je aktivován, pokud dojde ke změně na některém z uvedených signálů. V našem příkladě je zápis opět poněkud složitější než již diskutovaný dataflow popis, nicméně umožňuje demonstrovat několik důležitých jevů. Mezi **begin** a **end** procesu se nacházejí příkazy, které se vykonávají sekvenčně. Chování obvodu se popíše algoritmem. Jako jedna z možností je uvedeno využití konstrukce if-then-else pro výpočet výstupního přenosu. Poznamenejme, že do apostrofů '' se ve VHDL zapisují literály, kterých může nabývat signál typu std logic.

V rámci procesu se mohou vyskytovat proměnné, ve VHDL však mají oproti signálům význam spíše pomocný. Pro přiřazení výrazu do proměnné se využívá operátor ":=".

Součet je zapsán pro změnu pomocí data flow popisu. V prostředí procesu však existence několika signálových přiřazovacích signálů, které přiřazují hodnoty témuž signálu, neznamená existenci několika různých budičů. V takovém případě budeme provedení příkazů chápat jako aktivitu jednoho a téhož budiče, který pro daný signál vytváří posloupnost časově oddělených hodnot. Tudíž připíšeme-li na konec procesu ještě přiřazení S <= A or B;, nebude se jednat o chybu (ani v rámci simulace), nicméně sčítačka nebude produkovat správný součet. Připomeňme znovu, že přiřazení hodnoty do signálu se děje s určitým zpožděním.

Procesů se může nacházet ve zdrojovém kódu více. Vzájemně se aktivují a pozastavují – tím je simulována činnost paralelního systému (obvodu) na sekvenčním počítači. Procesům se budeme více věnovat v dalších kapitolách.

## 2.1.4 Test Bench

Pro testování navržených komponent se nejčastěji používá tzv. testbench. Představuje testovací prostředí pro navrženou komponentu – generuje pro ni testovací signály a popř. zpracovává odezvy. Spuštěním vhodně navrženého testbenche získáme časové průběhy ze simulované komponenty.

Jedná se o kód ve VHDL, který nemá v části **entity** žádné signály. V části **architecture** se deklaruje komponenta, kterou chceme testovat, dále signály, jejichž prostřednictvím se připojíme k této komponentě, a popř. další signály a objekty VHDL. Dále v části **architecture** obvykle najdeme proces(y), který generuje test pro danou komponentu.

Následující testbench byl vytvořen pro sčítačku FA. Poznamenejme, že tento testbench je možné použít pro libovolnou implementaci FA (behaviorální, strukturní, ...), která však splňuje požadované rozhraní. V části **architecture** jsou definovány přesně ty stejné signály, jako má rozhraní FA. Tyto signály jsou dále napojeny na rozhraní FA a pomocí těchto signálů jsou v rámci procesu zasílány testovací vektory pro FA (všechny možné vstupní kombinace v našem případě). Abychom mohli pohodlně sledovat všechny výstupy, vložíme po nastavení každé testovací vstupní kombinace příkaz wait for 10 ns;, který zajístí zpoždění 10 ns.

Abychom celou sčítačku odsimulovali v rámci prostředí ModelSim, musíme:

- Zkompilovat soubory fa.vhd (sčítačka) i tb fa (testbench).
- Nastavit testbench jako soubor, který chceme simulovat (tzv. top level entity).
- Spustit simulační prostředí.
- Otevřít okno Wave se signály sčítačky.
- Příkazem run 100 ns zapsaným na příkazovou řádku spustit simulaci.

x+À

```
-- testbench pro FA (tb fa.vhd)
library ieee;
use ieee.std_logic_1164.all;
entity tb fa is
end tb fa;
architecture arch tb fa of tb fa is
-- pomoci techto signalu se pripojime k testovane jednotce
 signal A, B, CI: std logic;
  signal S, COUT : std logic;
-- tuto jednotku budeme testovat ("deklarace")
component FA port (
   A, B, CI : in std logic;
   S, COUT : out std \overline{logic});
end component;
begin
-- "instance" testovane jednotky je pripojena pomoci zavedenych signalu
UUT : FA
port map (
      A \Rightarrow A, B \Rightarrow B, CI \Rightarrow CI,
      S \Rightarrow S
                   COUT => COUT);
-- vlastni testovani zkousi vsechny kombinace na vstupech
process
begin
 A <= '0'; B <= '0'; CI <= '0';
  wait for 10 ns;
  A <= '0'; B <= '0'; CI <= '1';
  wait for 10 ns;
  A <= '0'; B <= '1'; CI <= '0';
  wait for 10 ns;
  A <= '0'; B <= '1'; CI <= '1';
  wait for 10 ns;
  A <= '1'; B <= '0'; CI <= '0';
  wait for 10 ns;
  A <= '1'; B <= '0'; CI <= '1';
  wait for 10 ns;
  A <= '1'; B <= '1'; CI <= '0';
  wait for 10 ns;
  A <= '1'; B <= '1'; CI <= '1';
  wait for 10 ns;
end process;
end arch_tb_fa;
```

Obr. 8. Simulace sčítačky



# 2.2 Vybrané konstrukce jazyka VHDL

V této podkapitole jsou uvedeny základní konstrukce jazyka VHDL, které budeme potřebovat v rámci povinných kurzů na FIT VUT v Brně.

## 2.2.1 Použití knihoven

Ve všech našich příkladech budeme používat knihovnu std\_logic\_1164, která umožňuje tzv. *vícehodnotovou simulaci*. Při vícehodnotové simulaci nepracujeme pouze s logickými hodnotami 0 a 1, ale pracujeme s více hodnotami, které nám umožní vyjádřit sílu (tvrdost) signálu a tím zefektivnit proces návrhu, kdy snadněji odhalíme potenciální chyby. Signály tedy budou nabývat hodnot nejen 0 a 1, ale i X (neznámá hodnota, konflikt), L (slabší 0), H (slabší 1), U (počáteční neinicializovaná hodnota), Z (vysoká impedance), W (neznámá hodnota), - (don't care) apod.

Pro signály budeme používat typ std\_logic (jeden vodič) a std\_logic\_vector (skupina vodičů, např. sběrnice), který je svázán s tzv. rezoluční funkcí umožňující určit výslednou hodnotu i v takových případech, kdy je signál buzen log. 0 i log. 1 současně (což v reálném obvodu vede ke zkratu). Simulátor ohlásí výsledek jako neznámou hodnotu (X). Následující tabulka definuje výsledné hodnoty pro všechny kombinace hodnot signálů.

|   | U   | X   | 0   | 1   | Z   | W   | L   | Н   | -   |
|---|-----|-----|-----|-----|-----|-----|-----|-----|-----|
| U | 'U' |
| X | 'U' | 'X' | X   | 'n  | X   | X   | 'Χ' | 'Χ' | 'X' |
| 0 | 'U' | X   | '0' | X   | '0' | '0' | '0' | '0' | ×   |
| 1 | 'U' | 'X' | X   | '1' | '1' | '1' | '1' | '1' | 'Χ' |
| Z | 'U' | 'X' | '0' | '1' | 'Z' | 'W' | 'L' | Ή'  | X   |
| W | 'U' | 'X' | '0' | '1' | 'W' | 'W' | 'W' | 'W' | X   |
| L | 'U' | 'Χ' | '0' | '1' | 'n  | 'W' | 'L' | 'W' | X   |
| Н | 'U' | X   | '0' | '1' | 'H' | w   | 'W' | Ή'  | 'X' |
|   | 'U' | 'X' | 'Χ' | X   | 'X' | 'X' | 'X' | 'Χ' | 'X' |

Knihovna ieee.std\_logic\_unsigned.all; definuje aritmetické operátory nad binárními vektory pro operace sčítání (+), odčítání (-) a násobení (\*).

Knihovna ieee.std\_logic\_arith.all umožňuje pracovat s čísly se znaménkem i bez znaménka tak, že zavádí dva nové typy signed a unsigned. Binární hodnotu h datového typu std\_logic\_vector můžeme zkonvertovat na typ unsigned zápisem unsigned (h) a na typ signed zápisem signed(h). Pomocí

funkce conv\_integer je možné provádět konverze mezi hodnotami typu integer a std logic vector, např.

```
signal c : std_logic_vector (3 downto 0);
signal ci : integer;
c <= "1000";
ci <= conv integer(signed(c)); -- v ci bude -8</pre>
```

# 2.2.2 Konstanty

Syntax deklarace a příklady deklarace konstanty je následující:

```
CONSTANT constant_name : type_name [:= value];

CONSTANT PI : REAL := 3.14;

CONSTANT SPEED : INTEGER;
```

#### 2.2.3 Proměnné

Proměnné jsou určeny pro lokální uložení dat. Pro přiřazení do proměnné se používá symbol :=. Hodnota proměnné se mění **ihned** po přiřazení. Syntax deklarace proměnné:

```
VARIABLE variable_name : type_name [:= value];

Příklad deklarace:
VARIABLE opcode : STD_LOGIC_VECTOR (3 DOWNTO 0) := "0000";
VARIABLE freq : INTEGER;
```

# 2.2.4 Signály

Jak již bylo řečeno, signály slouží pro komunikaci mezi VHDL moduly a typicky přímo odpovídají existenci fyzického vodiče. Syntax deklarace signálu je následující:

```
SIGNAL signal_name : type_name [:= value];

Příklady deklarace:

signal din: STD_LOGIC_VECTOR (7 downto 0);
signal a: STD_LOGIC_VECTOR (0 to 2);
signal y: STD_LOGIC;
```

U std\_logic\_vector je uvedena bitová šířka a významnost bitů. Zápis (7 downto 0) znamená, že bit 7 je MSB a bit 0 je LSB. Zápis (0 to 2) znamená, že bit 0 je LSB a bit 2 je MSB. K jednotlivým bitům signálu o typu std\_logic\_vector je možné přistupovat pomocí kulatých závorek, např. din(0) je hodnota nejnižšího bitu din a din(7) je hodnota nejvyššího bitu din.

Jak již bylo uvedeno, oproti proměnným nedochází u signálů k bezprostřední změně hodnoty. Hodnota je přiřazena (pomocí operátoru <=) až s určitým zpožděním (tzv. zpožděním *delta*), které umožňuje realizovat simulaci paralelismu. Hodnota signálu je přiřazena až v okamžiku provedení všech (částí) procesů, které byly naplánovány k provedení právě pro danou hodnotu modelového času. Jinak řečeno, všechny procesy nejprve provedou vlastní

výpočty (bez uložení hodnot do signálů) a teprve pak se modifikují všechny změněné hodnoty. Tento způsob výpočtu eliminuje vliv pořadí, ve kterém jsou procesy prováděny.

Následující kód, který popisuje jednoduchý kombinační obvod se dvěma výstupy, a následující obrázek ilustrují efekt delta zpoždění. Chování každého výstupu je popsáno jedním procesem. Sledujte výsledné hodnoty signálů res1 a res2.

```
library ieee;
use ieee.std logic 1164.all;
entity sig var is
port(d1, d\overline{2}, d3:
                   in std logic;
    res1, res2:
                   out std logic);
end sig_var;
architecture behv of sig_var is
signal sig s1: std logic;
begin
  proc1: process(d1,d2,d3)
   variable var s1: std logic;
      var s1 := d1 and d2;
      res\overline{1} \le var s1 xor d3;
  end process;
 proc2: process(d1,d2,d3)
      sig_s1 <= d1 and d2;
      res2 <= sig_s1 xor d3;
  end process;
end behv:
```

Obr. 9. Ilustrace rozdílu mezi signálem a proměnnou



Každý příkaz přiřazení signálu předepisuje čas (zpoždění), který uplyne než signál nabude nové hodnoty. Kromě již zmiňovaného delta zpoždění existuje ještě transportní zpoždění a inertní zpoždění.

*Transpotrní zpoždění* musí být explicitně předepsáno klíčovým slovem **transport**. Typicky modeluje zpoždění přenosu signálu hradlem. Následující obrázek ukazuje vliv konstrukce:

```
Output <= TRANSPORT NOT Input AFTER 10 ns;
```

Obr. 10. Transportní zpoždění



*Inertní zpoždění* specifikuje přenosové zpoždění a navíc i minimální šířku pulsu. Následující obrázek demonstruje vliv konstrukce:

output <= REJECT 5ns INERTIAL NOT input AFTER 10ns;

Obr. 11. Inertní zpoždění



# 2.2.5 Porty entity

Porty jsou speciální signály, se kterými lze provádět omezené operace čtení a zápisu. Kromě své funkce rozhraní entity mohou být použity jako lokální signály v rámci příslušné architektury. Port je charakterizován názvem, módem činnosti a datovým typem. Dle módu činnosti rozlišujeme porty:

- In vstupní port
- Out výstupní port
- Inout vstupně výstupní port, který umožňuje obousměrnou komunikaci a používá se např. pro realizaci sběrnice.
- Buffer je v podstatě výstupní port, ale jeho obsah je možné číst.
- Linkage směr toku dat neznámý.

## Příklad:

```
port (d: inout STD_LOGIC_VECTOR (7 downto 0);
    a: in STD_LOGIC_VECTOR (0 to 2);
    y: out STD_LOGIC);
```

Uvedené rozhraní obsahuje osmibitový obousměrný port d, který může např. reprezentovat sběrnici, tříbitový vstup a a jednoduchý výstup y.

# 2.2.6 Datové typy

VHDL podporuje následující datové typy: skalární (integer, real apod.), složené (pole, záznam), přístupový typ (ukazatel) a typ soubor.

## 2.2.6.1 Real a integer

Datové typy real a integer je obdobné jako u jiných programovacích jazyků. Proměnné těchto typů se používají v procesech. Následující proces ukazuje různé korektní i nekorektní použití proměnné typu real.

```
ARCHITECTURE test_real OF test IS
BEGIN

PROCESS (X)

VARIABLE a: REAL;
BEGIN

a:=1.3; -- OK

a:=-7.5; -- OK

a:=1; -- chyba

a:=1.7E13; -- OK

a:=5.3 ns; -- chyba

END PROCESS;
END test_real;
```

Příklad deklarací konstant, proměnných a signálů (i s inicializací, inicializace je implicitně na hodnotu 0 pro proměnné typu integer, '0' pro znaky):

```
constant pi: real := 3.14;
constant rychlost: integer; -- implicitně 0
variable pom: integer;
variable suma : std_logic_vector (0 to 3) := "0001";
signal s1 : std_logic;
```

Všimněme si, jakým způsobem se zapisují literály. Pro std\_logic\_vector je to pomocí uvozovek, pro std\_logic je to pomocí apostrofů (s1 <= '0').

Zápis hodnot v různých číselných soustavách je možný dle následujícího systému, který je vysvětlen na příkladech:

Pro typy integer, real apod:

- Dekadická soustava: 0, 123, 6.76, 10E4
- Oktalová soustava: 8#730#
- Hexadecimální soustava: 16#FFFF#
- Binární soustava: 2#1001#

Pro std logic vector:

- Binární soustava: "000110101"
- Hexadecimální soustava: X"F6"
- Oktalová soustava: O"77"

#### 2.2.6.2 Typ - fyzikální veličina

Ve VHDL je možné definovat datový typ, který odpovídá fyzikální veličině. Standardně je předdefinovaný *fyzický typ* pro čas (time). Jako příklad je uvedena definice typu pro vyjádření odporu. Vždy musí být uvedeny jednotky.

```
Type resistance IS RANGE 0 TO 10000000 UNITS ohm; -- ohm Kohm = 1000 ohm; -- i.e. 1 K\Omega Mohm = 1000 kohm; -- i.e. 1 M\Omega END UNITS;
```

## 2.2.6.3 Výčtový typ

Příklad deklarace nového výčtového typu, který můžeme využít např. při implementaci automatu:

```
-- Vytvoření nového výčtového typu muj_stav TYPE muj stav IS (reset, idle, rw, io);
```

```
-- Vytvoření proměnné typu muj_stav
signal stav: muj_stav;
-- Do proměnné lze přiřadit pouze hodnotu daného typu
stav <= reset; -- nelze psát, např. stav <= "00";</pre>
```

## **2.2.6.4 Podtypy**

Je možné definovat podtyp nějakého typu. Např. definujme podtyp FIRST\_TEN jako podtyp integeru:

```
SUBTYPE first ten IS INTEGER RANGE 0 TO 9;
```

Obecně je syntaxe definice podtypu následující:

```
SUBTYPE name IS base type RANGE <user range>;
```

## **2.2.6.5** Atributy

Skalární datové typy disponují tzv. atributy. Pomocí notace s apostrofem lze tak získat informaci o předchůdci (pred), následníkovi (succ), maximální (high) a minimální hodnotě (low) rozsahu a další důležité údaje. Předpokládejme, že *pom* je proměnná typu *integer*. Potom zápisem pom' pred (4) lze získat hodnotu předchůdce (což je hodnota 3).

Signály disponují řadou specifických atributů (active, last\_active, last\_event, last\_value atd.). Pokud např. provádíme test na to, zda došlo k náběžné hraně hodinového signálu *clk*, potom využijeme atribut *event* (který vrací true, pokud došlo ke změně hodnoty signálu) a píšeme

```
if (clk'event) and (clk = 1) then ...
```

## 2.2.6.6 Pole

Datový typ pole použijeme nejčastěji při implementaci paměťových struktur, např. deklarace

```
type ram_typ is array(0 to 63) of STD_LOGIC_VECTOR(15 downto 0);
```

vytváří datový typ popisující paměť o 64 šestnáctibitových slov. Vlastní paměť vytvoříme jako proměnnou typu ram\_typ

```
signal ram: ram_typ;
```

do paměti se zapisuje např, takto:

```
ram(0) <= x"1a0f";
```

# 2.2.7 Operatory

## 2.2.7.1 Logické operátory

and, or, nand, nor, xor, nxor, not

#### 2.2.7.2 Relační operátory

```
=, /= (test na nerovnost), >, <, <=, >=
```

## 2.2.7.3 Aritmetické operátory

```
Binární: +, -, *, /, rem, mod, ** (mocnina)
```

Operátory rem i mod produkují zbytek po celočíselném dělení (výsledek a mod b má znaménko shodné s b, a rem b má znaménko shodné s a)

Unární: +, -, abs

## 2.2.7.4 Posuvy a rotace

Posuvy: SLL, SRL (logický), SLA, SRA (aritmetický – zachovává nejnižší bit) Rotace: ROL (vlevo), ROR (vpravo)

Příklad: c <= c ror 3; -- rotace c o tři bity vpravo

#### 2.2.7.5 Konkatenace

Operátor konkatenace & slouží pro sdružování vodičů, rozšiřování operandů a realizaci posuvů. Mějme deklarace signálů:

```
signal a, b: std_logic_vector (3 downto 0);
signal c: std_logic_vector (7 downto 0);
```

Předpokládejme, že v *a* je hodnota "0011" a v *b* je hodnota "1111". Potom můžeme provést sloučení *a* s *b* například takto:

```
c <= a & b; -- konkatenace, v c bude "001111111"</pre>
```

Pomocí konkatenace je možné realizovat i rotace, např. o jeden bit vlevo.

```
a \le a(2 \text{ downto } 0) \& a(3); -- ,0011" -> "0110"
```

Pomocí závorek je možné pohodlně pracovat s částmi vektoru:

```
b(3 downto 2) <= "01"; -- práce s horními dvěma bity b
```

Pomocí závorek můžeme agregovat několik signálů do jednoho:

```
c <= ('0', '1', others=>'0'); -- agregace
```

Výsledek bude "01000000", kde klíčové slovo **others** nahrazuje zbylé bity vektoru.

# 2.2.7.6 Priorita operátorů

- 1. \*\*, ABS, NOT
- 2. \*, /, MOD, REM
- 3. Unární +, -
- 4. +, -, &
- 5. SLL, SRL, SLA, SRA, ROL, ROR
- 6. =, /=, <, <=, >, >=
- 7. AND, OR, NAND, NOR, XOR, XNOR

# 2.2.8 Proces a příkazy v něm

Proces je dílčí sekvenční část simulačního programu. Jeho syntax je uvedena zde:

```
process [(sensitivity_list)]
  [subprogram_decl|subprogram_body]
  [type_decl]
  [subtype_decl]
  [constant_decl]
  [variable_decl]
  [file_decl]
  [alias_decl]
  [attribute_decl]
  [attribute_spec]
  [use_clause]
begin
  [sequential_statements]
end process [proc label];
```

V rámci procesů je kromě přiřazení do proměnné a signálu možné používat příkazy:

#### 2.2.8.1 If

#### Syntax:

```
if condition then
   sequential_statements
{elsif condition then
   sequential_statements}
[else
   sequential_statements]
end if;
```

#### 2.2.8.2 Case

#### Syntax:

```
case expression is
  {when choices => sequential_statements}
end case;
```

#### Volba možnosti musí vypadat takto:

Všechny možné hodnoty musí být podchyceny, jinak nastanou problémy při syntéze. Nejčastěji se používá konstrukce s klíčovým slovem **others**.

Příklad: dekodér pro sedmisegmentovku (zapojení jednotlivých segmentů jistě vytvoříte sami).

```
case BCD is
when "0000" => LED := "1111110";
when "0001" => LED := "1100000";
when "0010" => LED := "1011011";
when "0011" => LED := "11100111";
when "0100" => LED := "1100101";
when "0101" => LED := "0110111";
when "0110" => LED := "0111111";
when "0111" => LED := "1100010";
when "1000" => LED := "11111111";
when "1000" => LED := "11111111";
when "1001" => LED := "1110111";
```

```
when others => LED := "----"; -- don't care end case;
```

#### 2.2.8.3 Loop

Umožňuje opakovat sekvenci příkazů

#### Syntax:

```
[label:] while condition loop
    ... sequence of statements ...
    end loop label;

[label:] for loop_variable in range loop
    ... sequence of statements...
    end loop label;
```

#### Ukončení současné iterace.

```
next [loop_label][when condition];
```

## Opuštění cyklu:

exit [loop label] [when condition];

#### 2.2.8.4 Assert

Příkaz assert dovoluje v průběhu činnosti programu otestovat určitou kritickou podmínku a následně eventuelně ukončit činnost simulace.

#### Syntax:

```
assert condition
  [report string_expr]
  [severity failure|error|warning|note];
```

## Příklad: Ukončení simulace, pokud je X > 3.

#### 2.2.8.5 Wait

Dynamicky řídí spouštění a pozastavování procesů. Pokud je tento příkaz použit v rámci procesu, pak proces nesmí obsahovat citlivostní seznam.

#### Syntax:

```
wait
  [on signal_name {, signal_name}]
  [until condition]
  [for time expr];
```

# 2.2.9 Paralelní příkazy

V části architecture můžeme kromě procesů, přiřazení signálu a instance

komponenty použít i další příkazy. Nejčastější jsou výběrové přiřazení signálu a podmíněné přiřazení signálu.

## 2.2.9.1 Výběrové přiřazení signálu

Syntax:

Příklad: Na základě hodnoty MYSEL přiřadí do Z buď hodnotu z A, B nebo C.

```
with MYSEL select Z <= A when 15, B when 22, C when 28;
```

## 2.2.9.2 Podmíněné přiřazení signálu

```
Syntax:
```

# 2.2.10 Generická komponenta a příkaz generate

Pomocí příkazu generate lze jednoduše vygenerovat obvody s pravidelnou strukturou. Tento příkaz se nachází mimo proces a počet opakování nebo podmínka musí být konstantní!! Pro generování pravidelných struktur používáme příkaz:

```
for int\_var in min to max generate
```

Pro podmíněné generování prvků použijeme:

```
if bool expr generate
```

Příklad: Předpokládejme, že máme k dispozici komponentu invertor INV. Pomocí příkazu generate může vygenerovat 4-bitový invertor takto.

Pro n = 4 je uvedená konstrukce ekvivalentní zápisu:

```
inv_0: INV port map (I=>I(0),O=>O(0));
inv_1: INV port map (I=>I(1),O=>O(1));
inv_2: INV port map (I=>I(2),O=>O(2));
inv 3: INV port map (I=>I(3),O=>O(3));
```



# 2.2.11 Poznámky k syntéze

Pokud jsou nepokryté případy v příkazech **if** nebo **case**, snaží se syntezátor zachovat v nepokrytém případě předchozí stav. Proto syntezátor vygeneruje záchytné registry registry (latch). Ty jsou většinou nežádoucí, protože způsobují zpoždění a tím mohou potenciálně snížit maximální frekvenci obvodu. Proto se vždy snažíme pokrýt všechny možnosti v uvedených příkazech.

Při syntéze jsou signály uvedené v seznamu signálů, na které je proces citlivý, ignorovány, což ovšem neplatí pro behaviorální simulaci. Pokud se stane, že v tomto seznamu chybí nějaký signál přímo ovlivňující chování procesu, pak simulace po syntéze a před syntézou budou dávat jiné výsledky. Proto je třeba vždy zkontrolovat, zda jsme do seznamu zapsali všechny relevantní signály.

Příkazy **loop** a **generate** mohou mít pro syntézu pouze statický rozsah, který je nejlépe definován konstantou typu integer. Obecně lze říct, že příkaz **loop** není pro učely syntézy vhodný.

Příkazy uvnitř procesu jsou při behaviorální simulaci zpracovávány sekvenčně. V případě syntézy jsou všechny příkazy v procesu vykonány paralelně. To se projeví zejména při přiřazování hodnot nebo výrazů do proměnných. Pozor, může dojít k nežádoucímu chování.

Při psaní kódu je potřeba mít na paměti omezení, která jsou dána cílovou technologií (FPGA, CPLD, atd). Nemá smysl ve VHDL předepsat použití třístavového budiče, pokud ho cílová součástka nemá.

# 2.3 Příklady popisu základních číslicových obvodů

V této kapitole popíšeme elementární číslicové obvody pomocí VHDL.

х+у

# 2.3.1 Multiplexor

Behaviorální popis čtyřvstupového multiplexoru. V uvedených příkladech označují signály I0, I1, I2 a I3 datové vstupy multiplexoru a S je řídicí vstup multiplexoru.

Ukázka dvou různých popisů multiplexoru, který pracuje s tříbitovými signály.

```
library ieee;
use ieee.std logic 1164.all;
entity Mux is
port( I3:
            in std_logic_vector(2 downto 0);
      I2:
             in std_logic_vector(2 downto 0);
             in std_logic_vector(2 downto 0);
      I1:
      I0:
            in std logic vector(2 downto 0);
            in std_logic_vector(1 downto 0);
      S:
            out std_logic_vector(2 downto 0)
      0:
);
end Mux;
-- varianta 1
architecture behvl of Mux is
    process(I3,I2,I1,I0,S)
   begin
        -- příkaz case
        case S is
          when "00" =>
                          O <= I0;
          when "01" =>
                         O <= I1;
          when "10" =>
                        O <= I2;
          when "11" =>
                        O <= I3;
          when others => 0 <= "XXX";
      end case;
    end process;
end behv1;
-- varianta 2
architecture behv2 of Mux is
begin
    -- příkaz when.. else
    0 <=
            IO when S="00" else
             I1 when S="01" else
             I2 when S="10" else
             I3 when S="11" else
             "XXX";
end behv2;
```

x+y

# 2.3.2 Dekodér

```
library IEEE;
use IEEE.std logic 1164.all;
entity dec3to8 is
    port (
        addr: in STD LOGIC VECTOR (2 downto 0);
        y: out STD_LOGIC_VECTOR (7 downto 0)
    );
end dec3to8;
architecture dec3to8 of dec3to8 is
begin
    with addr select
     y <= "10000000" when "111",
              "01000000" when "110",
              "00100000" when "101",
              "00010000" when "100",
              "00001000" when "011",
              "00000100" when "010",
              "00000010" when "001",
              "00000001" when others;
end dec3to8;
```

## Alternativní zápis pomocí konstrukce process

```
process(addr)
    begin
        y <= "00000000";
        case addr is
        when "000" => y <= "000000001";
        when "001" => y <= "000000100";
        when "010" => y <= "000001000";
        when "011" => y <= "000010000";
        when "100" => y <= "000100000";
        when "101" => y <= "001000000";
        when "111" => y <= "010000000";
        when "111" => y <= "100000000";
        when others => null;
        end case;
    end process;
```

х+у

## 2.3.3 ALU

Je uveden příklad behaviorálního popisu dvoubitové ALU, která realizuje sčítání, odčítání, logický součet a součin. ALU pracuje v doplňkovém kódu.

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.std logic unsigned.all;
use ieee.std_logic_arith.all;
entity ALU is
port( A:
             in std_logic_vector(1 downto 0);
             in std_logic_vector(1 downto 0);
      B:
      Sel:
             in std_logic_vector(1 downto 0);
            out std_logic_vector(1 downto 0)
      Res:
);
end ALU;
architecture behv of ALU is
begin
    process(A,B,Sel)
    begin
      case Sel is
          when "00" =>
            Res <= A + B;
           when "01" =>
              Res \leq A + (not B) + 1;
            when "10" =>
             Res <= A and B;
          when "11" =>
             Res <= A or B;
           when others =>
             Res <= "XX";
        end case;
    end process;
end behv;
```



Nakreslete obvodou realizaci uvedené ALU.

х+у

# 2.3.4 Sčítačky

Uvedené příklady slouží spíše pro demontraci možností VHDL, než aby popisovaly reálnou implementaci sčítaček pro FPGA. Obvykle stačí použít operátor + a nástroj pro syntézu již vygeneruje odpovídající obvod automaticky.

## 2.3.4.1 Generický dataflow popis sčítačky

```
library ieee;
use ieee.std logic 1164.all;
use ieee.std logic arith.all;
use ieee.std_logic_unsigned.all;
entity ADDER is
generic(n: natural := 2); -- počet bitů
           in std_logic_vector(n-1 downto 0);
port( A:
            in std logic vector(n-1 downto 0);
      В:
      carry: out std logic;
      sum: out std logic vector(n-1 downto 0)
) ;
end ADDER;
architecture behv of ADDER is
-- pomocný signál pro uchování výsledku
signal result: std logic vector(n downto 0);
    result <= ('0' & A)+('0' & B); -- sečti, zajisti nepřetečení
    sum <= result(n-1 downto 0); -- ulož výsledek
    carry <= result(n); -- ulož přenos</pre>
end behv;
```

х+у

## 2.3.4.2 Sčítačka s postupným přenosem

Následuje generický popis sčítačky s postupným přenosem. Jako základní komponenta se využívá úplná sčítačka FA definovaná dříve. Proces generování zapojení je rozdělen do tří etap: generování FA pro nejnižší bit, generování FA pro prostřední bity a generování FA pro nejvyšší bit. Označení signálů je stejné jako u úplné sčítačky.

```
library IEEE;
use IEEE.std logic 1164.all;
entity RPADDER is
  generic (N : in integer := 8); -- počet bitů
 port (
   A, B
         : in std logic vector(N-1 downto 0);
          : in std logic;
         : out std logic vector(N-1 downto 0);
    COUT : out std logic);
end RPADDER;
architecture RTL1 of RPADDER is
 component FA
  port (
   A, B, CI : in std_logic;
    S, COUT : out std logic);
  end component;
  signal C : std logic vector(A'length-1 downto 1);
begin
 gen : for j in A'range generate
```

```
genlsb : if j = 0 generate
    fa0 : FA port map (A => A(0), B => B(0),
        CI => CI, S => S(0), COUT => C(1));
end generate;

genmid : if (j > 0) and (j < A'length-1) generate
    fa0 : FA port map (A => A(j), B => B(j),
        CI => C(j), S => S(j), COUT => C(j+1));
end generate;

genmsb : if j = A'length-1 generate
    fa0 : FA port map (A => A(j), B => B(j),
        CI => C(j), S => S(j), COUT => COUT);
end generate;
end generate;
end generate;
```

Obr. 12. Sčítačka s postupným přenosem – výsledek syntézy





Odvoď te zpoždění a počet hradel n-bitové sčítačky s postupným přenosem.



## 2.3.5 Násobičky

## 2.3.5.1 Násobička – behaviorální popis

Uvedený příklad představuje behaviorální popis dvoubitové násobičky, který je založen na algorimu posuň a přičti.

## 2.3.5.2 Násobička s uchováním přenosu

Jedná se generický popis implementace uvedené na Obr. 13. Význam symbolů je následující: PP - partial product, PC - partial carry, PS-partial sum, j-číslo řádku, k – číslo sloupce.

```
entity MULT is
  port (
   A, B : in std_logic_vector(3 downto 0);
   PROD : out std_logic_vector(7 downto 0));
end MULT;
architecture RTL1 of MULT is
 constant N : integer := 4;
  subtype plary is std_logic_vector(N-1 downto 0);
  type pary is array(0 to N) of plary;
 signal PP, PC, PS : pary;
 component FA -- full adder
 port (
   A, B, CI : in std logic;
   S, COUT : out std_logic);
  end component;
component ANDG -- and gate
 port (
   A, B : in std logic;
   c : out std_logic);
 end component;
begin
 pgen : for j in 0 to N-1 generate
   pgen1 : for k in 0 to N-1 generate
     and0 : ANDG port map (
       A => A(k), B => B(j), C => PP(j)(k));
   end generate;
   PC(0)(j) <= '0';
  end generate;
 PS(0) \le PP(0);
 PROD(0) \leftarrow PP(0)(0); -- nultý bit výsledku
-- Sčítačky řádků 1..N-1
  addr : for j in 1 to N-1 generate
    addc : for k in 0 to N-2 generate
     fa0 : FA port map (
       A = PP(j)(k), B = PS(j-1)(k+1), CI = PC(j-1)(k),
```

```
S \Rightarrow PS(j)(k), COUT \Rightarrow PC(j)(k);
    end generate;
    PROD(j)
                <= PS(j)(0);
    PS(j)(N-1) \le PP(j)(N-1);
  end generate;
  PC(N)(0) <= '0';
--Sčítačky v posledním řádku
addlast : for k in 1 to N-1 generate
    fal : FA port map (
      A => PS(N-1)(k), B => PC(N-1)(k-1), CI => PC(N)(k-1),
      S \Rightarrow PS(N)(k), COUT \Rightarrow PC(N)(k);
  end generate;
  PROD(2*N-1) \le PC(N)(N-1);
  PROD(2*N-2 \text{ downto } N) \le PS(N)(N-1 \text{ downto } 1);
end RTL1;
```

Obr. 13. Násobička s uchováním přenosu





Odvoď te zpoždění násobičky s postupným přenosem.



# 2.3.6 Klopné obvody (KO)

Klopné obvody, čítače a registry se ve většině případů popisují behaviorálně. Ukážeme si několik typických příkladů.

## 2.3.6.1 KO D

```
library IEEE;
use IEEE.std_logic_1164.all;
entity dffx is
      port (
             CLK
                   : in std logic;
                  : in std logic;
             RSTn
                   : in std logic;
             DATA
             QOUT
                  : out std logic );
end dffx;
architecture behavr1 of dffx is
begin
process (CLK, RSTn)
begin
      if (RSTn='0') then -- asynchronni reset
```

```
QOUT <= '0';
elsif (CLK'event and CLK = '1') then
QOUT <= DATA;
end if;
end process;
end behavr1;
```

х+у

## 2.3.6.2 KO D s asynchronním resetem

Obr. 14. KO D s asynchronním resetem



## 2.3.6.3 KO D se synchronním resetem

Obr. 15. KO D se synchronním resetem



## 2.3.6.4 Klopný obvod JK

```
entity JKFF is
  port (
      CLK, RSTn, J, K : in bit;
      Q : out bit);
end JKFF;

architecture RTL of JKFF is
  signal FF : bit;
begin
  process (CLK, RSTn)
```

```
variable JK : bit_vector(1 downto 0);
  begin
      if (RSTn = '0') then
         FF <= '0';
      elsif (CLK'event and CLK = '1') then
         JK := J & K;
         case JK is
            when "01" => FF <= '0';
            when "10" => FF <= '1';
            when "11" => FF <= not FF;
            when "00" \Rightarrow FF \iff FF;
         end case;
      end if;
  end process;
   Q \ll FF;
end RTL;
```

x+y

# 2.3.7 Registr s asynchronním nulováním

```
-- 4-bitový registr s asynchronním nulováním
-- signály v části entity
      CLK: in STD_LOGIC;
      ASYNC: in STD LOGIC;
      LOAD: in STD LOGIC; aktivací dojde k zápisu s náběžnou hranou clk
      DIN: in STD LOGIC VECTOR(3 downto 0);
      DOUT: out STD LOGIC VECTOR(3 downto 0);
process (CLK, ASYNC)
begin
      if ASYNC='1' then
             DOUT <= "0000";
      elsif CLK='1' and CLK'event then
             if LOAD='1' then
                   DOUT <= DIN;
             end if;
      end if;
end process;
```

x+y

# 2.3.8 Posuvný registr

```
-- 4-bitový posuvný registr (vpravo) se sériovým vstupem a výstupem
-- signály v části entity
-- CLK: in STD_LOGIC;
-- DIN: in STD_LOGIC;
-- DOUT: out STD_LOGIC;

process (CLK)
    variable REG: STD_LOGIC_VECTOR(3 downto 0);

begin

if CLK'event and CLK='1' then
    REG := DIN & REG(3 downto 1);
    end if;
    DOUT <= REG(0);

end process;
```

x+y

## 2.3.9 Čítače

## 2.3.9.1 Tříbitový čítač s asynchronním resetem

library IEEE;

```
use IEEE.std logic 1164.all;
entity cnt07 is
   port (
      CLK: in STD LOGIC;
      RESET: in STD LOGIC;
      COUNT: out STD LOGIC VECTOR (2 downto 0)
    );
end cnt07;
architecture beh of cnt07 is
process (CLK, RESET)
variable COUNT INT: STD LOGIC VECTOR(2 downto 0);
begin
      if RESET = '0' then
             COUNT_INT := "000";
      elsif CLK='1' and CLK'event then
             if COUNT INT = "111" then
                    COUNT_INT := "000";
             else
                    COUNT INT := COUNT INT + 1;
             end if;
      end if;
      COUNT <= COUNT INT;
end process;
end beh;
```

## 2.3.9.2 Složitější čítače

Obousměrný (DIR určuje směr čítání) synchronní čítač s předvolbou počátečního stavu (LOAD) a s povolením činnosti (CE).

```
-- signály v části entity
       LOAD: in STD_LOGIC; DIR: in STD_LOGIC;
DIN: in STD_LOGIC_VECTOR (3 downto 0);
--
       COUNT: out STD LOGIC VECTOR (3 downto 0)
process (CLK, RESET)
       variable COUNT INT: STD LOGIC VECTOR(3 downto 0);
begin
       if RESET = '1' then
               COUNT_INT := (others => '0');
        elsif CLK='1' and CLK'event then
               if LOAD = '1' then
                       COUNT_INT := DIN;
               else
                       if CE = '1' then
                               if DIR = '1' then -- čítej nahoru
                                       if COUNT INT = "1111" then
                                               COUNT_INT := (others => '0');
                                               COUNT INT := COUNT INT + 1;
                                       end if;
                               else - čítej dolů
                                       if COUNT INT = "0000" then
                                               COUNT INT := (others => '1');
                                              COUNT INT := COUNT INT - 1;
                                       end if;
                               end if;
                       end if;
               end if;
        end if:
       COUNT <= COUNT INT;
end process;
```

х+у

## 2.3.10 RAM

Paměť RAM se obvykle implementuje pomocí pole vektorů. V uvedeném příkladu obsahuje paměť 64 šestnáctibitových slov. Význam signálů je patrný z časových diagramů na následujících obrázcích. Zápis do paměti je synchronizován hodinovým signálem clk a dochází k němu, pokud je en = 1,  $r_w = 0$  a reset = 0. Pokud je signál reset aktivován (reset = 1) je možné inicializovat obsah paměti (což se hodí při simulacích). Pokud je en = 1 a  $r_w = 1$ , dochází ke čtení z paměti. Pokud není signál en aktivní je paměť ve stavu vysoké impedance. Všimněme si, že dBus je port obousměrný.

```
entity ram is
    port (
        clk, reset, en, r_w: in STD_LOGIC;
aBus: in STD_LOGIC_VECTOR(15 downto 0);
        dBus: inout STD LOGIC VECTOR(15 downto 0)
    );
end ram;
architecture ramArch of ram is
type ram typ is array(0 to 63) of STD LOGIC VECTOR(15 downto 0);
signal ram: ram typ;
begin
      process(clk) begin
              if clk'event and clk = '1' then
                     if reset = '1' then
                            -- inicializace paměti
                            ram(0) <= x"1a0f";
                                    <= x"2010";
                            ram(1)
                            -- atd.
                     elsif en = '1' and r w = '0' then -- zápis
                            ram(conv_integer(unsigned(aBus))) <= dBus;</pre>
                     end if;
              end if;
       end process;
       dBus <= ram(conv integer(unsigned(aBus))) -- čtení
                     when reset = '0' and en = '1' and r w = '1' else
                     "ZZZZZZZZZZZZZZZZ";
end ramArch;
```

Obr. 16. Čtecí cyklus RAM



Obr. 17. Zapisovací cyklus RAM





# 2.3.11 Komunikace komponent

Na Obr. 18 je uveden příklad složitějšího číslicového obvodu, který sestává z ALU, registru a čítače. Obvody tohoto typu je nejjednodušší popsat behaviorálně pomocí komunikujících procesů. Uvedeme si postup, jak popsat takový obvod ve VHDL.

Specifikace obvodu je následující: Cyklický synchronní čítač cnt generuje řídicí signály Sel pro ALU. Signál clear asynchronně nastavuje čítač do stavu 000. Čítač prochází stavy 0-7. Ke změně stavu čítače dochází s náběžnou hranou hodinového signálu. ALU realizuje jednu z osmi funkcí dle hodnoty řídicího signálu Sel. Pracuje s čísly v doplňkovém kódu na 8 bitech (7 bitů, 1 bit na znaménko). Registr reg zaznamenává s náběžnou hranou hodinového signálu výsledek výpočtu ALU. Na začátku výpočtu je jeho obsah vynulován.

**Realizace:** Každé komponentě bude odpovídat jeden proces. Procesy budou komunikovat pomocí signálů deklarovaných v části atrchitecture. Komponenty jsou synchronizovány hodinovým signálem *clk*.

Obr. 18. ALU s registrem





```
library ieee;
use ieee.std logic 1164.all;
use ieee.std_logic_unsigned.all;
use ieee.std_logic_arith.all;
entity proj1 is
port (
      A : in std logic vector(7 downto 0); -- vstupni data
      clk: in std_logic; -- hodinovy signal
      clear : in std logic;
                                                -- nulovani
      result: out std_logic_vector(7 downto 0) -- vysledek
);
end proj1;
architecture behv of proj1 is
signal Sel: std logic vector(2 downto 0);
                                               -- rizeni ALU
signal Res_alu: std_logic_vector(7 downto 0); -- vystup ALU
signal B: std logic vector(7 downto 0);
                                                -- vystup registru
begin
-- alu
alu: process(A, B, Sel)
      begin
      case Sel is
```

```
when "000" =>
                   Res alu \leq A + B;
             when "001" =>
             Res alu <= A and B;
             when "011" =>
                   Res_alu <= A nand B;
             when "100" =>

Res_alu <= A nor B;
             when "101" =>
             Res_alu <= A xnor B;
when "111" =>
                   Res alu <= A or B;
             when others =>
                   Res alu <= (Res alu'range => 'X');
        end case;
    end process;
-- registr
reg: process(Res_alu, clk, clear)
      begin
      if clear = '1' then
         B <= (B'range => '0');
      elsif (clk = '1' and clk'event) then
         B <= Res alu;
      end if;
end process;
-- citac
cnt: process(clk, clear)
begin
      if clear = '1' then
      Sel <= (Sel'range => '0');
elsif (clk = '1' and clk'event) then
            Sel <= Sel + 1;
      end if;
      end process;
      result <= B;
end behv;
```

# Následující testbench umožňuje ověřit funkci navrženého obvodu:

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
use ieee.std_logic_arith.all;
-- komponenta nemá vstupy ani výstupy
entity tb proj1 is
end tb_proj1;
architecture beh of tb proj1 is
-- pomocí těchto signálů se připojíme k testované jednotce
signal A:
            std logic vector(7 downto 0);
signal clk : std_logic;
signal clear : std logic;
signal result:
                    std_logic_vector(7 downto 0);
-- deklarace testované jednotky
component proj1
             in std_logic_vector(7 downto 0);
clk : in std_logic;
port (A:
             clear : in std_logic;
```

```
result: out std logic vector(7 downto 0)
);
end component;
begin
-- "instance" testované jednotky signalu
UUT : proj1
port map (
      A => A
      clk => clk,
      clear => clear,
      result => result
process
variable i : std logic;
begin
       -- nastav čítač a registr do počátečního stavu
      clear <= '1';
      clk <= '0';
      A <= "0000011";
      wait for 20 ns;
       -- vyzkoušej 10 taktů clk
      clear <= '0';
       for i in 1 to 10 loop
             clk <= '1';
             wait for 5 ns;
             clk <= '0';
             A \leq A + 1;
             wait for 5 ns;
      end loop;
end process;
end beh;
```







Uvedenou úlohu řešte tak, že si připravíte implementace jednotlivých komponent v samostatných souborech a potom celý obvod popíšete strukturně – propojíte tyto komponenty v jiném souboru.

# 2.3.12 Popis automatů

Stavový automat obvykle definujeme pomocí 2-3 procesů. Definice musí obsahovat:

- stavovou proměnnou (současný a následující stav),
- jediný hodinový signál,
- specifikaci změny stavu,
- specifikace výstupů a
- reset (není nutné).

Stavové proměnné musí být signály nebo proměnné, nesmí to být signál rozhraní komponenty. Operace nad stavovou proměnnou je limitována na "=" a "/=". Kódování vnitřních stavů vznikne při syntéze. Nejdříve deklarujme nový

typ my\_state. Vytvoříme dvě proměnné tohoto typu: jedna bude nést hodnotu současného stavu a druhá hodnotu příštího stavu.

```
TYPE my_state IS (frst_state, s_something, s_something_other);
signal cur_state, next_state : my_state;
```

První proces bude realizovat přepnutí mezi stavy, ke kterému dojde s příchodem náběžné hrany hodinového signálu. Dále při resetu nastaví počáteční stav.

```
process (clk, reset)
begin
  if reset='1' then
      cur_state <= frst_state;
  elsif (clk'event and clk='1') then
      cur_state <= next_state;
  end if;
end process;</pre>
```

Druhý proces bude na základě hodnot vstupních signálů a hodnoty současného stavu počítat hodnotu následujícího stavu.

```
ns_logic : process (cur_state, inputs)
begin
  next_state <= frst_state;

case cur_state is
  when frst_state =>
    next_state <= s_something;

when s_something =>
    next_state <= s_something_other;

when others =>
    null;
end case;
end process ns logic;
```

Třetí proces bude na základě hodnot vstupních signálů a hodnoty současného stavu definovat hodnoty výstupních signálů. Pokud budeme realizovat Moorův automat, potom budou tyto výstupní hodnoty záviset pouze na stavech.

```
o_logic : process (cur_state, inputs)
begin
  out_sig <= '1';

case cur_state is
  when frst_state =>
    out_sig <= '0';

when s_something =>
  out_sig <= '1';

when others =>
  null;
end case;
end process o_logic;
```

х+у

Příklad: Ve VHDL popište a simulujte řadič paměti, který pracuje podle zadaného Moorova automatu. Napište testbench, kterým ověříte jeho funkci.

### Obr. 19. Řadič paměti





```
entity RdWrMoo is port
   (ready, RdWr, Rst,
                           Clk : in std logic;
    Rdnt, Wrnt : out std_logic );
end RdWrMoo;
architecture beh of RdWrMoo
type StateType is (Klid, Volba, Zapis, Cteni);
signal PresentState, NextState : StateType;
signal Rw: std_logic_vector(1 downto 0); -- pomocný signál (výstupy)
begin
Rdnt \leq Rw(1);
                    Wrnt \leq Rw(0);
-- stavový regist
Clock: process (Clk)
begin
       if Rst = '1' then
             NextState <= Klid;</pre>
       elseif if (clk'event and clk = '1') then
              PresentState <= NextState;</pre>
       end if;
end process Clock;
-- výpočet nového stavu a hodnot výstupů
Comb: process (PresentState, Ready, RdWr, Rst)
begin
  case PresentState is
       when Klid => Rw <="11";
       if Ready = '1' then NextState <= Volba;
       else
                                 NextState <= Klid;</pre>
       end if;
       when Volba \Rightarrow Rw \Leftarrow "11";
       if RdWr = '1' then NextState <= Cteni;</pre>
       else
                                  NextState <= Zapis;</pre>
       end if;
       when Zapis => Rw <= "10";
       if Ready = '1' then NextState <= Klid;
      else
                                 NextState <= Zapis;</pre>
       end if;
       when Cteni => Rw <="01";
       if Ready = '1' then NextState <= Klid;
                            NextState <= Cteni;</pre>
       else
       end if;
   end case;
  end process Comb;
end beh;
```

## Test bench pro řadič paměti:

```
entity tb_radic is
end tb_radic;
architecture beh of tb radic is
signal ready, RdWr, Rst, Clk : std_logic;
signal Rdnt, Wrnt : std logic;
component RdWrMoo
port ( ready,RdWr,Rst,Clk : in std logic;
      Rdnt,Wrnt : out std_logic
); end component;
UUT : RdWrMoo -- "instance" testované jednotky
port map (ready => ready, RdWr => RdWr,
Rst => Rst,Clk => Clk,Rdnt => rdnt,Wrnt => Wrnt);
process
begin
 Rst <= '1'; Ready <= '0';
                                RdWr <= '0'; clk <= '0';
 clk <= '1'; wait for 10 ns; clk <= '0'; wait for 7 ns;
 Ready <= '1';
                  wait for 3 ns;
 clk <= '1'; wait for 10 ns; clk <= '0'; wait for 10 ns;
 Ready <= '0';
 clk <= '1'; wait for 10 ns; clk <= '0'; wait for 10 ns;
 Ready <= '1';
 clk <= '1'; wait for 10 ns; clk <= '0'; wait for 10 ns;
  clk <= '1'; wait for 10 ns; clk <= '0'; wait for 10 ns;
  clk <= '1'; wait for 10 ns; clk <= '0'; wait for 10 ns;
  clk <= '1'; wait for 10 ns; clk <= '0'; wait for 10 ns;
 RdWr <= '1';
 clk <= '1'; wait for 10 ns; clk <= '0'; wait for 10 ns;
 clk <= '1'; wait for 10 ns; clk <= '0'; wait for 10 ns;
end process; end beh;
```

Obr. 20. Ověření činnosti řadiče paměti





## 2.4 Shrnutí

V této kapitole byla vysvětlena filozofie jazyka VHDL a uvedeny základní konstrukce jazyka VHDL. Uvedené příklady ilustrují popis základních komponent číslicových obvodů. Podrobnější informace o VHDL je možné získat v literatuře, viz seznam.



# 3 ModelSim

ModelSim je program pro simulaci číslicových obvodů, které mohou být popsány např. ve VHDL. Tento text poskytuje základní informace o tom, jak si

ModelSim nainstalovat doma a jak ho používat. Na školních počítačích je ModelSim rovněž nainstalován.

Varování: Nové verze programu ModelSim jsou vydávány poměrně často. Následující popis nemusí být vždy aktuální!

Podrobnější informace o práci s ModelSimem nabízí stránky FitKitu: http://merlin.fit.vutbr.cz/FITkit/?pg=navody

# 3.1 Jak provozovat ModelSim doma

Počítač, na kterém chcete provozovat ModelSim, musí být připojitelný k Internetu (např. přes modem). Musíte totiž z něho zaregistrovat nainstalovaný program u společnosti Xilinx – během registrace se podle některých čísel ukrytých ve vašem počítači vytváří licenční soubor, který je unikátní pro každý počítač a bez kterého software nefunguje. Nejdříve se musíte zaregistrovat (vytvořit si účet, pokud ho ještě nemáte) u společnosti Xilinx na:

http://www.xilinx.com/ise/logic design prod/webpack.htm

To můžete udělat z jakéhokoliv počítače (třeba ve škole). Klikněte na Download Free. Dále klikněte na Create an Account a vyplňte a potvrďte, co je požadováno. Emailem vám přijde potvrzení o vytvoření účtu. Dále je potřeba stáhnout ModelSim (nebo si ho zkopírovat od někoho, kdo už ho stáhl). Ze stránce <a href="http://www.xilinx.com/webpack/index.htm">http://www.xilinx.com/webpack/index.htm</a> stáhněte ModelSim Xilinx Edition-III (MXE-III) cca 103MB.

Spust'te instalační soubor/program a nainstaluje ModelSim. Během instalace vyberte verzi, která je označena jako Starter, popř. FREE. V dalším okně vyberte Full VHDL.

Po instalaci je nutné ModelSim zaregistrovat. Prakticky až v tomto okamžiku potřebujete přístup z vašeho počítače (na kterém jste právě nainstalovali ModelSim) na Internet. Buď si nechte poslat licenční soubor v posledním kroku instalace nebo po instalaci v menu Start ... ModelSim XE III vyberte Submit Licence Request. Vyberte Continue a nechte si poslat licenční soubor. Licenční soubor vám vzápětí přijde emailem. V menu Start ... ModelSim XE III a vyberte Licence Wizard. Pomocí Browse vyberte váš licenční soubor a je to.

# 3.2 Základy práce v ModelSimu

ModelSim je program, který umožní vytvořit, editovat, kompilovat a simulovat obvody popsané v jazycích VHDL nebo Verilog. Nás bude zajímat jen VHDL. Zdrojový kód ve VHDL můžete editovat v libovolném textovém editoru podobně jako zdrojový kód v Pascalu nebo C++.

Vytvořte si někde adresář, který se bude jmenovat např. AA. Do adresáře AA si zkopírujte soubor fa.vhd (sčítačka) a tb\_fa.vhd (test bench). Jedná se o úplnou sčítačku popsanou ve VHDL, na které si ukážeme si základní funkce ModelSimu. Spusťte ModelSim.

V menu File->New vyberte Project. Zvolte Project name např. fa a v Project Location nastavte adresář AA. OK. Objeví se okno Add File To Project, ve kterém klikněte na Add Existing File a přidejte fa.vhd a tb\_fa.vhd. Zavřete okno Add File To Project.

Okno ModelSimu je rozděleno na dvě podokna. Levé obsahuje záložky Projekt a Library. Druhé okno obsahuje příkazovou řádku, ze které ke možné zadávat příkazy.

Pokud 2x klikneme na fa.vhd, otevře se editor a soubor fa.vhd lze editovat. Pokud klikneme pravým tlačítkem myši na fa.vhd, můžeme soubor zkompilovat. Alternativně pomocí menu Compile. V případě nějaké chyby je třeba zdrojový kód opravit. Stejně tak zkompilujeme test bech.

Po úspěšném zkompilování souboru v projektu se přepneme do záložky Library. Ve složce work dvakrát klikneme na tb\_fa – tím inicializujeme simulátor.

Otevře se záložka Simulate, ve které vybereme UUT – jednotku, jejíž signály chceme sledovat. Nyní nemusíme nastavit vstupní hodnoty, protože je generuje testbench. Pomocí lokálního menu a Add to Wave->Signals in Region se vytvoří se okno, ve kterém budeme sledovat průběh simulace.

Simulaci spustíme pomocí příkazu run 100 ns. Pomocí lupy upravíme časové měřítko tak, abychom viděli všechny kombinace na adresovém vstupu sčítačky. Pokud chceme simulaci zopakovat, vybereme Simulate->Run->Restart a potom pokračujeme jako předtím: run 100 ns.

Celou simulaci ukončíme pomocí menu Simulate->End Simulation. Všimněte si, že zmizela záložka sim.

Podrobný popis práce s programem ModelSim je k dispozici jako .pdf soubor v helpu programu.



## 3.3 Shrnutí

V této kapitole byl vysvětlen způsob práce s programem ModelSim. Podrobnější informace o programu je možné získat z nápovědy k tomuto programu.



# 4 Použitá literatura

- Douša, J.: Jazyk VHDL. Skriptum ČVUT, 2003
- Kolouch, J.: Programovatelné logické obvody a modelování číslicových systémů v jazycích ABEL a VHDL. Skriptum VUT v Brně, 2000.
- Chang, K. C.: Digital Design and Modeling with VHDL and Synthesis. IEEE Computer Society, Los Alamitos 1997
- Chang, K. C.: Digital Systems Design with VHDL and Synthesis: An Integrated Approach. IEEE Computer Society, Los Alamitos and John Wiley 1999
- Geißler, R., Bulach, S.: VDHL manual (University of Ulm) http://mikro.e-technik.uni-ulm.de/vhdl/anl-engl.vhd/html/vhdl-all-e.html
- Klenke, R.: Basic VHDL RASSP Education & Facilitation, Module 10, Version 3.00, 1999
   <a href="http://www.people.vcu.edu/~rhklenke/tutorials/vhdl/modules/m10\_23/index.htm">http://www.people.vcu.edu/~rhklenke/tutorials/vhdl/modules/m10\_23/index.htm</a>
- The Hamburg VHDL Archive. <a href="http://tech-www.informatik.uni-hamburg.de/vhdl/vhdl.html">http://tech-www.informatik.uni-hamburg.de/vhdl/vhdl.html</a>
- The Designer's Guide to VHDL. http://www.ashenden.com.au/designers-guide/DG.html

# Obsah

| 1 | Uvod a mo   | otivace                                      | 3  |
|---|-------------|----------------------------------------------|----|
|   | 1.1 Imple   | ementace algoritmu                           |    |
|   | 1.1.1       | Sekvence: softwarové vs hardwarové řešení    |    |
|   | 1.1.2       | Selekce: softwarové vs hardwarové řešení     |    |
|   | 1.1.3       | Iterace: softwarové vs hardwarové řešení     |    |
|   | 1.1.4       | Porovnání programové a obvodové implementace |    |
|   |             | zy moderního návrhu číslicových obvodů       |    |
|   |             | soby popisu číslicového obvodu               |    |
|   |             | lámky k procesu syntézy                      |    |
|   |             | Behaviorální syntéza                         |    |
|   |             | RTL syntéza                                  |    |
|   |             | Logická syntéza                              |    |
|   |             | utí                                          |    |
| 2 |             | DL                                           |    |
| _ |             | adní konstrukce jazyka                       |    |
|   | 2.1.1       | Nejjednodušší popis sčítačky                 |    |
|   | 2.1.2       | Strukturní popis sčítačky                    |    |
|   | 2.1.3       | Behaviorální popis sčítačky                  |    |
|   | 2.1.4       | Test Bench.                                  |    |
|   |             | rané konstrukce jazyka VHDL                  |    |
|   | 2.2.1       | Použití knihoven                             |    |
|   | 2.2.2       | Konstanty                                    |    |
|   | 2.2.3       | Proměnné                                     |    |
|   | 2.2.4       | Signály                                      |    |
|   | 2.2.5       | Porty entity                                 |    |
|   | 2.2.6       | Datové typy                                  |    |
|   | 2.2.7       | Operátory                                    |    |
|   | 2.2.8       | Proces a příkazy v něm.                      |    |
|   | 2.2.9       | Paralelní příkazy                            |    |
|   | 2.2.10      | Generická komponenta a příkaz generate       |    |
|   | 2.2.11      | Poznámky k syntéze                           |    |
|   |             | ady popisu základních číslicových obvodů     |    |
|   | 2.3.1       | Multiplexor                                  |    |
|   | 2.3.2       | Dekodér                                      |    |
|   | 2.3.3       | ALU                                          | 27 |
|   | 2.3.4       | Sčítačky                                     | 28 |
|   | 2.3.5       | Násobičky                                    | 29 |
|   | 2.3.6       | Klopné obvody (KO)                           |    |
|   | 2.3.7       | Registr s asynchronním nulováním             | 33 |
|   | 2.3.8       | Posuvný registr                              |    |
|   | 2.3.9       | Čítače                                       | 33 |
|   | 2.3.10      | RAM                                          | 35 |
|   | 2.3.11      | Komunikace komponent                         | 36 |
|   | 2.3.12      | Popis automatů                               | 38 |
|   | 2.4 Shrn    | utí                                          |    |
| 3 | ModelSim    | l                                            | 41 |
|   | 3.1 Jak p   | provozovat ModelSim doma                     | 42 |
|   | _           | ady práce v ModelSimu                        |    |
|   | 3.3 Shrn    | utí                                          | 43 |
| 4 | Použitá lit | eratura                                      | 43 |