

# ELEKTROTEHNIČKI FAKULTET BEOGRAD

# VHDL implementacija 32-bitnog procesora opste namene

studenti: Andrej Sulem 390/2010 Nenad Prahovljanovic 400/2010

profesor: dr Veljko Milutinović asistent: Živojin Šuštran

broj osvojenih poena:

Beograd 19.6.2016

# VHDL implementacija 32-bitnog procesora opste namene

Andrej Sulem

email: <a href="mailto:sa100390d@student.etf.rs">sa100390d@student.etf.rs</a>
Nenad Prahovljanovic
email: <a href="mailto:pn100400d@student.etf.rs">pn100400d@student.etf.rs</a>

#### 1. DEFINISANJE PROJEKTA

#### 1.1 Uvod

Veliki broj danasnjih uredjaja za svakodnevnu upotrebu se ne moze zamisliti bez ugrađenog jednog ili vise procesora.

Procesori su sve brzi, manji i komplikovaniji ali njihova osnova je ista. Da bismo shvatili osnovne principe rada, proucavamo jednostavnije modele.

#### 1.2 Ciljevi projekta

Cilj projekta je implementacija 32-bitnog procesora opste namene sa jednim jezgrom koji je povezan sa dve kes memorije, jednom za podatke, drugom za instrukcije. Ovim projektom studenti treba da steknu osnovno iskustvo u projektovanju procesora.

#### 2. OPIS DIZAJNA

#### 2.1 Zabeleške uz dizajn

Ovde navesti sve pretpostavke koje su uzete u obzir u projektovanju i opšte zabeleške.

Interfejs procesora prema okolini sadrži linije za komunikaciju sa keš memorijama, RESET signal i signal kloka. Prilikom startovanja sistema RESET signal se postavlja na aktivnu vrednost i nakon nekog vremena se vraća na neaktivnu vrednost. Trajanje RESET signala je dovoljno da se ceo sistem resetuje. Jezgro je RISC arhitektura sa sledećim osobinama:

- registarski fajl
- load/store arhitektura
- adresiranje je bazirano na vrednostima u registrima
- uniformna instrukcijska rec, velicine 32bita

Procesor sadrži protočnu obradu. Broj stepeni je 5. Za instrukcije skoka se koristi prediktor skoka koji je realizovan po principu kesa sa 2-bitnom semom. Jezgro ima 32 registara opšte namene širine 32-bita. Registri su obeleženi sa R0 – R31. Registri specijalne namene su: 1) PC je pokazivač na sledeću instrukciju i 2) SP pokazivač na vrh steka. SP pokazuje na prvu slobodnu lokaciju i stek raste ka nižim adresama.

#### 2.2 Faze dizajna

Detaljno opisati sve faze dizajna i priložiti odgovarajuće dijagrame.

Procesor sadrzi protocnu obradu. Postoje pet faza: FETCH, DECODE, EXE, MEM, WB.

#### 2.2.1 Interfejs između procesora i memorije

Linije za komunikaciju sa keš memorijom podataka su:

- 1) 32 adresne linije,
- 2) 32 linije za čitanje podatka,
- 3) 32 linije za upis podataka i
- 4) kontrolne linije.

Linije za komunikaciju sa instrukcijskom keš memorijom su: 1) 32 adresne linije,

- 2) 32 linije za čitanje podataka i
- 3) kontrolne linije.

Adresibilna jedinica je reč. Reč je veličine 4 bajta.

## 2.2.2 Faze izvršavanja instrukcije

Instrukcije prolaze kroz pet faza procesora.

Faze su:

1.FETCH – dohvatanje instrukcija

2.DECODE – dekodovanje instrukcija i citanje operanada iz registarskog fajla.

3.EXE – izvrsavanje date instrukcije.

4.MEM – citanje i upis iz/u kes memoriju.

5.WB – upis u registarski fajl.

## **2.2.2.1 FETCH faza**

U Fetch fazi se vrsi dohvatanje instrukcije. Prosledjuje se adresa instrukcijskom kesu i odatle se cita instrukcija. Adresa se salje i u prediktor skoka kako bi se izvrsila provera da li je to instrukcija skoka. Ukoliko jeste, prediktor nam vraca predvidjeni PC koji saljemo u instrukcijski kes i citamo instrukciju. Nakon toga, PC i instrukciju saljemo u narednu fazu.

# 2.2.2.2 DECODE faza

U ovoj fazi vrsimo dekodovanje instrukcija, kao i citanje operanada iz registarskog fajla. Ka ovoj fazi se vrsi i prosledjivanje iz narednih faza ukoliko se cita nekorektna vrednost iz registra. Kada se procita, vrednost registra, PC, neposredna vrednost i opcode se salju ka sledecoj fazi.

#### 2.2.2.3 EXE faza

U EXE fazi na osnovu opcode-a izvrsavamo datu instrukciju. U ovoj fazi je realizovana ALU jedinica na cijem izlazu dobijamo rezultat izvrsavanja u zavisnosti od instrukcije. Ukoliko je instrukcija skoka, salju se potrebne informacije ka prediktoru radi azuriranja njegovog sadrzaja. Izlaz iz ALU se vodi u sledecu fazu kao i adrese destinacionog i izvorisnog registra.

#### 2.2.2.4 MEM faza

Mem faza cita i upisuje u data kes. Ukoliko se radi o instrukciji LOAD, cita se sa adrese koja je dobijena sa izlaza ALU jedinice i smesta u dest.registar koji se prosledjuje u narednu fazu. Ukoliko je store, upisuje se u memoriju iz izvorisnog registra na adresu koja se prosledjuje sa izlaza ALU jedinice.

#### 2.2.2.5 WB faza

Write back faza vrsi upis u registarski fajl. Ukoliko se radi o aritmeticko-logickoj instrukciji upisuje se rezultat operacije sa ALU jedinice. U slucaju da je load, upisuje se ocitana vrednost iz data kesa.

#### 3. IMPLEMENTACIJA

Jezik koji koristimo je VHDL (Very-high-speed-integrated-circuit Hardware Description Language) a alati Quartus II i ModelSim-Altera.

VHDL implementacija je jedna od tri podjednako vazne etape u projektovanju i testiranju RISC procesora.

Implementacija se sastoji iz dva glavna tipa logickih elemenata: kombinacionih i sekvencijalnih elemenata. Kombinacioni elementi su elementi koji rade sa podacima, znaci da njihovi izlazi zavise od tekućih ulaza. Sekvencijalni elementi su elementi koji drze neku vrednost. Svaki takav element ima najmanje dva ulaza i jedan izlaz. Dva ulaza su podatak koji treba da je upisan i clock signal. Izlaz obezbeđuje vrednost upisanu u prethodnom ciklusu.

#### 3.1 Hazardi

Hazardi koji postoje su hazardi podataka.

#### 3.2 Oporavak od hazarda

Hazard tipa RAW se moze hardverski eliminisati tehnikom prosledjivanja. Ali postoje neke situacije RAW hazarda podataka kada je jedini nacin da se obezbedi korektno izvrsavanje instrukcija u pipeline-u zaustavljanje pipeline-a. To se radi signalom 'stall'.

#### 3.3 Primeri hazarda

Kao ilustracija hazarda podataka koji može da nastane kod pipeline izvršavanja instrukcija može se uzeti sledeci primer:

add R1, R2, R3

sub R4, R5, R1

and R6, R1, R7

or R8, R1, R9 xor R10, R1, R11

Sve instrukcije posle instrukcije add koriste rezultat instrukcije add koji se nalazi u registru R1.

Ovaj hazard se resava prosledjivanjem. Add instrukcija vec u EXE fazi ima vrednost registra R1 tako da se prosledjuje sub instrukciji u DECODE fazi prilikom citanja operanada. Takodje se iz MEM i WB prosledjuje u DECODE za instrukcije and i or respektivno.

Primer kada treba zaustaviti pipeline:

lw R1, 32(R6)

add R4, R1, R7

sub R5, R1, R8

and R6, R1, R7

Instrukcija lw ima podatak tek na kraju MEM faze, dok je add instrukciji taj podatak potreban u DECODE fazi. Jedini nacin je zaustavljanje pipeline. Sve instrukcije pocev od instrukcije add su zakasnjene za jednu periodu signala takta. Sada je moguce proslediti podatak iz MEM faze u DECODE fazu add instrukcije. Takodje, sada instrukcija lw u prvoj polovini stepena WB upisuje u R1, a instrukcija sub cita u drugoj polovini stepena DECODE.

#### 3.4 Prediktor skoka

Jedinica sa kesom predvidjanja ima strukturu koja je jako slicna strukturi kes memorije i realizovana je u tehnici asocijativnog preslikavanja. U asocijativnom delu se cuvaju adrese izvrsavanih instrukcija skokova. U odgovarajucem ulazu RAM dela se nalazi predvidjena vrednost za PC i bit predvidjanja. Kad god se u stepenu IF

cita neka instrukcija adresa te instrukcije se vodi na ulaze asocijativnog dela kes memorije i vrsi provera da li se u nekom od ulaza asocijativnog dela nalazi ta vrednost. Ako se ne nalazi to znaci ili da nije instrukcija skoka ili je instrukcija skoka koja do sada nije izvrsavana. Ako se nalazi, to znaci da je to instrukcija skoka koja je vec bila izvrsavana i za nju postoji predvidjanje da li ce biti skoka ili ne. Predvidjanje se radi po dvobitnoj semi.

# 4. TESTIRANJE I VERIFIKACIJA

Celokupan sistem je testiran proveravanjem pojedinacnih instrukcija.

## 3.1 Test primer

| Instrukcijski kes<br>00000001 |                                                    |
|-------------------------------|----------------------------------------------------|
| 00000000                      | 010101010101000000000000000000000000000            |
| 00000001<br>00000002          | 0011000001000000000000000010000<br>001100001000000 |
| 00000003<br>00000004          | 10000100000000000000000100000000<br>10100111111    |
| 00000005<br>00000100          | 11111100000000000000000000000000000000             |
| 00000101                      | 001100000100001000000000000000000000000            |
| 00000102<br>00000103          | 0011010000100001000000000000000001<br>10001000000  |

Data kes init

#### Data kes ocekivano

| 000000A0 | 000000000000000000000000000000000000000 |
|----------|-----------------------------------------|
| 000000A1 | 0000000000000000000000000001111         |
| 000000A2 | 00000000000000000000000000001110        |
| 000000A3 | 00000000000000000000000000001101        |
| 000000A4 | 0000000000000000000000000001100         |
| 000000A5 | 00000000000000000000000000001011        |
| 000000A6 | 000000000000000000000000000001010       |
| 000000A7 | 000000000000000000000000000000000000000 |
| 000000A8 | 000000000000000000000000000000000000000 |
| 000000A9 | 00000000000000000000000000000111        |
| 000000AA | 0000000000000000000000000000110         |
| 000000AB | 000000000000000000000000000000000000000 |
| 000000AC | 000000000000000000000000000000000000000 |
| 000000AD | 0000000000000000000000000000011         |
| 000000AE | 000000000000000000000000000000000000000 |
| 000000AF | 000000000000000000000000000000000000000 |
| 000000B0 | 000000000000000000000000000000000000000 |
|          |                                         |

# 5. ZAKLJUČAK

Kada se napravljeni procesor istestira, sledeci korak je stavljanje na FPGA chip.

Pipelinig je standardna tehnika RISC procesora koja se koristi da unapredi kako clock speed tako i ukupne performanse. Pipelinig omogucava procesoru da radi na razlicitim stepenima obavljanja instrukcije u isto vreme tako da vise instrukcija moze da se izvrsi u kracem vremenskom periodu. Kada je procesor sa pipeline-om u toku jednog clock-a svaki od tih modula, ili faza je u upotrebi u isto vreme izvrsavajuci razlicite instrukcije u paraleli.

# 6. LITERATURA

1. http://home.etf.rs/~vm/os/vlsi/index.html

 $2. http://rti.etf.bg.ac.rs/rti/ri3aor/literatura/predavanja/Pipeline\_2007.pdf$