

# SCUOLA DI INGEGNERIA INDUSTRIALE E DELL'INFORMAZIONE

# Prova finale: Reti Logiche 2023/2024

Angelo Prete angelo2.prete@mail.polimi.it 10767149

# 1. Introduzione

Il componente realizzato elabora una sequenza di dati presenti in una memoria RAM sostituendo alle celle con valore 0, interpretabili come valori assenti, l'ultimo dato con valore valido, con credibilità opportunamente decrementata.

Un esempio di applicazione è la correzione di letture assenti di sensori, solitamente segnalate tramite il valore 0.

Il componente presenta i seguenti ingressi e uscite

```
std_logic -
                                   i clk
                                                           o done
                                                                    std_logic
                     std_logic =
                                                                    std_logic_vector(15 downto 0)
std_logic_vector(7 downto 0)
                                   i rst
                                                     o mem addr
                     std_logic =
                                   i_start
                                                     o_mem_data
                                                                    std_logic
std_logic_vector(15 downto 0) =
                                   i_add
                                                      o_mem_we
std logic vector(9 downto 0) =
                                   i k
                                                       o_mem_en
                                                                     std_logic
 std_logic_vector(7 downto 0) =
                                   i_mem_data
```

descritti con più dettaglio nei paragrafi successivi.

#### a. Collegamento a memoria RAM

Il componente deve essere collegato a una memoria RAM che ha interfaccia

```
entity ram is
   port
   (
      clk : in std_logic;
      we : in std_logic;
      en : in std_logic;
      addr : in std_logic_vector(15 downto 0);
      di : in std_logic_vector(7 downto 0);
      do : out std_logic_vector(7 downto 0)
   );
end ram;
```

Sono specificate nella tabella seguente le corrispondeze tra segnali della memoria RAM e del componente:

|              | RAM (segnale) | Componente (segnale) | Dimensione |
|--------------|---------------|----------------------|------------|
| Enable       | en            | o_mem_en             | 1 bit      |
| Write enable | we            | o_mem_we             | 1 bit      |
| Address      | addr          | o_mem_addr           | 16 bits    |
| Data in      | di            | i_mem_data           | 8 bits     |
| Data out     | do            | o_mem_data           | 8 bits     |

RAM e componente, inoltre, devono condividere lo stesso segnale di clock.

#### b. Descrizione funzionamento

Possiamo descrivere il funzionamento dividendolo in tre fasi:

- 1. **Inizializzazione**: vengono forniti in input l'indirizzo iniziale, il numero di coppie (valore + credibilità) di celle da processare e un segnale di start; questa fase segue un eventuale reset o il termine di un'esecuzione precedente.
- 2. **Aggiornamento**: Il modulo inizia a processare i dati in memoria, aggiornandoli come descritto dal seguente pseudocodice

```
input: indirizzo di partenza a, numero di iterazioni k
a_f \leftarrow a + 2 * k (indirizzo finale, escluso)
d_l \leftarrow 0 (ultimo dato letto diverso da 0)
c_l \leftarrow 0 (ultima credibilità)
RAM (memoria RAM rappresentata come vettore)
while a \neq a_f do
   d \leftarrow \text{RAM}[a]
   if d \neq 0 then
      d_1 \leftarrow d
      \text{RAM}[a+1] \leftarrow 31
      c_l \leftarrow 31
   else
      RAM[a] \leftarrow d_l
      c_l \leftarrow \max((c_l - 1), 0)
      \text{RAM}[a+1] \leftarrow c_l
   end
   a \leftarrow a + 2
end
```

3. **Terminazione**: la fine della fase di aggiornamento è seguita da una segnalazione da parte del componente: *o\_done* viene posto alto e si rimane in attesa di osservare basso il segnale *i\_start*.

# c. Esempio funzionamento

## 2. Architettura

Data la semplicità del componente, non si è ritenuto necessario dividerlo in più entities. Il risultato finale è una singola entity, la cui architettura realizza una macchina a stati tramite due processi.

# a. Macchina a stati finiti (entity project\_reti\_logiche)

La macchina a stati finiti dell'architecture del componente è una macchina di Mealy. Internamente, le transizioni della FSM sono sul fronte di salita del clock.

È composta da 6 stati, sono quindi necessari 3 flip flop per memorizzare lo stato corrente. Ogni stato ha uno specifico compito:

#### • STATE IDLE:

Quando la FSM è in attesa di iniziare una nuova computazione, si trova in questo stato. È possibile arrivare qui a seguito del reset asincrono o della fine di una computazione.

#### • STATE ACTIVE:

In questo stato la FSM decide se processare una nuova coppia di indirizzi di memoria, a seguito di un controllo sull'indirizzo da processare, oppure teminare la computazione. Se l'indirizzo da processare non è l'ultimo, si preparano i segnali di memoria per leggere il dato all'indirizzo corrente.

#### • STATE\_WAIT\_START\_LOW:

Arriviamo in questo stato quando gli indirizzi da processare sono finiti, la macchina segnala questo ponendo il segnale o\_done alto e aspetta che i\_start venga abbassato a 0, evento seguito dal ritorno nello stato di idle.

#### • STATE WAIT WORD READ:

Questo stato serve per permettere alla memoria di fornire il dato richiesto negli stati precedenti; infatti, da specifica, la memoria ha un delay di 2 nanosecondi solo al termine dei quali può fornire il dato richiesto.

#### • STATE ZERO WORD CHECK AND WRITE:

Il dato è finalmente disponibile: se è uguale a 0 bisogna sovrascriverlo (comunicandolo opportunamente alla RAM) con l'ultimo dato diverso da 0 e spostarsi nello stato di scrittura della credibilità decrementata, altrimenti, scriviamo nell'indirizzo successivo in RAM il massimo valore di credibilità (31) e torniamo nello stato active.

# • STATE\_WRITE\_DECREMENTED\_CRED:

Siamo in questo stato se abbiamo letto un valore pari a 0 in memoria. Scriviamo in memoria quindi un valore di credibilità decrementato rispetto al precedente (o 0 se l'ultima credibilità era già pari a 0 stesso).



- i. Processo 1: Clock e reset asincrono
- ii. Processo 2: Scelta stati e scritture in memoria
- b. Modulo 2

# 3. Risultati sperimentali

# a. Sintesi

A seguito del processo di sintesi (con target xa7a12tcpg238-2I), otteniamo i seguenti dati:

|                       | Used | Fixed | Available | Util% |
|-----------------------|------|-------|-----------|-------|
| Slice LUTs*           | 78   | 0     | 134600    | 0.06  |
| LUT as Logic          | 78   | 0     | 134600    | 0.06  |
| LUT as Memory         | 0    | 0     | 46200     | 0.00  |
| Slice Registers       | 51   | 0     | 269200    | 0.02  |
| Register as Flip Flop | 51   | 0     | 269200    | 0.02  |
| Register as Latch     | 0    | 0     | 269200    | 0.00  |
| F7 Muxes              | 0    | 0     | 67300     | 0.00  |
| F8 Muxes              | 0    | 0     | 33650     | 0.00  |

Notiamo che il componente usa:

- 51 flip flop (0.02%), tutti e soli i previsti
- 78 look-up tables (0.06%)

# • 0 latches, risultato ottenuto grazie ad opportune scelte progettuali

La percentuale di occupazione degli elementi disponibili è molto bassa: la logica implementata è molto semplice e non necessita di ampi spazi di memoria o complesse operazioni.

#### b. Simulazioni

Il componente è stato sottoposto sia testbeches scritti a mano per verificare il suo comportamento in edge-cases, sia a testbeches generati casualmente per verificare il corretto funzionamento su vari range di memoria.

#### i. Testbench ufficiale

Il primo testbench ad essere stato provato è quello presente nei materiali per il progetto, funziona correttamente e rispetta i vincoli di clock.

## ii. Start multipli

Questo testbench è stato scritto per verificare il corretto funzionamento del componente a seguito di più esecuzioni senza reset intermedi.

## iii. Reset durante l'esecuzione

Grazie a questo test si è dimostrato il funzionamento del componente quando il segnale di reset asincrono viene portato a 1 durante l'esecuzione.

# 4. Conclusioni

Il componente, oltre a rispettare la specifica, è stato implementato in modo efficiente. È stata posta infatti particolare attenzione a ridurre il numero di stati, tenendo conto allo stesso tempo della leggibilità del codice.