

# 计算机体系结构

周学海 xhzhou@ustc.edu.cn 0551-63606864 中国科学技术大学



## Review

- Tomasulo Algorithm 三阶段
  - 1. Issue—从FP操作队列中取指令
    - 如果RS空闲(no structural hazard), 则控制发射指令和操作数 (renames registers).
  - 2. Execution—operate on operands (EX)
    - 当两操作数就绪后,就可以执行 如果没有准备好,则监测Common Data Bus 以获取结果
  - 3. Write result—finish execution (WB)
    - 将结果通过Common Data Bus传给所有等待该结果的部件; 表示RS可用
- ・ 基本数据结构
  - 1. Instruction Status
  - 2. Reservation Station
  - 3. Register Result Status



## Review

- · Reservations stations: 寄存器重命名,缓冲源操作数
  - 避免寄存器成为瓶颈
  - 避免了Scoreboard中无法解决的 WAR, WAW hazards
  - 允许硬件做循环展开
- · 不限于基本块(IU先行,解决控制相关)
- ・贡献
  - Dynamic scheduling
  - Register renaming
  - Load/store disambiguation
- 360/91 后 Pentium II; PowerPC 604; MIPS R10000; HP-PA 8000; Alpha 21264使用这种技术



### Review: Tomasulo算法实现循环覆盖执行?

## ・寄存器重命名技术

- 不同的循环使用不同的物理寄存器 (dynamic loop unrolling).
- 将代码中的静态寄存器名修改为动态寄存器指针 "pointers"
- 有效地增加了寄存器文件的大小
- · 关键: 整数部件必须先行,以便能发射多个循环中的操作



# Tomasulo Loop Example

| Loop: | LD    | F0,   | 0 (R1) |
|-------|-------|-------|--------|
|       | MULTD | F4,   | F0, F2 |
|       | SD    | F4,   | 0(R1)  |
|       | SUBI  | R1, F | R1,#8  |
|       | BNEZ  | R1    | Loop   |

- ・设Multiply执行阶段4 clocks
- ・第一次load 需8 clocks (cache miss), 第2次 以后假设命中(hit)
- ·为清楚起见,下面我们也列出SUBI, BNEZ的时钟周期



# Loop Example

| Instruct | ion Sta | itus     |    |       |    |       |                    |    |        |      |      |     |
|----------|---------|----------|----|-------|----|-------|--------------------|----|--------|------|------|-----|
|          | ITER    | Inst.    | i  | j     | k  | Issue | Exec               | WR |        | Busy | Addr | Fu  |
|          | 1       | LD       | FO | 0     | R1 | 1     | 2~9                | 10 | Load1  | No   |      |     |
|          | 1       | MULTD    | F4 | FO    | F2 | 2     | 11 <sup>~</sup> 14 | 15 | Load2  | No   |      |     |
|          | 1       | SD       | F4 | 0     | R1 | 3     | 15                 | 16 | Load3  | No   |      |     |
|          | 2       | LD       | FO | 0     | R1 | 6     | 17                 | 18 | Store1 | No   |      |     |
|          | 2       | MULTD    | F4 | FO    | F2 | 7     | 19 <sup>~</sup> 22 | 23 | Store2 | No   |      |     |
|          | 2       | SD       | F4 | 0     | R1 | 8     | 18                 | 24 | Store3 | No   |      |     |
|          |         |          |    |       |    |       |                    |    |        |      |      |     |
|          | 3       | LD       | FO | 0     | R1 | 11    | 25                 | 26 |        |      |      |     |
|          | 3       | MULTD    | F4 | FO    | F2 | 24    | 27 <sup>~</sup> 30 | 31 |        |      |      |     |
|          | 3       | SD       | F4 | 0     | R1 | 25    | 26                 | 32 |        |      |      |     |
|          |         |          |    |       |    |       |                    |    |        |      |      |     |
|          |         |          |    |       |    |       |                    |    |        |      |      |     |
|          |         |          |    |       |    |       |                    |    |        |      |      |     |
| Registe  | r Resul | t Status |    |       |    |       |                    |    |        |      |      |     |
|          | Clock   | R1       |    | FO    | F2 | F4    | F6                 | F8 | F10    | F12  |      | F30 |
|          | 0       | 64       | FU | Load3 |    | Mult1 |                    |    |        |      |      |     |

5/7/2021



## 第5章 指令级并行

#### 5.1 指令级并行的基本概念及静态指令流调度

ILP及挑战性问题 软件方法挖掘指令集并行 基本块内的指令集并行

#### 5.2硬件方法挖掘指令级并行

- 5.2-1 指令流动态调度方法之一: Scoreboard
- 5.2-2 指令流动态调度方法之二: Tomasulo

#### 5.3 分支预测方法

- 5.4 基于硬件的推测执行
- 5.5 存储器访问冲突消解及多发射技术
- 5.6 多线程技术



## 5.3 分支预测方法

## 控制相关对 性能的影响

## 基于BHT的 分支预测

## 基于BTB的 分支预测

- 1、基本2-bit预测器
- 2、关联预测器(两级预测器)
- 3、组合预测器

- 1、分支目标缓冲区
- 2、Return Address预测器

5/7/2021 xhzhou@ustc 8



- ·动态硬件方案可以用硬件进行循环展开
- 如何处理精确中断?
  - Out-of-order execution -> out-of-order completion!
- 如何处理分支?
  - 我们可以用硬件做循环展开必须可以解决分支 指令问题

5/7/2021 xhzhou@ustc 9



## 关于异常处理???

- 乱序完成加大了实现精确异常的难度
  - 在前面指令还没有完成时,寄存器文件中可能会有后面指 令的运行结果.
  - 如果这些前面的指令执行时有异常产生,怎么办?
  - 例如: DIVD F10, F0, F2 SUBD F4, F6, F8
    - ADDD F12, F14, F16
- · 需要 "rollback" 寄存器文件到原来的状态:
  - 精确中断的含义是其返回地址为:
    - 该地址之前的所有指令都已完成
    - 其后的指令还都没有完成
- · 实现精确异常的技术: 顺序完成(或提交)
  - 即提交指令完成的顺序必须与指令发射的顺序相同

10 5/7/2021 xhzhou@ustc



# 进行循环重叠执行需要尽快解决分支问题!

· 在循环展开的例子中, 我们假设整数部件可以快速解决分支问题, 以便进行循环重叠执行!

| Loop: | LD           | $\mathbf{F0}$ | 0             | <b>R1</b>  |
|-------|--------------|---------------|---------------|------------|
|       | <b>MULTD</b> | <b>F4</b>     | $\mathbf{F0}$ | <b>F2</b>  |
|       | SD           | <b>F4</b>     | 0             | <b>R</b> 1 |
|       | <b>SUBI</b>  | <b>R</b> 1    | R1            | #8         |
|       | <b>BNEZ</b>  | <b>R</b> 1    | Loop          |            |

- ・ 如果分支与其他指令有依赖关系,怎么办??
  - 需要能预测分支方向
  - 如果分支成功,我们就可以重叠执行循环
- ·对于superscalar机器这一问题更加突出



# 控制相关的动态解决技术

## ・控制相关:

- 由条件转移或程序中断引起的相关, 也称全局相关。
- 控制相关对流水线的吞吐率和效率影响相对于数据相 关要大得多
  - 条件指令在一般程序中所占的比例相当大
  - 中断虽然在程序中所占的比例不大,但中断发生在程序中的哪条指令,发生在一条指令执行过程中的哪个功能段都是不确定的

## · 处理条件转移和异常引起的控制相关的关键问题:

- 要确保流水线能够正常工作
- 减少因断流引起的吞吐率和效率的下降



## 分支对性能的影响

・假设在一条有K段的流水线中,在最后一段才 能确定目标地址



## • 当分支方向预测错误时

- 流水线中有多个功能段要浪费
- 可能造成程序执行结果发生错误
- 因此当程序沿着错误方向运行后,作废这些程序时, 一定不能破坏通用寄存器和主存储器的内容。



## 条件转移指令对流水线性能的影响

- · 假设对于一条有K段的流水线,由于条件分支的影响,在最坏情况下,每次分支"跳转"将造成k-1个时钟周期的断流。假设条件分支在一般程序中所占的比例为p,采用静态分支预测"不跳转"策略,条件"跳转"的概率为q。试分析分支对流水线的影响。
- · 结论:条件转移指令对流水线的影响很大,必须采取相关措施来减少这种影响。
- 预测可以是静态预测 "Static" (at compile time) 或动 态预测 "Dynamic" (at runtime)
  - 例如:一个循环供循环10次,它将分支成功9次,1次不成功。
  - 动态分支预测 vs. 静态分支预测,哪个好?



## 5.3 分支预测方法

# 控制相关对性能的影响

## 基于BHT的 分支预测

## 基于BTB的 分支预测

- 1、基本2-bit预测器
- 2、关联预测器(两级预测器)
- 3、组合预测器

- 1、分支目标缓冲区
- 2、Return Address预测器

5/7/2021 xhzhou@ustc 15



## 分支预测

#### · 分支预测对提高性能是非常重要的

- 分支预测在哪个阶段完成?
- 预测器设计的核心问题是什么?
- 预测器的基本结构及输入输出?

#### • 预测器的分类

- 基于BHT表的预测器:
  - 基本的2-bit预测器 (饱和预测器)
  - 关联预测器 (Correlating predictor) or 2级预测器:
    GAp (Global History table and per-address predictor table)
    - Multiple 2-bit predictors for each branch
    - One for each possible combination of outcomes of preceding n branches
       PAp (Per-address history table and per-address predictor table)
    - Multiple 2-bit predictors for each branch
    - One for each possible combination of outcomes for the last n occurrences of this branch
  - Tournament predictor: Combine correlating predictor with local predictor
- 优化取指令的带宽
  - Branch Target Buffer
  - Return Address Predicator



## Instruction Fetch Unit





## 预测器的基本结构及输入输出



- · 根据转移历史(和PC)来选择状态
- ・ 根据实际结果(outcomes)更新状态信息
- · 由状态决定预测值(输出)



# **Dynamic Branch Prediction**

- · 动态分支预测: 预测分支的方向在程序运行时刻动态确定
- 需解决的关键问题是:
  - 如何记录转移历史信息
  - 如何根据所记录的转移历史信息,预测转移的方向(跳转或不跳转)
- · 主要方法
  - 基于BPB(Branch Prediction Buffer)或BHT(Branch History Table)
    - 1-bit BHT和2-bit BHT
    - Correlating Branch Predictors
    - Tournament Predictors: Adaptively Combining Local and Global Predictors
  - High Performance Instruction Delivery (优化取指令带宽)
    - BTB
    - Return Address Predictors
    - Integrated Instruction Fetch Units (单独的取指部件连接到流水线的其他部分, 其中集成了分支预测器、指令预取、指令Cache的存取和缓存等)
- Performance = f(accuracy, cost of misprediction)
  - Misprediction
     Flush Reorder Buffer



## 1-bit BHT



#### · 术语:

- Not taken | taken 跳转|不跳转 (成功|失败)
- 预测准确率 (Accuracy), 预测错误率(Misprediction)

#### Branch History Table:

- 分支指令的PC的低位索引
- 该表记录上一次转移是否成功
- 不做地址检查
- 1-bit BHT

#### ・ 问题: 在一个循环中, 1-bit BHT 将导致2次分支预测错误

- 假设一循环次数为10次的简单程序段
- 最后一次循环: 前面预测"跳转", 最后一次需要退出循环
- 首次循环: 前面预测为"不跳转", 这次实际上为成功



## 2-bit BHT



- ・解决办法: 2位记录分支历史
- · Blue: stop, not taken (不跳转)
- · Green: go, taken (跳转)





FIGURE 3.8 Prediction accuracy of a 4096-entry two-bit prediction buffer for the SPEC89 benchmarks. The misprediction rate for the integer benchmarks (gcc, espresso, equtott, and li) is substantially higher (average of 11%) than that for the FP programs (average of 4%). Even omitting the FP kernels (nasa7, matrix300, and tomcatv) still yields a higher accuracy for the FP benchmarks than for the integer benchmarks. These data, as well as the rest of the data in this section, are taken from a branch prediction study done using the IBM Power architecture and optimized code for that system. See Pan et al. [1992].





FIGURE 3.9 Prediction accuracy of a 4096-entry two-bit prediction buffer versus an infinite buffer for the SPEC89 benchmarks.



# **BHT Accuracy**

## · 分支预测错误的原因:

- 预测错误
- 由于使用PC的低位查找BHT表,可能得到错误 的分支历史记录

## · BHT表的大小问题

- 4096 项的表分支预测错误的比例为1% (nasa7, tomcatv) to 18% (eqntott), spice at 9% and gcc at 12%
- 再增加项数,对提高预测准确率几乎没有效果 (in Alpha 21164)



# Correlating Branch Predicator

## • 例如:

```
if (aa==2) aa=0;
if (bb==2) bb=0;
if (aa!=bb) {
```

```
■ 翻译为汇编指令
SUBI R3,R1,#2
BNEZ R3,L1 ; branch b1 (aa!=2)
ADDI R1,R0,R0 ;aa=0
L1: SUBI R3,R2,#2
BNEZ R3,L2 ;branch b2(bb!=2)
ADDI R2,R0,R0 ; bb=0
```

#### □ 观察结果:

xhzhou@ustc

L2: SUBI R3,R1,R2

BEQZ R3,L3

b3 与分支b2 和b1相关。 如果b1和b2都分支"不跳转",则b3一定成功。

;R3=aa-bb

;branch b3 (aa==bb)



# Correlating Branches

# Correlating predictors 或两级预测器:

分支预测器根据其 他分支的行为来进 行预测。

## • 工作原理:

- 根据一个简单的例 子来看其基本原理

```
if (d==0) d=1;
if (d==1) d=0;

BNEZ R1,L1 ;branch b1(d!=0)
   ADDI R1,R0,#1 ;d==0, so d=1
L1: ADDI R3,R1,#-1
   BNEZ R3,L2 ;branch b2(d!=1)
   ...
L2:
```



# 两级预测器基本工作原理

- 假设d的初始值序列为0,1,2
- b1 如果分支"不跳转", b2一定 也分支"不跳转"。
- 前面基本的1-bit 2-bit预测器都没 法利用这一点



两级预测器

```
if (d==0)d=1;

if (d==1) d=0;

翻译为汇编指令

BNEZ R1,L1 ; branch b1(d!=0)

ADDI R1,R0,#1 ; d==0, so d=1

L1: ADDI R3,R1,#-1

BNEZ R3,L2 ; branch b2(d!=1)
```

| Initial value<br>of d | d==0? | <b>b</b> 1 | Value of d<br>before b2 | d==1? | <b>b</b> 2 |
|-----------------------|-------|------------|-------------------------|-------|------------|
| 0                     | yes   | not taken  | 1                       | yes   | not taken  |
| 1                     | no    | taken      | 1                       | yes   | not taken  |
| 2                     | no    | taken      | 2                       | no    | taken      |

FIGURE 3.10 Possible execution sequences for a code fragment.



• 假设d的初始值在2和O之间切换。

• 用1-bit预测器,初始设置为预测"不跳转",T表示预测"跳转", NT表示预测"不跳转"。

• 结论: 这样的序列每次预测都错, 预测错误率100%

BNEZ R1,L1 ;branch b1(d!=0)

ADDI R1,R0,#1 ; d==0, so d=1

L1: ADDI R3,R1,#-1

BNEZ R3,L2 ;branch b2(d!=1)

| d=? | b1<br>prediction | b1<br>action | New b1<br>prediction | b2<br>prediction | b2<br>action | New b2<br>prediction |
|-----|------------------|--------------|----------------------|------------------|--------------|----------------------|
| 2   | NT               | Т            | T                    | NT               | Т            | T                    |
| 0   | Т                | NT           | NT                   | Т                | NT           | NT                   |
| 2   | NT               | Т            | T                    | NT               | Т            | T                    |
| 0   | Т                | NT           | NT                   | T                | NT           | NT                   |

FIGURE 3.11 Behavior of a one-bit predictor initialized to not taken. T stands for taken, NT for not taken.



# **Correlating Branches**

- 基本思想: 记为 (1, 1)
  - 用1位作为correlation位。记录最近一次执行的分支
  - 每个分支都有两个相互独立的预测位:一个预测位假设最近一次执行的分支"不跳转"时的预测位,另一个预测位是假设最近一次执行的分支"跳转"时的预测位。
- 最近一次执行的分支与要预测的分支可能不是同一条指令

| Prediction bits | Prediction if last branch<br>not taken | Prediction if last branch taker |  |  |
|-----------------|----------------------------------------|---------------------------------|--|--|
| NT/NT           | not taken                              | not taken                       |  |  |
| NT/T            | not taken                              | taken                           |  |  |
| T/NT            | taken                                  | not taken                       |  |  |
| T/T             | taken                                  | taken                           |  |  |

FIGURE 3.12 Combinations and meaning of the taken/not taken prediction bits. T stands for taken, NT for not taken.



- Correlating 预测器的预测和执行情况
- 显然只有在第一次d=2时, 预测错误, 其他都预测正确
- 记为(1, 1)预测器,即根据最近一次分支的行为来选择一对1-bit预测器中的一个。
- 更一般的表示为 (m, n), 即根据最近的m个分支, 从2<sup>m</sup>个分支预测器中选择预测器, 每个预测器的位数为n

BNEZ R1,L1

; branch b1(d!=0)

ADDI R1,R0,#1

:d==0. so d=1

L1: ADDI R3,R1,#-1

BNEZ R3,L2

;branch b2(d!=1)

| d=? | bl prediction | bl action | New b1 prediction | b2 prediction | b2 action | New b2 prediction |
|-----|---------------|-----------|-------------------|---------------|-----------|-------------------|
| 2   | NT/NT         | T         | T/NT              | NT/NT         | T         | NT/T              |
| 0   | T/NT          | NT        | T/NT              | NT/T          | NT        | NT/T              |
| 2   | T/NT          | T         | T/NT              | NT/T          | T         | NT/T              |
| 0   | T/NT          | NT        | T/NT              | NT/T          | NT        | NT/T              |

FIGURE 3.13 The action of the one-bit predictor with one bit of correlation, initialized to not taken/not taken. T stands for taken, NT for not taken. The prediction used is shown in bold.



# 两级预测器 (枚举)





# 两级全局预测器 (GAp)



• (2,2) predictor: 2-bit global, 2-bit local

5/2/02/123-7 计算机体系结构 3232



# Gshare predictor



Figure 3.4 A gshare predictor with 1024 entries, each being a standard 2-bit predictor.

带有全局分支历史的分支预测器Gshare

5/7/2021 xhzhou@ustc 33



# Accuracy of Different Schemes







FIGURE 3.15 Comparison of two-bit predictors. A noncorrelating predictor for 4096 bits is first, followed by a noncorrelating two-bit predictor with unlimited entries and a two-bit predictor with two bits of global history and a total of 1024 entries.



## **Branch Prediction**

- Basic 2-bit predictor:
- · 关联预测器(n,2):
  - 两级全局预测器 (GAp)
    - 每个分支有多个 2-bit 预测器
    - 根据最近n次分支的执行情况从2n中选择预测器
  - 两级局部预测器(Local predictor) PAp
    - 每个分支有多个2-bit 预测器
    - 根据该分支的最近n次分支的执行情况从2n中选择预测器
- ・ 竞赛 (组合) 预测器(Tournament predictor):
  - 例如: 结合两级全局预测器和两级局部预测器



# 竞赛(组合)预测器





## 竞赛预测器



#### ・・全局预测器

- 使用最近n次分支跳转情况来索引,即全局预测器入口数:2º每个入口是一个标准的2位预测器

#### • 两级局部预测器

- 一个局部历史记录,使用指令地址的低m位进行索引,每个入口k位,分别对应这个入口最近的k次分支,即最近k次分支的 跳转情况
- 从局部历史记录选择出的入口对一个2<sup>k</sup>的入口表进行索引,这些入口由2位计数器构成,以提供本地预测。

#### 选择器:

- 使用分支局部地址的低m位分支局部地址索引,每个索引得到一个两位计数器,用来选择使用局部预测器还是使用全局预测器的预测结果。
- 在设计时默认使用局部预测器,当两个预测器都正确或都不正确时,不改变计数器;当全局预测器正确而局部预测器预测错误时,计数器加1,否则减1。



# Alpha 21264





# 选择器状态转移图





## **Branch Prediction Performance**



Branch predictor performance



## 5.4 分支预测技术

# 控制相关对性能的影响

### 基于BHT的 分支预测

## 基于BTB的 分支预测

- 1、基本2-bit预测器
- 2、关联预测器(两级预测器)
- 3、组合预测器

- 1、分支目标缓冲区
- 2、Return Address预测器

5/7/2021 xhzhou@ustc 42



## Branch Target Buffer (BTB)

- · 分支指令的地址作为BTB的索引,以得到分支预测地址
  - 必须检测分支指令的地址是否匹配, 以免用错误的分支地址
  - 从表中得到预测地址
  - 分支方向确定后,更新预测的PC







Figure 2.23 The steps involved in handling an instruction with a branch-target buffer.



| Instruction in buffer | Prediction | Actual branch | Penalty cycles |
|-----------------------|------------|---------------|----------------|
| yes                   | taken      | taken         | 0              |
| yes                   | taken      | not taken     | 2              |
| no                    |            | taken         | 2              |
| no                    |            | not taken     | 0              |

**Figure 2.24** Penalties for all possible combinations of whether the branch is in the buffer and what it actually does, assuming we store only taken branches in the buffer. There is no branch penalty if everything is correctly predicted and the branch is found in the target buffer. If the branch is not correctly predicted, the penalty is equal to 1 clock cycle to update the buffer with the correct information (during which an instruction cannot be fetched) and 1 clock cycle, if needed, to restart fetching the next correct instruction for the branch. If the branch is not found and taken, a 2-cycle penalty is encountered, during which time the buffer is updated.

Determine the total branch penalty for a branch-target buffer assuming the penalty cycles for individual mispredictions from Figure 2.24. Make the following assumptions about the prediction accuracy and hit rate:

- Prediction accuracy is 90% (for instructions in the buffer).
- Hit rate in the buffer is 90% (for branches predicted taken).



## Return Address Predictors

- 投机执行面临的挑战: 预测间接跳转
  - 运行时才能确定分支目标地址
- ・ 多数间接跳转来源于Procedure Return
  - 采用BTB时,对于过程返回的预测精度较低
  - SPEC CPU95测试,这类分支预测的准确性不到60%
- ・ 使用一个小的缓存(栈) 存放 Return Address
  - 过程调用时将返回地址压入该栈
  - 过程返回时通过弹栈操作获得转移地址



## Summary: 预测器的基本结构



- · 根据转移历史(和PC)来选择状态
- ・ 根据实际结果(outcomes)更新状态信息
- · 由状态决定预测值(输出)



# Summary: Instruction Fetch Unit





## Summary

#### · 基于BHT表的预测器:

- Basic 2-bit predictor:
- Global predictor:
  - 每个分支对应多个m-bit预测器
  - 最近n次的分支转移的每一种情况分别对应其中一个预测器
- Local predictor:
  - 每个分支对应多个m-bit预测器
  - 该分支最近n次分支转移的每一种情况分别对应其中一个预测器
- Tournament predictor:
  - 从多种预测器的预测结果中选择合适的预测结果。
  - 例如: 两级全局预测器与两级局部预测器

#### · 优化取指令的带宽

- 基于BTB的分支预测器
- Return Address Stack
- 集成的独立的取指部件



## Acknowledgements

- These slides contain material developed and copyright by:
  - John Kubiatowicz (UCB)
  - Krste Asanovic (UCB)
  - John Hennessy (Standford) and David Patterson (UCB)
  - Chenxi Zhang (Tongji)
  - Muhamed Mudawar (KFUPM)
- UCB material derived from course CS152, CS252, CS61C
- KFUPM material derived from course COE501、COE502