

## Universidad de Castilla-La Mancha

Computadores Avanzados

# CASO PRÁCTICO 1

Antonio Morán Muñoz

CURSO ACADÉMICO 2018/2019

# Tabla de contenidos

| 1. | Des  | cripción        |
|----|------|-----------------|
|    | 1.1. | Apartado a)     |
|    |      | 1.1.1. Solución |
|    | 1.2. | Apartado b)     |
|    |      | 1.2.1. Solución |

### NOTA: Los cálculos se harán en ciclos de procesador

### 1. Descripción

Considera un SMP que usa un protocolo de coherencia de invalidación basado en bus. Cada procesador en el sistema es idéntico, y la siguiente información se aplica a cada procesador. El  $50\,\%$  de las instrucciones ejecutadas por cada procesador son cargas o almacenamientos (las instrucciones son de 32 bits). De ellas, en media, el  $70\,\%$  son lecturas a datos privados, el  $20\,\%$  son escrituras a datos privados, el  $8\,\%$  son lecturas a datos compartidos y el  $2\,\%$  son escrituras a datos compartidos.

Cada procesador tiene una cache separada de primer nivel. La cache de instrucciones es de 16 KB, asociativa de dos vías y tiene bloques de 16 bytes. La cache de datos es de 16 Kbytes, correspondencia directa y bloques de 16 bytes. Las tasas de acierto en las caches son las siguientes: 97 % para datos privados, 95 % para datos compartidos y 98,5 % para instrucciones. El tiempo de acierto en cache es de un ciclo para ambas caches.

El bus del SMP tiene líneas separadas para direcciones y datos, 64 para datos y 32 para direcciones. El bus es atómico (no divide transacciones), tal que los buses de direcciones y datos pueden ser tratados como un único bus desde el punto de vista de la negociación. El bus funciona a la mitad de frecuencia que el procesador. Para lecturas, la memoria responde a peticiones de datos 12 ciclos después de habérsele presentado la dirección, y soporta un bloque de datos por ciclo de bus después de ello. Para escrituras, las direcciones y los datos son presentados a la memoria al mismo tiempo. Así, la escritura de una palabra consume un ciclo de bus, y la escritura de 16 bytes consume dos ciclos. Considera que todas las peticiones son satisfechas por el sistema de memoria y no por otras caches. El CPI es 2 sin considerar penalidades en el sistema de memoria.



### 1.1. Apartado a)

¿Cuál es la utilización que hace del bus un único procesador si las caches usan políticas de escritura inmediata y carga en escritura? ¿Cuántos procesadores puede soportar el bus sin llegar a saturarse?

Ignora la contención en el bus y los mensajes de coherencia recibidos desde otros procesadores, pero considera el tráfico debido al protocolo de coherencia generado por el procesador.

### 1.1.1. Solución

Para responder a la primera cuestión, primero tendremos que aplicar la siguiente fórmula.

$$Uso = \frac{CPI_{extra}}{CPI_{total}} \tag{1}$$

Donde  $CPI_{extra}$  son los CPI que emplea en el bus el procesador, y  $CPI_{total}$  es el  $CPI_{ideal}$  (que es el CPI si no se usara nunca el bus) más el  $CPI_{extra}$ . Por lo tanto, nuestra primera misión será calcular el  $CPI_{extra}$  que requiere un procesador, que será debido principalmente a fallos en la caché, escrituras, políticas de escritura...

Para calcular el  $CPI_{extra}$ , tenemos que calcular por un lado el  $CPI_{datos}$  y, por otro, el  $CPI_{instrucciones}$ . De tal manera que dicho CPI total sería la suma de ambos:

$$CPI_{extra} = CPI_{datos} + CPI_{instrucciones}$$
 (2)

Por otro lado, los datos se dividen en dos categorías: privados y compartidos. Por lo tanto,  $CPI_{datos}$  lo podemos dividir en  $CPI_{privados}$  y  $CPI_{compartidos}$ :

$$CPI_{datos} = CPI_{privados} + CPI_{compartidos}$$
 (3)

Pero todavía no hemos acabado, tanto el acceso a datos privados como a compartidos se puede dividir en otras dos categorías: lectura o escritura. Por tanto, tendremos que distinguir entre los accesos que son de escritura y los de lectura, ya que nos darán un CPI diferente:

$$CPI_{privados} = CPI_{lec.priv} + CPI_{esc.priv}$$
 (4)

$$CPI_{compartidos} = CPI_{lec.com} + CPI_{esc.com}$$
 (5)

A continuación, vamos a calcular las diferentes expresiones desde dentro hacia fuera. Empecemos por los datos privados. Para la lectura, tenemos que ver cuántos ciclos llevaría leer en caso de fallo en caché (en caso de acierto, se tarda 1 ciclo, que ya se incluye dentro del  $CPI_{ideal}$ ). En caso de fallo, tendríamos que ir hacia memoria principal. Primero, tenemos que llevar la dirección del dato que queremos leer a memoria y ésta tiene que buscar la dirección que se le ha solicitado, lo que tarda 12 ciclos de bus (24 de procesador). Además, tras esta respuesta, se consume un ciclo de bus (2 de procesador) por cada bloque extra que se traiga a caché. En nuestro caso, como un bloque de datos tiene 16B, pero el bus de datos solo puede transportar 8B, tenemos que usar 1 ciclo de bus (2 ciclo de procesador) para mover la segunda mitad del bloque<sup>1</sup>. Una vez que hemos traído

<sup>&</sup>lt;sup>1</sup>La primera mitad se envía dentro de los ciclos que tarda la memoria en responder

el bloque a caché, se tarda un ciclo de procesador en llevarlo (la palabra, no el ciclo) de caché al procesador (ciclo que no tenemos en cuenta en los cálculos porque se incluye en el  $CPI_{ideal}$ ).

Por lo tanto, tenemos que cada fallo de lectura de datos supone un extra de 24 + 2 = 26 ciclos. Como la probabilidad de que se produzca un fallo de este tipo es e 1 - 0.97 = 0.03, tenemos que multiplicar los ciclos por esta probabilidad. Además, hay que tener en cuenta que el porcentaje de cargas/almacenamientos es del 50%, del cual el 70% son de lectura a datos privados. En consecuencia, tenemos que ponderar lo anterior por  $0.5 \cdot 0.7 = 0.35$ , que será el porcentaje de instrucciones de este tipo que se ejecuten en el procesador.

### Ciclos en caso de fallo:

- 24 ciclos para llevar la dirección a memoria, que esta responda y traer l primera mitad del bloque.
- 2 ciclos para traer la segunda mitad del bloque a caché.

### Porcentajes:

- 0.03 de tasa de fallo.
- 0.35 del porcentaje de instrucciones de este tipo en el global.

Resumiendo todo lo anterior en una ecuación, quedaría lo siguiente:

$$CPI_{lec.priv} = 0.35 \cdot (0.03 \cdot (26)) = 0.273 \text{ CPI}$$

En cuanto a la escritura de datos privados, hay que tener en cuenta que tenemos una política de escritura inmediata y carga en escritura (una combinación que no es muy usual). Por lo tanto, cuando haya un acierto, hay que escribir la palabra en memoria. Y cada vez que ocurra un fallo, habrá que leer de memoria el bloque que se quiere escribir y traerlo a caché. Una vez que se haya hecho esto, habrá que escribir tanto en caché como en memoria principal dicho bloque (por la escritura inmediata). A continuación, describiremos la secuencia de acontecimientos: cuando ocurre un fallo en cache, tenemos que traer el bloque que queremos escribir a caché, como hemos dicho anteriormente. Esto requiere 26 ciclos de procesador, que ya calculamos previamente cuando analizamos la lectura de datos privados. Una vez leído el bloque, toca escribir en caché y en memoria (escritura inmediata). Como en escritura inmediata se permite el envío de la palabra sólo, se consumirán dos ciclos de procesador en el proceso de escritura en memoria. Y ya está, según el enunciado no parece haber ninguna otra penalización en el proceso de escritura.

### Ciclos en caso de acierto:

• 2 para llevar la palabra que se quiere escribir.

#### Ciclos en caso de fallo:

- 26 ciclos para leer el bloque de memoria (carga en escritura).
- 2 para llevar la palabra que se quiere escribir.

### Porcentajes:

- 0.97 de tasa de acierto.
- 0.03 de tasa de fallo.
- 0.1 del porcentaje de instrucciones de este tipo en el global.

La ecuación que resulta de todo lo anterior sería la siguiente:

$$CPI_{esc.priv} = 0.1 \cdot ((0.97 \cdot (2)) + (0.03 \cdot (28))) = 0.278 \text{ CPI}$$

Sustituyendo los valores recién obtenidos en (4), tenemos:

$$CPI_{privados} = 0.273 + 0.278 = 0.551 \text{ CPI}$$

El siguiente paso es repetir el proceso anterior, pero con los datos compartidos. La lectura de este tipo de datos no tiene mucha complicación, ya que, según el enunciado, se lleva a cabo siempre desde memoria principal<sup>2</sup>. Por lo tanto, se tardará el mismo número de ciclos que cuando se leen datos privados, es decir, 26.

Ciclos en caso de fallo:

- 24 ciclos para llevar la dirección a memoria, que esta responda y traer l primera mitad del bloque.
- 2 ciclos para traer la segunda mitad del bloque a caché.

### Porcentajes:

- 0.05 de tasa de fallo.
- 0.04 del porcentaje de instrucciones de este tipo en el global.

Tomando los porcentajes correspondientes que se nos dan en el enunciado, nos queda la siguiente ecuación:

$$CPI_{lec,com} = 0.04 \cdot (0.05 \cdot (26)) = 0.052 \text{ CPI}$$

En cuanto a la escritura de datos compartidos, tenemos que tener en cuenta la política de escritura. Como la estrategia de escritura es **escritura inmediata** y carga en escritura, cuando escribamos en caché, aunque sea un acierto, tendremos que escribir el dato en memoria principal, para lo cual consumiremos 2 ciclo de procesador. Cuando se produzca un fallo en la escritura, además tendremos que tener en cuenta los ciclos que se tarde en leer de memoria, 26. En este caso, tendremos que multiplicar los ciclos extra en caso de acierto por la tasa de acierto, y los ciclos extra en caso de fallo por la tasa de fallo. El protocolo de coherencia no se tiene en cuenta en este caso (ya que la memoria va a ser escrita y cualquier procesador va a tomar el dato compartido de ahí).

<sup>&</sup>lt;sup>2</sup> "Considera que todas las peticiones son satisfechas por el sistema de memoria y no por otras caches."

Ciclos en caso de acierto:

• 2 para escribir la palabra en memoria.

Ciclos en caso de fallo:

- 26 ciclos para leer el bloque de memoria (carga en escritura).
- 2 para escribir la palabra en memoria.

Porcentajes:

- 0.95 de tasa de acierto.
- 0.05 de tasa de fallo.
- 0.01 del porcentaje de instrucciones de este tipo en el global.

En consecuencia, nos queda la siguiente ecuación:

$$CPI_{esc.com} = 0.01 \cdot ((0.95 \cdot 2) + (0.05 \cdot (28)) = 0.033 \text{ CPI}$$

Sustituyendo estos valores en (5), tenemos:

$$CPI_{compartidos} = 0.052 + 0.033 = 0.085 \text{ CPI}$$

Ahora, podemos sustituir en (2):

$$CPI_{datos} = 0.551 + 0.085 = 0.636 \text{ CPI}$$

Por último, sólo queda calcular  $CPI_{instrucciones}$ . En caso de que no se encuentre la instrucción en la caché correspondiente, se tendrá que buscar en la memoria principal, igual que hacíamos cuando leíamos un dato. Esto podría hacernos pensar que el número de ciclos que esto requiere es igual que en esos casos. Sin embargo, como las instrucciones son de 32 bits y el bus de direcciones soporta esos 32 bits, no será necesario hacer dos veces el camino para traer la dirección completa. En consecuencia, sólo se consume un ciclo de bus (2 de procesador) para solicitar y traer una instrucción (más los 24 que tarda la memoria en responder). No obstante, estos dos ciclos se incluyen dentro de la los 24 de la respuesta de la memoria:

Ciclos en caso de fallo:

- 24 ciclos en responder por parte de la memoria.
   Porcentajes:
  - 0.015 de tasa de fallo.

$$CPI_{instrucciones} = 0.015 \cdot (24) = 0.36 \text{ CPI}$$

Teniendo este dato, ya podemos sustituir en (1):

$$CPI_{extra} = 0.636 + 0.36 = 0.996 \text{ CPI}$$

A continuación, tenemos que sumar este resultado al  $CPI_{ideal}$  para conocer el  $CPI_{total}$ :

$$CPI_{total} = CPI_{ideal} + CPI_{extra} = 2 + 0.996 = 2.996 \text{ CPI}$$

Una vez conocidos  $CPI_{total}$  y  $CPI_{extra}$ , sólo resta hacer una división para conocer el uso que hace el procesador del bus:

$$Uso = \frac{CPI_{extra}}{CPI_{total}}$$

$$Uso = \frac{0.996}{2.996} = 0.1269 = 33.2\%$$

Ahora, vamos a contestar a la segunda pregunta. Para que el bus se sature, su uso debe alcanzar el  $100\,\%$  por parte de todos los procesadores que trabajen sobre él. Por lo tanto, si un sólo procesador hace un uso del  $33,2\,\%$ , con 4 procesadores ya estaríamos superando ese umbral, ya que  $33,2\cdot 4=132,8\,\%$ . En consecuencia, sólo podríamos conectar 3 procesadores  $(33,2\cdot 3=99,6\,\%)$  sin que se sature el bus.

### 1.2. Apartado b)

¿Cuántos procesadores puede soportar el bus sin saturarse si las caches son de postescritura y carga en escritura? La probabilidad de tener que reemplazar un bloque modificado en la cache es de 0,3.

Ignora la contención en el bus y los mensajes de coherencia recibidos desde otros procesadores, pero considera el tráfico de coherencia generado por el procesador. Considera que un acierto en escritura a un bloque compartido genera sólo una transacción de invalidación, suponiendo un ciclo de bus. Considera que la postescritura no se solapa con la lectura de nuevos datos y que todos los aciertos de escritura a datos compartidos requieren la correspondiente transacción.

#### 1.2.1. Solución

Para responder a la pregunta tenemos que repetir el procedimiento anterior, es decir, calcular el CPI de cada cosa, después el uso que haría un solo procesador del bus y, por último, lo que nos piden. Pasemos, por tanto, a estudiar la lectura de datos privados:

Si un dato (privado o compartido) se encuentra en caché, no habrá penalización, ya que se tardaría un ciclo en pedir el dato y otro ciclo en mandarlo al procesador, que es igual a dos, lo que coincide con el  $CPI_{ideal}$ . Esto es así porque, según el enunciado, consideramos que las peticiones no son satisfechas por otras cachés. En caso de fallo, tendríamos que tener en cuenta que existe una probabilidad del 30 % de reemplazar un bloque modificado. Como tenemos una política de postescritura, cuando esto ocurra tendríamos que escribir el bloque modificado en memoria principal. En consecuencia, además de los 26 CPI extra que supone la lectura en memoria (lo hemos calculado en el primer apartado), hay que sumar los debidos a postescritura. Al contrario que con la escritura inmediata, en postescritura tenemos que escribir en memoria el bloque entero, lo que genera 4 ciclos (de procesador) adicionales, pues tenemos que llevar la mitad del bloque en un ciclo de bus y la otra mitad en el ciclo de bus siguiente. Por lo tanto, tendremos que añadir a nuestra ecuación este número de ciclos multiplicado por la probabilidad de que se reemplace un

### bloque modificado:

Ciclos en caso de fallo:

- 24 ciclos para llevar la dirección a memoria, que esta responda y traer la primera mitad del bloque.
- 2 ciclos para traer la segunda mitad del bloque a caché.
- 4 ciclos de postescritura.

### Porcentajes:

- 0.3 de probabilidad de reemplazo de un bloque modificado.
- 0.03 de tasa de fallo.
- 0.35 del porcentaje de instrucciones de este tipo en el global.

$$CPI_{lec.priv} = 0.35 \cdot (0.03 \cdot (26 + 0.3 \cdot 4)) = 0.2856 \text{ CPI}$$

En cuanto a la escritura de datos privados, en caso de acierto no tenemos que escribir el bloque en memoria al mismo tiempo, por lo que en esta situación no utilizamos el bus y no supone una penalización. En caso de fallo, sin embargo, tenemos que traer el bloque de memoria a caché y escribirlo, debido a la política de *carga en escritura*. Por lo tanto, se usará el bus para traer dicho bloque a caché y, en caso de que se reemplace por un bloque modificado, para escribir dicho bloque en memoria. En el apartado anterior vimos que leer un bloque de memoria a caché lleva 26 ciclos. Y acabamos de ver también que escribir un bloque modificado genera 4 ciclos.

### Ciclos en caso de fallo:

- 24 ciclos para llevar la dirección a memoria, que esta responda y traer la primera mitad del bloque.
- 2 ciclos para traer la segunda mitad del bloque a caché.
- 4 ciclos para escribir el bloque reemplazado en memoria.

### Porcentajes:

- 0.3 de probabilidad de reemplazo del bloque modificado.
- 0.03 de tasa de fallo.
- 0.1 del porcentaje de instrucciones de este tipo en el global.

Por lo tanto, la ecuación resultante sería la siguiente:

$$CPI_{esc.vriv} = 0.1 \cdot (0.03 \cdot (26 + 0.3 \cdot 4)) = 0.0816 \text{ CPI}$$

Sustituyendo los valores recién obtenidos en (4), tenemos:

$$CPI_{privados} = 0.2856 + 0.0816 = 0.3672 \text{ CPI}$$

Pasemos ahora a estudiar los datos compartidos. Respecto a la lectura de los mismos, al igual que dijimos con los datos privados, no se generaría tráfico en el bus de memoria, ya que el enunciado nos dice que las lecturas de datos no son satisfechas por otras cachés<sup>3</sup>. En caso de fallo, la situación también sería igual que con los datos privados, ya que llevaría 26 ciclos traer el dato de memoria y 4 ciclos escribir bloques modificados en la misma<sup>4</sup> (con una probabilidad de 0.3 de que ocurra esto).

#### Ciclos en caso de fallo:

- 24 ciclos para llevar la dirección a memoria, que esta responda y traer la primera mitad del bloque.
- 2 ciclos para traer la segunda mitad del bloque a caché.
- 4 ciclos de postescritura.

### Porcentajes:

- 0.3 de probabilidad de reemplazo de un bloque modificado.
- 0.05 de tasa de fallo.
- 0.04 del porcentaje de instrucciones de este tipo en el global.

$$CPI_{lec.com} = 0.04 \cdot (0.05 \cdot (26 + 0.3 \cdot 4)) = 0.0544 \text{ CPI}$$

En cuanto a la escritura de datos compartidos, en caso de acierto, no bastará con escribir en caché solamente. También se genera una transacción de invalidación (ya que en este caso no escribimos al mismo tiempo en memoria), que requiere dos ciclos de procesador. En caso de fallo, habría que traer el bloque de memoria y escribirlo. Leer un bloque de memoria conlleva 26 ciclos de procesador (el ciclo usado para escribir en caché no usa el bus, por lo que no lo tenemos en cuenta). La transacción de invalidación generaría dos ciclos de procesador más. También hay que tener en cuenta que se puede reemplazar un bloque que esté modificado, por lo que habría que escribirlo en memoria. Esto último, hemos visto que genera 4 ciclos extra.

### Ciclos en caso de acierto:

• 2 para invalidar los bloques en otras cachés.

### Ciclos en caso de fallo:

- 26 ciclos para leer el bloque de memoria (carga en escritura).
- 2 para invalidar los bloques en otras cachés.
- 4 ciclos en escribir un bloque reemplazado

<sup>&</sup>lt;sup>3</sup>Como en el enunciado no se indica nada, suponemos que la versión más reciente del dato está en nuestra caché

 $<sup>^4</sup>$ Como no se especifica, y para simplificar, suponemos que el bloque reemplazado no contiene datos compartidos

### Porcentajes:

- 0.3 de la probabilidad de reemplazo.
- 0.95 de tasa de acierto.
- 0.05 de tasa de fallo.
- 0.01 del porcentaje de instrucciones de este tipo en el global.

Condensando todo lo anterior en una ecuación, nos quedaría algo tal que así:

$$CPI_{esc.com} = 0.01 \cdot (0.95 \cdot (2) + 0.05 \cdot (28 + 0.3 \cdot 4)) = 0.0336 \text{ CPI}$$

Sustituyendo estos valores en (5), tenemos:

$$CPI_{compartidos} = 0.0554 + 0.0336 = 0.089 \text{ CPI}$$

Ahora, podemos sustituir en (3):

$$CPI_{datos} = 0.3672 + 0.089 = 0.4562 \text{ CPI}$$

En cuanto a las instrucciones, el razonamiento es exactamente igual que en el primer apartado, por lo que podemos usar directamente el resultado obtenido antes en (2): Teniendo este dato, ya podemos sustituir en (2):

$$CPI_{extra} = 0.4562 + 0.36 = 0.8162 \text{ CPI}$$

A continuación, tenemos que sumar este resultado al  $CPI_{ideal}$  para conocer el  $CPI_{total}$ :

$$CPI_{total} = CPI_{ideal} + CPI_{extra} = 2 + 0.8162 = 2.8162 \text{ CPI}$$

Una vez conocidos  $CPI_{total}$  y  $CPI_{extra}$ , sólo queda hacer una división para conocer el uso que hace el procesador del bus:

Uso = 
$$\frac{CPI_{extra}}{CPI_{total}}$$
  
Uso =  $\frac{0.8162}{2.8162}$  = 0.2898 = 28.98%

A pesar de que hemos mejorado la eficiencia en el uso del bus, si pusieramos 4 procesadores seguiríamos excediendo el umbral del 100%, ya que  $28,98 \cdot 4 = 115,92\%$ . Por lo tanto, con estas políticas habría que utilizar 3 procesadores para aprovechar el bus al máximo sin que se llegue a saturar.